KR100364583B1 - 비메모리 오류 정정 채널 코딩된 신호의 반복 송수신장치 및 방법 - Google Patents

비메모리 오류 정정 채널 코딩된 신호의 반복 송수신장치 및 방법 Download PDF

Info

Publication number
KR100364583B1
KR100364583B1 KR1019990054258A KR19990054258A KR100364583B1 KR 100364583 B1 KR100364583 B1 KR 100364583B1 KR 1019990054258 A KR1019990054258 A KR 1019990054258A KR 19990054258 A KR19990054258 A KR 19990054258A KR 100364583 B1 KR100364583 B1 KR 100364583B1
Authority
KR
South Korea
Prior art keywords
symbol
memory
coded signal
channel
unit
Prior art date
Application number
KR1019990054258A
Other languages
English (en)
Other versions
KR20010053755A (ko
Inventor
김태중
김정임
김재흥
방승찬
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1019990054258A priority Critical patent/KR100364583B1/ko
Priority to DE2000159873 priority patent/DE10059873B4/de
Priority to JP2000367738A priority patent/JP3625055B2/ja
Publication of KR20010053755A publication Critical patent/KR20010053755A/ko
Application granted granted Critical
Publication of KR100364583B1 publication Critical patent/KR100364583B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0072Error control for data other than payload data, e.g. control data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • H04L1/0043Realisations of complexity reduction techniques, e.g. use of look-up tables
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0052Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/08Arrangements for detecting or preventing errors in the information received by repeating transmission, e.g. Verdan system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0025Transmission of mode-switching indication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0075Transmission of coding parameters to receiver

Abstract

본 발명은 비메모리 오류 정정 채널 코딩된 신호를 반복하여 전송할 경우, 채널 코딩된 신호를 최대의 시간 다양성(time diversity)을 확보할 수 있는 위치에서 전송하는 물리계층 채널에서 코딩된 신호의 반복 송수신장치 및 그 방법에 관한 것이다.
이러한 비메모리 오류 정정 채널 코딩된 신호의 반복 송수신장치는, 송신하고자 하는 정보를 비메모리 오류 정정 채널 코딩을 수행하고, 채널 코딩된 신호를 반복하고 반복된 신호를 시간 다양성을 최대로 확보할 수 있는 위치에 위치시킨 다음, 위치된 신호를 전송한다.
이러한 본 발명은, 비메모리 오류 정정 채널 코딩된 신호의 반복 전송 및 수신에 이용될 수 있다.

Description

비메모리 오류 정정 채널 코딩된 신호의 반복 송수신장치 및 방법 {APPARATUS AND METHOD FOR REPEATING AND TRANSMITTING OF MEMORYLESS ERROR CORRECTION CHANNEL CODED SIGNAL}
본 발명은 물리 계층 채널에서 코딩된 신호의 반복 전송에 관한 것으로서, 보다 상세하게 설명하면 시간 다양성(time-diversity)을 최대로 확보하는 위치에서 반복 전송하는 장치 및 그 방법에 관한 것이다.
차세대 이동통신 시스템(IMT-2000)은 디지털 셀룰러 시스템, 개인 휴대통신 시스템 등에 이어 고용량, 양질의 다양한 서비스, 국제간의 로밍(Roaming) 등을 주요한 특징으로 하는 무선통신 시스템으로서, 2000년경에 그 서비스를 개시할 예정이다. 이러한 차세대 이동통신 시스템(IMT-2000)은 인터넷(internet) 서비스나 전자상거래(electronic commerce)에 적용할 수 있는 고속의 데이터 전송과 멀티미디어 서비스를 제공함을 그 특징으로 한다.
이러한 멀티미디어 서비스를 지원하기 위한 기술적인 방안으로, 각 트래픽에 해당되는 채널을 직교 확산을 위한 코드로 구분하는 코드 멀티플렉싱방법과 각 트래픽을 하나의 채널로 묶고 이의 결합 방식을 알려줌으로써 구분하는 시간 멀티플렉싱방법이 있다.차세대 이동통신 시스템(IMT-2000)에서 상기 코드 멀티플렉싱방법은 미국의 TIA를 중심으로 한 3GPP2에서 표준화 작업을 하고 있는 기지국간 동기 방식 시스템(IS-2000)에 적용되고 있다.
상기 시간 멀티플렉싱 방법은 한국, 유럽, 일본 등으로 이루어진 3GPP에서 표준화 작업을 하고 있는 기지국간 비동기 방식시스템(W-CDMA)에 적용되고 있다.따라서, 상기 기지국간 비동기 방식의 차세대 이동통신 시스템(W-CDMA)에서는 시간 멀티플렉싱을 지원하기 위해 가변 데이터 율(data rate)의 멀티미디어를 서비스하는 경우에는 하나 혹은 그 이상의 채널로 묶은 트래픽들의 결합 형태에 대한 정보를 트래픽 신호와 함께 전송하여야 하는데, 이를 트랜스포트 포맷 결합 지시자 (Transport channel Format Combination Indicator; TFCI) 라고 정의한다.현재 전송장치로부터 전송되는 데이터에 대한 정보가 없는 수신장치에서 전송되는 데이터 처리를 수행하기 위해서는 전송되는 데이터 형태(Transport Format)를 인식하여야 하며, TFCI는 전송되는 데이터와 함께 수신장치로 전송되어 수신장치로 하여금 현재 전송되는 데이터 형태를 인식하고 데이터 처리를 수행한다. 예를들어 TFCI와 함께 전송된 데이터가 100개라는 정보가 TFCI에 포함되면 수신장치에서는 100개에 대한 데이터를 복조한다. 만약 100개 데이터에 대한 정보가 잘못 전달되면 수신장치에서는 100개가 아닌 데이터를 복조하게 되고 이는 데이터 처리 오류로서 쓸모없는 데이터가 되어 버려지게 된다.
따라서, TFCI는 무선환경에서 에러가 적게 발생하고 빠르게 처리될 수 있어야 하는 속성을 갖기 때문에, 무선환경에서 에러를 방지하기 위해 채널 코딩되어야 하고, 채널 코딩의 복조가 빠르게 처리되어야 하는 것이다.정리하면, TFCI는 결합된 트래픽을 처리하기 위해 필연적인 정보로서, 상당히 높은 신뢰도를 유지시키기 위해 오류 정정 부호화 기법을 이용한다. 하지만, 현재 전송되고 있는 신호와 함께 전송되기 때문에, 일반적으로 알려지고 있는 오류 정정 채널 코딩 방법과 같이 복호화 과정에서 많은 시간이 소요되는 방법은 적용될 수 없다. 따라서, 복호화 과정에 시간 소요가 작은 비메모리 오류 정정 채널 코딩방법을 적용한다. 비메모리 오류 정정 채널 코딩과 반복 전송은 상기 TFCI 뿐만 아니라, 시간 지연에 치명적인 정보를 높은 신뢰성을 유지하면서 전송하기 위한 기타 응용 분야에도 사용될 수 있다.
상기 비메모리 오류 정정 채널 코딩방법에는 직교 코딩(orthogonal coding)기법, 준직교 코딩(bi-orthogonal coding)기법, 리드-뮬러 코딩(Reed-Muller coding)기법 등이 있다. 특히, 현재 3GPP 규격에서는 트랜스포트 포맷 결합 지시자(Transport channel Format Combination Indicator; TFCI)의 비메모리 오류 정정 채널 코딩 기법으로 준직교 코딩기법과 리드-뮬러 코딩기법을 결합한 제 2 차 리드-뮬러 코딩기법을 이용한다.
이하에서는 현재 IMT-2000 비동기 방식의 표준안인 3GPP(3rd Generation Partnership Project)에서 TFCI의 채널 코딩방법으로 채택된 리드-뮬러 채널 코딩방법을 예로 들어, 상기 비메모리 오류 정정 채널 코딩방법에 대해 설명하기로 한다.
제 1 차 리드-뮬러 채널 코딩방법과 제 2 차 리드-뮬러 채널 코딩방법은 사용하는 코드의 종류에 따라 구분할 수 있다. 즉, 제 1 차 리드-뮬러 채널 코딩방법은 직교 코딩이나 준직교 코딩에 사용되는 하다마드 시퀀스(Hadamard sequence)를 코드(code 1 - code N)로 이용하는 코딩방법이며, 제 2 차 리드-뮬러 채널 코딩방법은 하다마드 시퀀스와 Gold code와 같은 임의의 부호를 함께 사용하는 코딩방법이다. 이 코드들은 부호화의 대상이 되는 정보에 의해 곱해져서 모두 합쳐진다.
전송할 정보의 수(비트 단위)에 따라 가능한 부호화 출력의 종류가 결정되는데, 전송할 정보의 수가 M 비트이면, 부호화된 결과의 종류는 2M-1 개이다. 상기와 같은 부호화 기법을 복호화할 시에는 가능한 부호화 출력의 모든 종류에 대해 복호화를 수행하여 최대의 출력을 얻게 되는 경우에 해당되는 정보를 확보하게 된다.
이러한 비메모리 오류 정정 채널 코딩방법과 동시에, 상기 TFCI의 전송 신뢰성을 높이기 위해 사용될 수 있는 방법으로 반복 전송을 들 수 있다. 이는 순방향과 같이 확산 팩터(spreading factor)에 따라 상기 TFCI의 비메모리 오류 정정 채널 코딩된 심볼의 주기가 변하는 경우, 낮은 확산 팩터(spreading factor)에서는 TFCI의 전송 신뢰성을 확보하기 힘들기 때문에 일정 이상의 주기를 보장하기 위해 반복 전송을 하게 된다. 현재 3GPP의 순방향 규격에 따르면, 확산 팩터(spreading factor)가 128보다 작은 경우에는 상기 TFCI의 비메모리 오류 정정 채널 코딩된 심볼을 4번 반복하여 전송하는데, 이때 사용되는 방법은 심볼 반복(symbol repetition) 방식이다. 예를 들어, 종래의 3GPP 규격의 심볼 반복(symbol repetition) 방식에 따르면 ETRI라는 코드워드를 4번 반복하여 전송할 경우 EEEETTTTRRRRIIII 와 같은 형식으로 반복 전송하게 된다. 이는 동일한 데이터를 전송할 시에, 인접되게 전송하는 것으로 간단한 구조를 이용하여 반복된 심볼을 복구할 수 있는 장점이 있다.
하지만, 이동통신 채널 환경과 같이 페이딩(fading)이 심한 무선 환경에서는 심볼 반복을 통해 인접된 시간에 동일한 정보를 전송하는 경우에는 복조된 심볼의 신뢰성이 떨어질 수 있으며(예를 들어, 버스트 에러(Burst Error)의 발생), 이는 상기 비메모리 오류 정정 채널 코딩의 성능을 감소시키게 된다. 따라서, 반복 전송 기법을 이용할 때, 심볼 반복에 비해 별도의 하드웨어를 추가하지 않고서도, 채널부호화된 신호를 적절히 조절함으로써 복조된 심볼의 신뢰성을 높일 수 있는 상기 비메모리 오류 정정 채널 코딩된 신호의 반복 송수신 장치 및 방법이 필요하다.
따라서, 본 발명은 상기와 같은 종래기술의 문제점을 해결하기 위하여 안출된 것으로서, 비메모리 오류 정정 채널 코딩방법을 통해 코딩된 신호를 반복해서 전송할 경우, 복조된 심볼의 시간 다양성을 최대로 얻을 수 있는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법 및 장치를 제공하기 위한 것이다.
도 1은 본 발명의 한 실시예에 따른 채널 부호화된 심볼의 반복 송수신장치를 도시한 구성도,
도 2는 도 1에 도시된 본 발명의 한 실시예에 따른 심볼 반복부의 상세 구성도,
도 3은 도 1에 도시된 본 발명의 다른 실시예에 따른 심볼 반복부의 상세 구성도,
도 4는 도 1에 도시된 본 발명의 한 실시예에 따른 심볼 복구부의 상세 구성도,
도 5는 도 1에 도시된 본 발명의 다른 실시예에 따른 심볼 복구부의 상세 구성도이다.
※ 도면의 주요부분에 대한 부호의 설명 ※
100 : 전송부 200 : 수신부
110 : 정보 발생부 120 : 부호화부
121 : 채널 부호화부 122 : 심볼 반복부
130 : 심볼 전송부 210 : 심볼 수신부
220 : 복호화부 221 : 심볼 복구부
222 : 채널 복호화부 230 : 정보 처리부
상기한 목적을 달성하기 위한 본 발명에 따른 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치는, 전송할 데이터를 비메모리 오류 정정 채널 코딩 신호로 채널 부호화하는 채널 부호화부, 동일한 심볼들 사이의 거리를 일정하게 유지시키되 전송 단위 내에서 심볼들 사이의 거리가 최대가 되도록 상기 채널 부호화부로부터 출력되는 채널 부호화된 신호의 심볼을 반복시키는 심볼 반복부 및 상기 심볼 반복부로부터 심볼을 입력받아 다른 전송 데이터와 멀티플렉싱 및 변조하여 전송하는 심볼 전송부를 포함하는 것을 특징으로 한다.
또한, 본 발명에 따른 비메모리 오류 정정 채널 코딩된 신호의 수신장치는, 상기 심볼 전송부로부터 전송되는 신호를 수신하여 복조하고 상기 신호를 디멀티플렉싱하여 비메모리 오류 정정 채널 코딩 신호로 채널 부호화되고 반복된 심볼들만을 출력하는 심볼 수신부, 상기 채널 부호화되고 반복된 심볼들을 결합하여 상기 반복 전송장치에서 반복되기 전의 채널 부호화된 신호로 복구하는 심볼 복구부 및 상기 심볼 복구부로부터 출력되는 채널 부호화된 신호에 대해 채널 복호화하는 채널 복호화부를 포함하는 것을 특징으로 한다.
또한, 본 발명에 따른 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법은, 전송할 데이터를 비메모리 오류 정정 채널 코딩 신호로 채널 부호화하는 채널 부호화단계, 동일한 심볼들 사이의 거리를 일정하게 유지시키되 전송 단위 내에서 심볼들 사이의 거리가 최대가 되도록 상기 채널 부호화단계에 의해 채널 부호화된 신호의 심볼을 반복시키는 심볼 반복단계 및 상기 심볼 반복단계에 의해 반복된 심볼을 다른 전송 데이터와 멀티플렉싱 및 변조하여 전송하는 심볼 전송단계를 포함하는 것을 특징으로 한다.
또한, 본 발명에 따른 비메모리 오류 정정 채널 코딩된 신호의 수신방법은, 상기 심볼 전송단계에 의해 전송되는 신호를 수신하여 복조하고 상기 신호를 디멀티플렉싱하여 비메모리 오류 정정 채널 코딩 신호로 채널 부호화되고 반복된 심볼들만을 출력하는 심볼 수신단계, 상기 채널 부호화되고 반복된 심볼들을 결합하여 상기 반복 전송방법에서 반복되기 전의 채널 부호화된 신호로 복구하는 심볼 복구단계 및 상기 심볼 복구단계에 의해 복구된 채널 부호화된 신호에 대해 채널 복호화하는 채널 복호화단계를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하면서 본 발명의 한 실시예에 따른 "비메모리 오류 정정 채널 코딩된 신호의 반복 전송 방법 및 장치"를 설명하면 다음과 같다.
도 1은 본 발명의 한 실시예에 따른 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치를 도시한 구성도이다. 이는 크게 전송할 데이터를 채널 부호화, 반복, 멀티플렉싱 및 변조를 통해 전송하는 전송부(100)와, 전송부(100)로부터 수신된 신호를 입력받아 복조, 디멀티플렉싱(de-multiplexing), 반복 복구, 채널 복호화를 통해 전송된 정보를 복구하는 수신부(200)로 구성된다.
전송부(100)는 정보 발생부(110)로부터 발생된 정보를 해당 채널 부호화 기법을 이용하여 채널 부호화 과정을 거친 후에 심볼 반복을 수행하는 부호화부(120)와, 부호화부(120)로부터 전송할 심볼을 입력받아 타 정보와의 멀티플렉싱 및 변조 등을 수행한 후 출력하는 심볼 전송부(130)로 구성된다. 이 부호화부(120)는 정보 발생부(110)로부터 발생된 정보를 해당 채널 부호화 기법을 이용하여 채널 부호화하는 채널 부호화부(121)와, 채널 부호화부(121)로부터 채널 부호화된 신호를 입력받아 반복시키는 심볼 반복부(122)로 구성된다.
이러한 심볼 반복부(122)는 두 가지 방법으로 구현될 수 있는 바, 한 실시예가 도 2에 도시되어 있고 다른 실시예는 도 3에 도시되어 있다.
본 발명의 한 실시예에 따른 심볼 반복부(122A)는 도 2에 도시된 바와 같이 채널 부호화부(121)로부터 채널 부호화된 신호를 입력받아 해당되는 메모리 위치로 스위칭하는 기록 스위치부(122A-1)와, 기록 스위치부(122A-1)로부터 선택된 위치에 채널 부호화부(121)로부터 채널 부호화된 신호를 저장하는 메모리부(122A-2), 메모리부(122A-2)로부터 반복 순서에 따라 메모리를 지정하여 해당 데이터를 읽어 심볼 전송부(130)로 출력하는 독취 스위치부(122A-3), 및 기록 스위치부(122A-1)와 메모리부(122A-2)와 독취 스위치부(122A-3)를 제어하는 심볼 반복 제어부(122A-4)로 구성된다.
또한, 본 발명의 다른 실시예에 따른 심볼 반복부(122B)는 도 3에 도시된 바와 같이, 채널 부호화부(121)로부터 채널 부호화된 신호를 메모리에 기록할 어드레스를 발생시키는 기록 어드레스 발생부(122B-1)와, 메모리에 저장된 정보를 읽어심볼 전송부(130)로 출력하는 정보를 선택하기 위한 독취 어드레스 발생부(122B-2), 상기 기록 어드레스 발생부(122B-1)와 독취 어드레스 발생부(122B-2) 중에서 하나를 선택하기 위한 어드레스 선택부(122B-3), 채널 부호화부(121)로부터 채널 부호화된 신호를 실제로 저장하는 메모리부(122B-4), 및 기록 어드레스 발생부(122B-1)와 독취 어드레스 발생부(122B-2)와 어드레스 선택부(122B-3)와 메모리부(122B-4)를 제어하기 위한 심볼 반복 제어부(122B-5)로 구성된다.
한편, 수신부(200)는 도 1에 도시된 바와 같이 전송부(100)에서 전송된 신호를 수신하여, 복조 및 타 정보와의 디멀티플렉싱(de-multiplexing)을 통해 비메모리 오류 정정 채널 부호화된 신호를 출력하는 심볼 수신부(210)와, 심볼 수신부(210)로부터 수신된 채널 부호화 및 반복된 신호를 입력받아 원래 전송된 신호를 발생시키는 복호화부(220), 및 복호화부(220)로부터 복호화된 신호를 입력받아, 해당되는 정보를 확인하여 상위 계층으로 이송하는 정보 처리부(230)로 구성된다.
여기서, 복호화부(220)는 심볼 수신부(210)로부터 입력되는 반복된 신호를 결합하여, 반복되기 전의 채널 부호화된 형태의 신호로 변경시키는 심볼 복구부(221)와, 심볼 복구부(211)로부터 출력되는 신호를 입력받아 채널 복호화를 수행하여 정보 처리부(230)로 출력하는 채널 복호화부(222)로 구성된다.
여기서, 심볼 복구부는 두 가지 방법으로 구현될 수 있는 바, 한 실시예에 따른 심볼 복구부는 도 4에 도시되어 있고 다른 실시예에 따른 심볼 복구부는 도 5에 도시되어 있다.
본 발명의 한 실시에에 따른 심볼 복구부(221A)는 도 4에 도시된 바와 같이 심볼 수신부(210)로부터 복조된 신호를 입력받고 해당 신호와 반복에 의해 입력된 이전 신호를 결합하는 결합부(221A-1)와, 결합부(221A-1)에서 결합된 신호를 해당 메모리의 해당 위치로 스위치하고 심볼 수신부(210)로부터 결합부(221A-1)에 입력된 신호에 해당되는 메모리의 위치에 스위치하는 스위치부(221A-2), 스위치부 (221A-2)를 통해 결합부(221A-1)에서 합해진 결과를 입력받아 현재 지정된 메모리 위치에 저장하고, 스위치부(221A-2)에서 스위치된 저장 값을 상기 스위치부(221A-2)를 통해 상기 결합부(221A-1)로 출력하며, 상기 결합부(221A-1)에서 반복된 신호를 모두 결합시킨 후, 저장 값을 상기 채널 복호화부(222)로 출력하는 메모리부 (221A-3), 및 상기 결합부(221A-1)와 스위치부(221A-2)와 메모리부(221A-3)를 제어하는 심볼 복구 제어부(221A-4)로 구성된다.
또한, 본 발명의 다른 실시예에 따른 심볼 복구부(221B)는 도 5에 도시된 바와 같이, 심볼 수신부(210)로부터 복조된 신호를 입력받고, 해당 신호와 반복에 의해 입력된 이전 신호를 결합하는 결합부(221B-1)와, 해당 메모리의 위치를 지적하기 위한 어드레스 발생부(221B-2), 결합부(221B-1)에서 결합된 신호를 입력받아 어드레스 발생부(221B-2)에서 지정한 위치에 저장하고, 심볼 수신부(210)로부터 결합부(221B-1)에 입력된 신호에 해당되는 저장 값을 결합부(221B-1)로 출력하는 메모리부(221B-3), 및 상기 결합부(221B-1)와 어드레스 발생부(221B-2)와 메모리부 (221B-3)를 제어하는 심볼 복구 제어부(221B-4)로 구성된다.
이하, 상기와 같이 구성된 본 발명의 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치의 각 구성요소들의 동작을 설명하면 다음과 같다.
먼저, 도 2에 도시된 심볼 반복부(122A)에 따른 동작을 설명하면 다음과 같다. 본 발명에 따른 비메모리 오류 정정 채널 부호화기법의 반복 전송장치는 기록 스위치부(122A-1)에 반복 규칙을 적용하는 경우와 독취 스위치부(122A-3)에 반복 규칙을 적용하는 경우가 있다. 기록 스위치부(122A-1)에 반복 규칙을 적용하면 기록 스위치부(122A-1)와 독취 스위치부(122A-3)의 스위칭속도는 심볼 입력속도보다 반복 회수(R)만큼 빠르다. 한편, 독취 스위치부(122A-3)에 반복 규칙을 적용하면 기록 스위치부(122A-1)의 스위칭속도는 심볼 입력속도와 동일하고, 독취 스위치부의 스위칭속도는 심볼 입력속도보다 반복 회수(R)만큼 빠르다.
심볼 반복부(122)에서는 채널 부호화부(121)로부터 채널 부호화된 심볼들을 입력받아 반복을 수행할 때, 동일한 심볼간의 거리를 일정하게 설정하며 전송 단위 내에서 간격을 최대로 설정하는 것이 바람직하다. 여기에서 동일한 심볼간의 거리는 매우 간단한 방법을 통해 구현 및 실현할 수 있으며, 최대의 간격을 설정하는 것은 반복된 심볼간의 시간 다양성을 최대로 할 수 있다는 이점이 있다.이를 위한 가장 간단한 수단은 채널 부호화된 심볼 전체(즉 워드)를 단위로 반복하는 방법(이하, 워드 반복(Word Repetition) 방식이라 한다)이다.워드 반복 방식에 따르면 비메모리 오류 정정 채널 코딩된 신호의 반복 송신 장치 및 수신장치는 하기의 수학식1에 따라 채널부호화된 신호를 구성하여 송수신한다. (단, dk는 상기 심볼 전송부(100)를 통해 전송되는 전송 심볼, D는 상기 심볼 전송부(100)를 통해 전송되는 TFCI 프레임의 총길이, b(k mod M)는 상기 채널 부호화부(121)로부터 출력되는 채널 부호화된 신호의 심볼, M은 상기 채널 부호화부(121)로부터 출력되는 채널 부호화된 신호의 길이이며, mod는 모듈로(modulo)연산을 의미한다.)여기서, b(k mod M)에 의해 반복되는 채널 부호화된 신호의 반복회수는 D와 M에 의해 결정된다. 즉 반복 회수를 R이라 하면, R = D/M이다.
우선, 기록 스위치부(122A-1)에 반복 규칙을 적용하는 경우, 기록 스위치부 (122A-1)는 채널 부호화부(121)로부터 신호(심볼)가 출력되는 동안 반복 회수(R)만큼 스위칭을 수행하는데, 채널 부호화된 신호(워드)의 길이만큼씩 건너서 스위칭한다. 예를 들어, 30개(상기 수학식1에서 M = 30)의 채널 부호화된 신호(워드)를 4(R)번 반복할 경우(상기 수학식1에서 D = 30 * 4 = 120), 하나의 심볼이 입력되면, 기록 스위치부(122A-1)는 메모리부(122A-2)의 1, 31, 61, 91번째를 순차적으로 스위칭한다. 또한 다음 심볼이 입력되면, 기록 스위치부(122A-1)는 메모리부(122A-2)의 2, 32, 62, 92번째를 순차적으로 스위칭한다.
이를 일반적으로 나타내면, 채널 부호화된 신호(워드)의 길이가 M이고, 반복 회수가 R인 경우(D = M * R), 임의의 심볼이 입력되면(길이 M의 워드에서 N번째 심볼), 기록 스위치부(122A-1)에서 스위칭하는 순서는 {N, N+M*1, ..., N+M*(R-1)}이다. 이와 같은 반복 규칙을 기록 스위치부(122A-1)에 적용하면, 독취 스위치부(122A-3)는 간단히 메모리의 첫 번째부터 순차적으로 증가시키며 상기 채널 부호화부(121)로부터의 심볼 입력 속도보다 반복 회수(R)만큼 빠르게 스위칭한다.
반면, 독취 스위치부(122A-3)에 반복 규칙을 적용하는 경우, 상기 기록 스위치부(122A-1)는 간단히 메모리의 첫 번째부터 순차적으로 증가시키며 채널 부호화부(121)의 심볼 입력 속도와 동일한 속도로 스위치한다. 하지만, 독취 스위치부(122A-3)는 메모리의 첫 번째부터 순차적으로 증가시키는 것은 동일한 반면, 상기 채널 부호화부(121)로부터의 심볼 입력 속도보다 반복 회수(R)만큼 빠르게 스위칭하여, 입력 심볼을 반복 회수(R)만큼 반복 스위칭한다.
이와 같이 독취 스위치부(122A-3)에 반복 규칙을 적용하는 경우에는 기록 스위치부(122A-1)에 적용되는 경우에 비해, 메모리의 크기가 반복 회수(R) 배수만큼 줄어들게 되고, 스위치 순서가 매우 간단하다.
또한, 도 3에 도시된 심볼 반복부(122B)에 따른 동작을 설명하면 다음과 같다. 심볼 반복 제어부(122B-5)는 어드레스 선택부(122B-3)를 제어하여 기록 어드레스 발생부(122B-1)를 선택한다. 이렇게 구성된 심볼 반복부(122B)도 기록 어드레스 발생부(122B-1)에 반복 규칙을 적용하는 경우와, 독취 어드레스 발생부(122B-2)에 반복 규칙을 적용한 경우가 있다. 메모리의 크기와 어드레스 발생 규칙 등을 고려할 때, 독취 어드레스 발생부(122B-2)에 반복 규칙을 적용한 경우가 더욱 바람직하다.
독취 어드레스 발생부(122B-2)에 반복 규칙을 적용한 경우, 기록 어드레스 발생부(122B-1)는 메모리부(122B-4)의 첫 번째 어드레스부터 순차적으로 증가되는 어드레스를 심볼의 입력 속도와 동일하게 발생시키고, 독취 어드레스 발생부(122B-2)는 심볼의 입력속도보다 반복 회수(R)만큼 빠르게 첫 번째 어드레스부터 순차적으로 증가되는 어드레스를 심볼의 입력 속도와 동일하게 발생시킨다.
다만, 독취 어드레스 발생부(122B-1)에서 발생된 어드레스가 메모리부(122B-4)에 저장된 정보의 위치를 초과할 경우에는 다시 첫 번째 어드레스로 변경시켜야 한다. 즉, 첫 번째 메모리 어드레스가 k이며, 채널 부호화된 신호(워드)의 길이가 M인 경우에 n번째 독취 어드레스는 "(n mod M) + k" 이다.
또한, 도 4에 도시된 심볼 복구부(221A)에 따른 동작을 설명하면 다음과 같다. 심볼 수신부(210)에서 복조 및 디멀티플렉싱한 신호가 반복된 신호 중에서 첫 번째 신호인 경우, 결합부(221A-1)는 스위치부(221A-2)에서 지정한 메모리부(221A-3)의 위치에 저장한다. 이때, 스위치부(221A-2)는 심볼 수신부(210)에서 입력되는 데이터 속도와 동일한 속도로 첫 번째 메모리 위치부터 순차적으로 메모리의 위치를 옮겨 지정한다. 이때, 심볼 복구 제어부(221A-4)는 메모리부(221A-3)를 기록 상태(WRITE)로 설정한다.
심볼 수신부(210)에서 복조 및 디멀티플렉싱한 신호가 반복된 신호 중에서 첫 번째 신호가 아닌 경우, 스위치부(221A-2)는 심볼 수신부(210)에서 입력되는 데이터 속도와 동일한 속도로 다시 첫 번째 메모리 위치부터 순차적으로 메모리의 위치를 옮겨 지정한다. 이때, 심볼 복구 제어부(221A-4)는 메모리부(221A-3)를 독취 상태(READ)로 설정하여, 메모리부(221A-3)로부터 해당 위치에 저장된 값을 결합부(221A-1)로 출력한다. 결합부(221A-1)는 심볼 수신부(210)에서 입력되는 신호와 메모리부(221A-3)로부터 입력된 신호를 더한다. 이때, 심볼 복구 제어부 (221A-4)는 메모리부(221A-3)를 기록 상태(WRITE)로 설정하고, 결합부(221A-1)에서 더해진 값을 메모리부(221A-3)의 해당 위치에 저장한다.
이와 같이 하나의 입력을 받아 메모리부(221A-3)에 저장된 값과 더하여 다시 메모리부(221A-3)에 저장하는 동안, 스위치부(221A-2)에서 스위칭하는 메모리부의 위치는 변경되지 않는다. 따라서, 메모리부(221A-3)는 채널 부호화된 신호(워드)의 길이만큼의 크기면 충분하다. 이와 같이 채널 복호화할 신호를 모두 메모리부(221A-3)에 저장한 후에는 저장된 값을 채널 복호화부(222)로 출력하고, 이를 입력받은 상기 채널 복호화부(222)는 복호화 과정을 통해 전송된 정보를 획득한다.
또한, 도 5에 도시된 심볼 복구부(221B)에 따른 동작을 설명하면 다음과 같다. 이러한 심볼 복구부(221B)의 동작은 도 4에 도시된 심볼 복구부(221A)와 그 동작이 유사하다. 다만, 도 4의 심볼 복구부(221A)는 스위치부(221A-2)가 메모리부(221A-3)의 위치를 지정하였으나, 도 5의 심볼 복구부(221B)는 어드레스발생부(221B-2)가 메모리부(221B-3)의 위치를 지정한다는 차이가 있다.
상기와 같이 구성되고 동작하는 본 발명에 따른 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법은, 크게 전송할 데이터를 채널 부호화, 반복, 멀티플렉싱 및 변조 등을 통해 전송하는 전송단계와, 상기 전송단계로부터 수신된 신호를 입력받아 전송된 정보를 복구하는 수신단계로 구분할 수 있다.
전송단계는 정보 발생단계로부터 발생된 정보를 해당 채널 부호화 기법을 이용하여 채널 부호화 과정을 거친 후에 반복을 수행하여 심볼을 출력하는 부호화 단계와, 상기 부호화 단계로부터 심볼을 입력받아 타 정보와의 멀티플렉싱 및 변조 등을 통해 수신단계로 출력하는 심볼 전송단계로 이루어진다.
이 부호화 단계는 정보 발생단계로부터 발생된 정보를 해당 채널 부호화 기법을 이용하여 채널 부호화 과정을 수행하는 채널 부호화단계와, 채널 부호화단계로부터 채널 부호화된 신호를 입력받아 심볼 반복시키는 심볼 반복 단계로 이루어진다.
이러한 심볼 반복 단계의 한 실시예는, 채널 부호화단계로부터 채널 부호화된 신호를 입력받아 해당되는 메모리 위치로 저장하기 위해 스위칭하는 기록 스위칭단계와, 기록 스위칭 단계로부터 선택된 위치에 상기 채널 부호화단계로부터 입력되는 채널 부호화된 신호를 저장하는 전송 메모리 입출력단계, 전송 메모리 입출력단계로부터 반복 순서에 따라 메모리를 지정하여 해당 데이터를 읽어서 상기 심볼 전송단계로 출력하는 독취 스위칭단계를 포함한다. 여기서, 기록 스위칭단계와 전송 메모리 입출력단계 및 독취 스위칭단계를 제어하는 심볼 반복 제어단계를 더포함한다.
상기 심볼 반복 단계의 다른 실시예는, 채널 부호화단계로부터 채널 부호화된 신호를 저장한 메모리의 위치에 해당되는 어드레스를 발생시키는 기록 어드레스 발생단계와, 메모리에 저장된 채널 부호화된 신호를 읽을 메모리의 위치에 해당되는 어드레스를 발생시키는 독취 어드레스 발생단계와, 기록 어드레스 발생단계와 독취 어드레스 발생단계에서 발생된 어드레스들 중 하나를 선택하는 어드레스 선택단계와, 어드레스 선택단계에서 선택된 어드레스를 이용하여 메모리에 저장하거나 메모리로부터 정보를 읽는 메모리 입출력단계를 포함한다. 여기서, 상기 기록 어드레스 발생단계와 독취 어드레스 발생단계와 어드레스 선택단계, 및 메모리 입출력단계 등을 제어하는 심볼 반복 제어 단계를 더 포함한다.
이어서, 본 발명에 따른 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법의 동작을 설명한다. 이러한 심볼 반복 단계는, 반복 규칙을 기록 스위칭단계 혹은 기록 어드레스 발생단계에 적용하는 경우와, 반복 규칙을 독취 스위칭단계 혹은 독취 어드레스 발생단계에 적용하는 경우로 나눌 수 있으며, 상기 수학식1에 따라 워드 반복 방식으로 채널부호화된 신호를 구성하여 송수신한다.
우선, 반복 규칙을 기록 스위칭단계에 적용하는 경우, 기록 스위칭단계에서는 채널 부호화 단계에서 출력되는 심볼의 주기동안 심볼 반복 회수(R)만큼 스위칭하는데, 채널 부호화된 신호의 길이만큼씩 건너서 스위칭한다. 예를 들어, 30개(상기 수학식1에서 M = 30)의 채널 부호화된 신호(워드)를 4(R)번 반복할 경우(상기 수학식1에서 D = 30 * 4 = 120), 하나의 심볼이 입력되면, 기록 스위칭단계에서는 메모리의 1, 31, 61, 91번째를 순차적으로 스위칭한다. 이를 일반적으로 나타내면, 채널 부호화된 신호(워드)의 길이가 M이고, 반복 회수가 R인 경우(D = M * R), 임의의 심볼이 입력되면(길이 M의 워드에서 N번째 심볼), 기록 스위칭단계에서 스위칭하는 순서는 {N, N+M*1, ..., N+M*(R-1)}이 된다.
이와 같이 기록 스위칭단계에 반복 규칙을 적용하는 경우에는, 독취 스위칭 단계에서는 메모리의 첫 번째부터 순차적으로 증가시키면서 스위칭하는데, 스위칭 속도는 상기 채널 부호화단계로부터의 심볼의 입력속도보다 반복 회수(R)의 배수만큼 빠르게 스위칭한다.
반면, 반복 규칙을 독취 스위칭단계에 적용하는 경우, 상기 기록 스위칭 단계에서는 메모리의 첫 번째부터 순차적으로 증가시키면서 채널 부호화단계의 심볼 입력속도와 동일한 속도로 스위칭한다. 하지만, 독취 스위칭단계에서는 메모리의 첫 번째부터 순차적으로 증가시키는 것은 상기의 경우와 동일한 반면, 상기 채널 부호화단계로부터의 심볼 입력 속도보다 반복 회수(R)만큼 빠르게 스위칭한다. 이와 같이 독취 스위칭 단계에 반복 규칙을 적용하는 경우에는 기록 스위칭 단계에 적용되는 경우에 비해, 메모리의 크기가 반복 회수(R)의 배수만큼 줄어들게 되고, 스위치 순서가 매우 간단해진다.
상기 심볼 반복 단계의 다른 실시예로 기록/독취 어드레스 발생단계를 이용하는 경우, 위에서 설명하였던 기록/독취 스위칭단계를 이용한 심볼 반복 단계의 그 동작이 유사하다.
우선, 기록 어드레스 발생단계에 반복 규칙을 적용하는 경우, 기록 어드레스 발생단계에서는 상기 채널 부호화 단계에서 출력되는 심볼 주기동안 반복 회수(R)만큼 채널 부호화된 신호의 길이만큼씩 증가된 어드레스를 발생시킨다. 예를 들어, 30개(상기 수학식1에서 M = 30)의 채널 부호화된 신호(워드)를 4(R)번 반복하고(상기 수학식1에서 D = 30 * 4 = 120) 첫 번째 메모리 어드레스가 1일 경우, 하나의 심볼이 입력되면 상기 기록 어드레스 발생단계에서는 1, 31, 61, 91의 어드레스를 순차적으로 발생시킨다. 또한, 다음 심볼이 입력되면, 기록 어드레스 발생 단계에서는 2, 32, 62, 92의 어드레스를 순차적으로 발생시킨다.
이를 일반적으로 나타내면, 채널 부호화된 신호(워드)의 길이가 M이고, 반복 회수가 R인 경우(D = M * R), 임의의 심볼이 입력되면(길이 M의 워드에서 N번째 심볼), 기록 어드레스 발생단계에서 발생되는 어드레스 값은 {N, N+M*1, ..., N+M*(R-1)}이 된다. 이와 같이 기록 어드레스 발생단계에 반복 규칙을 적용하는 경우에는, 상기 독취 어드레스 발생단계에서는 메모리의 첫 번째부터 순차적으로 증가하는 어드레스를 발생시키는데, 이때 이 어드레스는 심볼 입력속도보다 반복 회수(R)의 배수만큼 빠르게 발생된다.
반면, 반복 규칙을 독취 어드레스 발생단계에 적용하는 경우, 기록 어드레스 발생단계에서는 상기 채널 부호화 단계의 심볼 입력 속도와 동일한 속도로 메모리의 첫 번째 어드레스부터 순차적으로 증가된 어드레스를 발생시킨다. 하지만, 독취 어드레스 발생단계에서는 채널 부호화단계의 심볼 입력 속도보다 반복 회수(R)의 배수만큼 빠른 속도로 메모리의 첫 번째 어드레스부터 순차적으로 증가된 어드레스를 발생시킨다.
이와 같이 독취 어드레스 발생단계에 반복 규칙을 적용하는 경우에는 반복 규칙을 기록 어드레스 발생단계에 적용되는 경우에 비해, 메모리의 크기가 반복 회수(R) 배수만큼 줄어들고, 데이터 입출력을 위한 어드레스 발생 규칙이 매우 간단해지는 장점이 있다.
한편, 본 발명에 따른 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법의 수신단계는 상기 전송단계에서 전송된 신호를 수신하여, 복조 및 타 정보와의 디멀티플렉싱(de-multiplexing)을 통해 비메모리 오류 정정 채널 부호화된 신호를 출력하는 심볼 수신단계와, 상기 심볼 수신단계로부터 수신된 채널 부호화 및 반복된 신호를 입력받아 원래 전송된 신호를 발생시키는 복호화 단계와, 복호화단계로부터 복호화된 신호를 입력받아 해당되는 정보를 확인하여 상위 계층으로 이송하는 역할을 하는 정보 처리단계로 구성된다.
복호화 단계는 심볼 수신 단계로부터 입력되는 반복된 신호를 결합하여, 반복되기 전의 채널 부호화된 형태의 신호로 변경시키는 심볼 복구 단계와, 심볼 복구 단계로부터 출력되는 신호를 입력받아 채널 복호화를 수행하여 정보 처리 단계로 출력하는 채널 복호화 단계로 구성된다.
본 발명의 한 실시예에 따른 심볼 복구 단계는, 심볼 수신 단계로부터 복조된 신호를 입력받고, 해당 신호와 반복에 의해 입력된 이전 신호를 결합하는 결합 단계와, 결합 단계에서 결합된 신호를 해당 메모리의 해당 위치로 스위칭하고 심볼 수신 단계로부터 결합 단계로 입력된 신호에 해당되는 메모리의 위치에 스위치하는 스위칭 단계와, 스위칭 단계를 통해 결합 단계에서 합해진 결과를 입력받아 현재 지정된 메모리 위치에 저장하고, 스위칭 단계에서 지정된 저장값을 스위칭 단계를 통해 결합 단계로 출력하며, 결합 단계에서 반복된 신호를 모두 결합시킨 후, 저장 값을 상기 채널 복호화 단계로 출력하는 수신 메모리 입출력단계와, 결합 단계와 스위칭 단계와 수신 메모리 입출력단계를 제어하는 심볼 복구 제어 단계로 구성된다.
본 발명의 다른 실시예에 따른 심볼 복구 단계는, 상기 심볼 수신 단계로부터 복조된 신호를 입력받고 해당 신호와 반복에 의해 입력된 이전 신호를 결합하는 결합 단계와, 해당 메모리의 위치를 지적하기 위한 어드레스 발생 단계와, 상기 결합 단계에서 결합된 신호를 입력받아 어드레스 발생 단계에서 지정한 위치에 저장하고, 심볼 수신 단계로부터 결합 단계에 입력된 신호에 해당되는 저장 값을 결합 단계로 출력하는 수신 메모리 입출력 단계와, 상기 결합 단계와 어드레스 발생 단계와 수신 메모리 입출력 단계를 제어하는 심볼 복구 제어 단계로 구성된다.
이하에서는, 상기 비메모리 오류 정정 채널 부호화 기법의 심볼 수신방법의 동작을 설명하기로 한다.
우선, 본 발명에 따른 한 실시예에서, 심볼 수신 단계에서의 복조 및 디멀티플렉싱된 신호가 반복된 신호 중에서 첫 번째 신호인 경우, 결합 단계에서는 상기 수신된 심볼을 스위칭 단계에서 지정한 메모리의 위치에 저장한다. 스위칭 단계에서는 심볼 수신 단계에서 입력되는 데이터 속도와 동일한 속도로 첫 번째 메모리 위치부터 순차적으로 메모리의 위치를 옮겨 지정한다. 이때, 심볼 복구 제어 단계에서는 메모리를 기록 상태(WRITE)로 설정한다.
상기 심볼 수신 단계에서 복조 및 디멀티플렉싱된 신호가 반복된 신호 중에서 첫 번째 신호가 아닌 경우, 스위칭 단계에서는 심볼 수신 단계에서 입력되는 데이터 속도와 동일한 속도로 다시 첫 번째 메모리 위치부터 순차적으로 메모리의 위치를 옮겨 지정한다. 이때, 심볼 복구 제어 단계에서는 수신 메모리 입출력 단계를 독취 상태(READ)로 설정하여, 메모리의 해당 위치에 저장된 값을 결합 단계로 출력한다. 결합 단계에서는 심볼 수신 단계에서 입력되는 신호와 메모리 입출력 단계로부터 입력된 신호를 더한다. 이 경우에는, 심볼 복구 제어 단계에서는 수신 메모리 입출력 단계를 기록 상태(WRITE)로 설정하고, 결합 단계에서 더해진 값을 수신 메모리 입출력 단계에서 메모리의 해당 위치에 저장한다. 상기와 같이 하나의 입력을 받아 메모리에 저장된 값과 더하여 다시 메모리에 저장하는 동안 상기 스위칭 단계에서 스위칭하는 메모리의 위치는 변경되지 않는다. 따라서, 수신 메모리 입출력 단계는 채널 부호화된 신호(워드)의 길이만큼의 크기면 충분하다.
또한, 이와 같이 수신 메모리 입출력 단계에서 모든 채널 복호화할 신호를 메모리에 저장한 후에는 저장된 값을 채널 복호화 단계로 출력하고, 이를 입력받은 채널 복호화 단계에서는 복호화 과정을 통해 전송된 정보를 획득한다.
또한, 본 발명의 다른 실시예에 따른 심볼 수신방법은 위에서 설명한 실시예에서와 유사하게 이루어진다. 다른 점이 있다면, 이전 실시예에서의 스위칭단계의 역할을 본 실시예에서는 어드레스 발생단계에서 수행한다는 점이다.
위에서 양호한 실시예에 근거하여 이 발명을 설명하였지만, 이러한 실시예는 이 발명을 제한하려는 것이 아니라 예시하려는 것이다. 이 발명이 속하는 분야의 숙련자에게는 이 발명의 기술사상을 벗어남이 없이 위 실시예에 대한 다양한 변화나 변경 또는 조절이 가능함이 자명할 것이다. 그러므로, 이 발명의 보호범위는첨부된 청구범위에 의해서만 한정될 것이며, 위와 같은 변화예나 변경예 또는 조절예를 모두 포함하는 것으로 해석되어야 할 것이다.
이상과 같이 본 발명에 의하면, 현재 IMT-2000 의 비동기 방식인 3GPP 표준안의 채널 구조에서 순방향의 확산 팩터가 128보다 작은 경우에 TFCI의 채널 부호화된 심볼을 반복하여 전송하게 되는데, 이에 본 발명에 따른 반복 전송 및 복구 수신을 통해 단순한 심볼 반복에 비해 시간 다양성을 확보할 수 있게 되어 우수한 성능을 확보할 수 있다. 또한, 상기한 응용 분야 외에도 비메모리 오류 정정 채널 부호화 기법을 적용한 상황에서 심볼들을 반복하여 전송하는 응용분야에는 폭넓게 사용될 수 있는 장점이 있다.

Claims (40)

  1. 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치에 있어서,
    전송할 데이터를 비메모리 오류 정정 채널 코딩 신호로 채널 부호화하는 채널 부호화부;
    동일한 심볼들 사이의 거리를 일정하게 유지시키되 전송 단위 내에서 심볼들 사이의 거리가 최대가 되도록 상기 채널 부호화부로부터 출력되는 채널 부호화된 신호의 심볼을 반복시키는 심볼 반복부; 및
    상기 심볼 반복부로부터 심볼을 입력받아 다른 전송 데이터와 멀티플렉싱 및 변조하여 전송하는 심볼 전송부
    를 포함하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서,
    상기 심볼 반복부는
    상기 채널 부호화된 신호의 심볼 전체를 단위로 반복시키는 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  5. 삭제
  6. 제1항에 있어서,
    상기 심볼 반복부는
    상기 채널 부호화부에 의해 채널 부호화된 신호의 심볼을 저장하는 메모리부;
    상기 채널 부호화부로부터 출력되는 상기 채널 부호화된 신호의 심볼을 수신하고 상기 메모리부에 대해 소정의 제1속도로 스위칭하여 상기 메모리부에 기록하는 기록 스위치부;
    상기 메모리부에 대해 소정의 제2속도로 스위칭하여 상기 메모리부에 기록저장된 상기 채널 부호화된 신호의 심볼에 대해 동일한 심볼들 사이의 거리를 일정하게 유지시키되 전송 단위 내에서 심볼들 사이의 거리가 최대가 되도록 소정의 반복 회수만큼 독취하고 심볼 전송부로 출력하는 독취 스위치부; 및
    상기 메모리부, 기록 스위치 단계 및 독취 스위치 단계를 제어하는 심볼 반복 제어부
    를 포함하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  7. 삭제
  8. 삭제
  9. 제1항에 있어서,
    상기 심볼 반복부는
    상기 채널 부호화부에 의해 채널 부호화된 신호의 심볼을 저장하고 저장된 상기 심볼을 심볼 전송부로 출력하는 메모리부;
    상기 채널 부호화부에 의해 채널 부호화된 신호의 심볼을 상기 메모리부에 기록하기 위해 소정의 제1속도로 기록 어드레스를 생성시키는 기록 어드레스 발생부;
    상기 메모리부에 기록된 상기 채널 부호화된 신호의 심볼에 대해 동일한 심볼들 사이의 거리를 일정하게 유지시키되 전송 단위 내에서 심볼들 사이의 거리가 최대가 되도록 소정의 반복 회수만큼 독취하기 위해 소정의 제2속도로 독취 어드레스를 생성시키는 독취 어드레스 발생부;
    상기 기록 어드레스 및 독취 어드레스 중 어느 하나를 선택하여 상기 채널 부호화부에 의해 채널 부호화된 신호를 상기 메모리부의 상기 기록 어드레스에 기록시키거나 상기 메모리부의 독취 어드레스에 기록저장된 채널 부호화된 신호를 독취하여 심볼 전송부로 출력시키는 어드레스 선택부; 및
    상기 메모리부, 기록 어드레스 발생부, 독취 어드레스 발생부 및 어드레스 선택부를 제어하는 심볼 반복 제어부
    를 포함하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  10. 삭제
  11. 삭제
  12. 제1항의 반복 전송장치로부터 심볼이 반복 전송되는 비메모리 오류 정정 채널 코딩된 신호의 수신장치에 있어서,
    상기 심볼 전송부로부터 전송되는 신호를 수신하여 복조하고 상기 신호를 디멀티플렉싱하여 비메모리 오류 정정 채널 코딩 신호로 채널 부호화되고 반복된 심볼들만을 출력하는 심볼 수신부;
    상기 채널 부호화되고 반복된 심볼들을 결합하여 상기 반복 전송장치에서 반복되기 전의 채널 부호화된 신호로 복구하는 심볼 복구부; 및
    상기 심볼 복구부로부터 출력되는 채널 부호화된 신호에 대해 채널 복호화하는 채널 복호화부
    를 포함하는 비메모리 오류 정정 채널 코딩된 신호의 수신장치.
  13. 삭제
  14. 제12항에 있어서,
    상기 심볼 복구부는
    상기 심볼 수신부로부터 출력되는 채널 부호화되고 반복된 심볼들을 저장하고 저장된 심볼들을 채널복호화부로 출력하는 메모리부;
    상기 심볼 수신부로부터 출력되는 상기 심볼들 중에서 n(n은 2보다 큰 자연수)번째 반복된 임의의 심볼과 상기 메모리부에 이미 기록저장된 n-1번째 반복된 심볼로서 상기 n번째 반복된 심볼에 대응하는 심볼을 결합하여 상기 메모리부에 저장하는 결합부;
    상기 반복 전송장치에서의 심볼 입력 속도에 상기 반복 회수를 곱한 값인 속도로 상기 메모리부의 첫번째 위치부터 순차 스위칭하여 상기 결합부와 메모리부를 연결시킴으로써 상기 메모리부에 이미 기록저장된 심볼을 상기 결합부로 독취시키고 상기 결합부로부터 출력되는 심볼을 상기 메모리부에 기록하는 스위치부; 및
    상기 메모리부, 결합부 및 스위치부를 제어하는 심볼 복구 제어부
    를 포함하는 것을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 수신장치.
  15. 제12항에 있어서,
    상기 심볼 복구부는
    상기 심볼 수신부로부터 출력되는 채널 부호화되고 반복된 심볼들을 저장하고 저장된 심볼들을 채널복호화부로 출력하는 메모리부;
    상기 심볼 수신부로부터 출력되는 상기 심볼들 중에서 n(n은 2보다 큰 자연수)번째 반복된 임의의 심볼과 상기 메모리부에 이미 기록저장된 n-1번째 반복된 심볼로서 상기 n번째 반복된 심볼에 대응하는 심볼을 결합하여 상기 메모리부에 저장하는 결합부;
    상기 반복 전송장치에서의 심볼 입력 속도에 상기 반복 회수를 곱한 값인 속도로 상기 메모리부의 첫번째 어드레스부터 순차 기록하도록 기록 어드레스를 생성시켜 상기 결합부와 메모리부를 연결시킴으로써 상기 메모리부에 이미 기록저장된 심볼을 상기 결합부로 독취시키고 상기 결합부로부터 출력되는 심볼을 상기 메모리부에 기록시키는 어드레스 발생부; 및
    상기 메모리부, 결합부 및 어드레스 발생부를 제어하는 심볼 복구 제어부
    를 포함하는 것을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 수신장치.
  16. 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법에 있어서,
    전송할 데이터를 비메모리 오류 정정 채널 코딩 신호로 채널 부호화하는 채널 부호화단계;
    동일한 심볼들 사이의 거리를 일정하게 유지시키되 전송 단위 내에서 심볼들 사이의 거리가 최대가 되도록 상기 채널 부호화단계에 의해 채널 부호화된 신호의 심볼을 반복시키는 심볼 반복단계; 및
    상기 심볼 반복단계에 의해 반복된 심볼을 다른 전송 데이터와 멀티플렉싱 및 변조하여 전송하는 심볼 전송단계
    를 포함하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법.
  17. 삭제
  18. 삭제
  19. 제16항에 있어서,
    상기 심볼 반복 단계는
    상기 채널 부호화된 신호의 심볼 전체를 단위로 반복시키는 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법.
  20. 삭제
  21. 제16항에 있어서,
    상기 심볼 반복 단계는
    상기 채널 부호화 단계에 의해 채널 부호화된 신호의 심볼을 소정의 제1속도로 스위칭하여 메모리에 기록하는 기록 스위치 단계; 및
    상기 메모리에 대해 소정의 제2속도로 스위칭하여 상기 기록된 심볼에 대해 동일한 심볼들 사이의 거리를 일정하게 유지시키되 전송 단위 내에서 심볼들 사이의 거리가 최대가 되도록 소정의 반복회수만큼 독취하는 독취 스위치 단계
    를 포함하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법.
  22. 삭제
  23. 삭제
  24. 제16항에 있어서,
    상기 심볼 반복 단계는
    상기 채널 부호화 단계에 의해 채널 부호화된 신호의 심볼을 기록하기 위해 소정의 제1속도로 기록 어드레스를 생성시키는 기록 어드레스 발생 단계;
    상기 기록된 심볼에 대해 동일한 심볼들 사이의 거리를 일정하게 유지시키되 전송 단위 내에서 심볼들 사이의 거리가 최대가 되도록 소정의 반복 회수만큼 독취하기 위해 소정의 제2속도로 독취 어드레스를 생성시키는 독취 어드레스 발생 단계; 및
    상기 기록 어드레스 및 독취 어드레스 중 어느 하나를 선택하여 상기 채널 부호화 단계에 의해 채널 부호화된 신호를 메모리의 상기 기록 어드레스에 기록시키거나 상기 메모리의 독취 어드레스에 기록된 채널 부호화된 신호를 독취시키는 어드레스 선택 단계
    를 포함하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송방법.
  25. 삭제
  26. 삭제
  27. 제16항의 반복 전송방법에 의해 심볼이 반복 전송되는 비메모리 오류 정정 채널 코딩된 신호의 수신방법에 있어서,
    상기 심볼 전송단계에 의해 전송되는 신호를 수신하여 복조하고 상기 신호를 디멀티플렉싱하여 비메모리 오류 정정 채널 코딩 신호로 채널 부호화되고 반복된 심볼들만을 출력하는 심볼 수신단계;
    상기 채널 부호화되고 반복된 심볼들을 결합하여 상기 반복 전송방법에서 반복되기 전의 채널 부호화된 신호로 복구하는 심볼 복구단계; 및
    상기 심볼 복구단계에 의해 복구된 채널 부호화된 신호에 대해 채널 복호화하는 채널 복호화단계
    를 포함하는 비메모리 오류 정정 채널 코딩된 신호의 수신방법.
  28. 삭제
  29. 제27항에 있어서,
    상기 심볼 복구단계는
    상기 심볼 수신 단계에 의한 채널 부호화되고 반복된 심볼들 중에서 n(n은 2보다 큰 자연수)번째 반복된 임의의 심볼과 이미 메모리에 기록된 n-1번째 반복된 심볼로서 상기 n번째 반복된 심볼에 대응하는 심볼을 결합하는 결합 단계; 및
    상기 반복 전송방법에서의 심볼 입력 속도에 상기 반복 회수를 곱한 값인 속도로 상기 메모리의 첫번째 위치부터 순차 스위칭하여 상기 결합 단계를 위해 상기 메모리에 이미 기록된 심볼을 독취시키고 상기 결합 단계에 의해 결합된 심볼을 상기 메모리에 기록하는 스위치 단계
    를 포함하는 것을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 수신방법.
  30. 제27항에 있어서,
    상기 심볼 복구단계는
    상기 심볼 수신 단계에 의한 채널 부호화되고 반복된 심볼들 중에서 n(n은 2보다 큰 자연수)번째 반복된 임의의 심볼과 이미 메모리에 기록된 n-1번째 반복된 심볼로서 상기 n번째 반복된 심볼에 대응하는 심볼을 결합하는 결합 단계; 및
    상기 반복 전송방법에서의 심볼 입력 속도에 상기 반복 회수를 곱한 값인 속도로 상기 메모리의 첫번째 어드레스부터 순차 기록하도록 기록 어드레스를 생성시켜 상기 결합 단계를 위해 상기 메모리에 이미 기록된 심볼을 독취시키고 상기 결합 단계에 의해 결합된 심볼을 상기 메모리에 기록시키는 어드레스 발생 단계
    를 포함하는 것을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 수신방법.
  31. 제6항에 있어서,
    상기 소정의 제2속도는
    상기 채널 부호화부에 의해 채널 부호화된 신호의 심볼이 상기 기록 스위치부로 입력되는 심볼 입력 속도에 상기 반복 회수를 곱한 값인 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  32. 제31항에 있어서,
    상기 소정의 제1속도는
    상기 제2속도와 동일한 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  33. 제32항에 있어서,
    상기 기록 스위치부는
    상기 반복 회수가 R인 경우 상기 채널 부호화된 신호의 N번째 심볼을 상기 메모리부의 N, N+M*1, ..., N+M*(R-1)번째 위치의 순서로 순차 기록하도록 스위칭하고,
    상기 독취 스위치부는
    상기 메모리부의 첫번째 위치부터 순차 스위칭하는 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  34. 제31항에 있어서,
    상기 소정의 제1속도는
    상기 심볼 입력 속도인 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  35. 제34항에 있어서,상기 기록 스위치부는
    상기 채널 부호화된 신호의 심볼을 상기 메모리부의 첫번째 위치부터 순차 기록하도록 스위칭하고,
    상기 독취 스위치부는
    상기 메모리부의 첫번째 위치부터 순차 스위칭하는 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  36. 제9항에 있어서,
    상기 소정의 제2속도는
    상기 채널 부호화부에 의해 채널 부호화된 신호의 심볼이 상기 메모리부로 입력되는 심볼 입력 속도에 상기 반복 회수를 곱한 값인 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  37. 제36항에 있어서,
    상기 소정의 제1속도는
    상기 제2속도와 동일한 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  38. 제37항에 있어서,
    상기 기록 어드레스 발생부는
    상기 반복 회수가 R이며 상기 채널 부호화된 신호가 저장되는 첫번째 어드레스가 K인 경우 상기 채널 부호화된 신호의 N번째 심볼을 상기 메모리부의 N+K, N+M*1+K, ..., N+M*(R-1)+K번째 어드레스의 순서로 순차 기록하도록 기록 어드레스를 생성시키고,
    상기 독취 어드레스 발생부는
    상기 메모리부의 상기 K번째 어드레스부터 순차 독취하도록 독취 어드레스를 생성시키는 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  39. 제36항에 있어서,
    상기 소정의 제1속도는
    상기 심볼 입력 속도인 것
    을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
  40. 제39항에 있어서,
    상기 기록 어드레스 발생부는
    상기 채널 부호화된 신호의 심볼을 상기 메모리부의 K번째 어드레스부터 순차 기록하도록 기록 어드레스를 생성시키고,
    상기 독취 어드레스 발생부는
    상기 메모리부의 K번째 어드레스부터 순차 독취하도록 독취 어드레스를 생성시키되,
    상기 생성된 독취 어드레스 n이 상기 채널 부호화된 신호의 길이 M을 초과하는 경우 상기 독취 어드레스를 n에서 (n mod M)+K로 변경시키는 것을 특징으로 하는 비메모리 오류 정정 채널 코딩된 신호의 반복 전송장치.
KR1019990054258A 1999-12-01 1999-12-01 비메모리 오류 정정 채널 코딩된 신호의 반복 송수신장치 및 방법 KR100364583B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019990054258A KR100364583B1 (ko) 1999-12-01 1999-12-01 비메모리 오류 정정 채널 코딩된 신호의 반복 송수신장치 및 방법
DE2000159873 DE10059873B4 (de) 1999-12-01 2000-12-01 Vorrichtung und Verfahren zum wiederholten Übertragen und Empfangen von durch eine speicherfreie ECC-Technik hergestellten Symbolen
JP2000367738A JP3625055B2 (ja) 1999-12-01 2000-12-01 非メモリ誤り訂正チャネルコーディングされた信号の反復伝送装置、受信装置及びその方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990054258A KR100364583B1 (ko) 1999-12-01 1999-12-01 비메모리 오류 정정 채널 코딩된 신호의 반복 송수신장치 및 방법

Publications (2)

Publication Number Publication Date
KR20010053755A KR20010053755A (ko) 2001-07-02
KR100364583B1 true KR100364583B1 (ko) 2002-12-16

Family

ID=19623027

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990054258A KR100364583B1 (ko) 1999-12-01 1999-12-01 비메모리 오류 정정 채널 코딩된 신호의 반복 송수신장치 및 방법

Country Status (3)

Country Link
JP (1) JP3625055B2 (ko)
KR (1) KR100364583B1 (ko)
DE (1) DE10059873B4 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI20045220A0 (fi) 2004-06-14 2004-06-14 Nokia Corp Tiedonsiirtomenetelmä ja vastaanotin
EP1762021A1 (en) 2004-09-15 2007-03-14 Samsung Electronics Co., Ltd. Method and apparatus for encoding/decoding transmission information in mobile telecommunication system
KR100885300B1 (ko) 2007-07-03 2009-02-23 한국전자통신연구원 주파수 다이버시티를 가지는 주파수 선택적 기저대역의주파수 변복조 장치 및 방법, 이를 이용한 송수신 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1065575A (ja) * 1996-08-22 1998-03-06 Oki Electric Ind Co Ltd 反復送信信号合成回路及びシンボル合成装置
JPH11234188A (ja) * 1998-02-09 1999-08-27 Yrp Idou Tsushin Kiban Gijutsu Kenkyusho:Kk スペクトラム拡散通信装置
KR20010019917A (ko) * 1999-08-31 2001-03-15 서평원 확장 tfci의 부호화 및 복호화 방법
KR20010047396A (ko) * 1999-11-19 2001-06-15 서평원 전송 포맷 조합 식별자에 대한 전송 성능 향상 방법

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9715396D0 (en) * 1997-07-23 1997-09-24 Philips Electronics Nv Radio communication system
KR100387078B1 (ko) * 1997-07-30 2003-10-22 삼성전자주식회사 대역확산통신시스템의심볼천공및복구장치및방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1065575A (ja) * 1996-08-22 1998-03-06 Oki Electric Ind Co Ltd 反復送信信号合成回路及びシンボル合成装置
JPH11234188A (ja) * 1998-02-09 1999-08-27 Yrp Idou Tsushin Kiban Gijutsu Kenkyusho:Kk スペクトラム拡散通信装置
KR20010019917A (ko) * 1999-08-31 2001-03-15 서평원 확장 tfci의 부호화 및 복호화 방법
KR20010047396A (ko) * 1999-11-19 2001-06-15 서평원 전송 포맷 조합 식별자에 대한 전송 성능 향상 방법

Also Published As

Publication number Publication date
DE10059873B4 (de) 2006-05-18
KR20010053755A (ko) 2001-07-02
JP3625055B2 (ja) 2005-03-02
JP2001211144A (ja) 2001-08-03
DE10059873A1 (de) 2001-06-28

Similar Documents

Publication Publication Date Title
US8073016B2 (en) Apparatus and method for channel coding and multiplexing in CDMA communication system
US7697487B2 (en) Physical layer processing for a wireless communication system using code division multiple access
AU768041B2 (en) Apparatus and method for transmitting TFCI bits for a hard split mode in a CDMA mobile communication system
KR19980703523A (ko) 데이터 전송방법 및 전송장치
WO1996026582A1 (fr) Procede de transmission a vitesse variable, et emetteur et recepteur utilisant ce procede
JP2000068863A (ja) 符号化装置及びその方法
KR100364583B1 (ko) 비메모리 오류 정정 채널 코딩된 신호의 반복 송수신장치 및 방법
WO1995016310A1 (en) A data transmission method, cdma transmitter, and cdma receiver
KR100416987B1 (ko) 통신시스템의부가정보삽입장치및방법
US7046719B2 (en) Soft handoff between cellular systems employing different encoding rates
KR101057955B1 (ko) 데이터 스트림 복구방법 및 프로세서
GB2387751A (en) Coding/decoding TFCI bits in an Asynchronous CDMA Communication System

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121031

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20131024

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20141027

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20151028

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20171027

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20181025

Year of fee payment: 17