KR100359018B1 - 플라즈마 디스플레이 패널 및 그 구동방법 - Google Patents

플라즈마 디스플레이 패널 및 그 구동방법 Download PDF

Info

Publication number
KR100359018B1
KR100359018B1 KR1020000005456A KR20000005456A KR100359018B1 KR 100359018 B1 KR100359018 B1 KR 100359018B1 KR 1020000005456 A KR1020000005456 A KR 1020000005456A KR 20000005456 A KR20000005456 A KR 20000005456A KR 100359018 B1 KR100359018 B1 KR 100359018B1
Authority
KR
South Korea
Prior art keywords
sustain
discharge
electrode
resistor
sustain electrode
Prior art date
Application number
KR1020000005456A
Other languages
English (en)
Other versions
KR20010077574A (ko
Inventor
이은철
Original Assignee
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사 filed Critical 엘지전자주식회사
Priority to KR1020000005456A priority Critical patent/KR100359018B1/ko
Publication of KR20010077574A publication Critical patent/KR20010077574A/ko
Application granted granted Critical
Publication of KR100359018B1 publication Critical patent/KR100359018B1/ko

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B03SEPARATION OF SOLID MATERIALS USING LIQUIDS OR USING PNEUMATIC TABLES OR JIGS; MAGNETIC OR ELECTROSTATIC SEPARATION OF SOLID MATERIALS FROM SOLID MATERIALS OR FLUIDS; SEPARATION BY HIGH-VOLTAGE ELECTRIC FIELDS
    • B03BSEPARATING SOLID MATERIALS USING LIQUIDS OR USING PNEUMATIC TABLES OR JIGS
    • B03B5/00Washing granular, powdered or lumpy materials; Wet separating
    • B03B5/28Washing granular, powdered or lumpy materials; Wet separating by sink-float separation
    • B03B5/30Washing granular, powdered or lumpy materials; Wet separating by sink-float separation using heavy liquids or suspensions
    • B03B5/32Washing granular, powdered or lumpy materials; Wet separating by sink-float separation using heavy liquids or suspensions using centrifugal force
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B03SEPARATION OF SOLID MATERIALS USING LIQUIDS OR USING PNEUMATIC TABLES OR JIGS; MAGNETIC OR ELECTROSTATIC SEPARATION OF SOLID MATERIALS FROM SOLID MATERIALS OR FLUIDS; SEPARATION BY HIGH-VOLTAGE ELECTRIC FIELDS
    • B03BSEPARATING SOLID MATERIALS USING LIQUIDS OR USING PNEUMATIC TABLES OR JIGS
    • B03B11/00Feed or discharge devices integral with washing or wet-separating equipment

Landscapes

  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 방전거리 및 발광면적 증가에 의해 휘도 및 효율을 향상시킬 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널은 유지전극쌍 사이에 배치되며 유지전극쌍에 저항을 통해 각각 접속되어진 트리거전극쌍을 구비하는 것을 특징으로 한다.
이에 따라, 유지전극쌍에 인가되는 유지전압에 의해 트리거전극쌍(또는 트리거전극과 하나의 유지전극) 사이에서 1차 방전이 발생되고 유지전극쌍 사이에서 2차 방전이 발생됨으로써 방전거리 및 발광면적이 증대되어 휘도 및 효율을 상승시킬 수 있게 된다.

Description

플라즈마 디스플레이 패널 및 그 구동방법{Plasma Display Panel and Method for Driving the same}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 방전거리 증가에 의해 휘도 및 효율을 향상시킬 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
최근, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(이하 "PDP"라 함)이 주목받고 있다. PDP로는 3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.
도 1을 참조하면, 3전극 교류 면방전 PDP의 방전셀은 상부기판(10) 상에 형성되어진 유지전극쌍, 즉 주사/유지 전극(13) 및 공통유지전극(15)과, 하부기판(24) 상에 형성되어진 어드레스전극(26)을 구비한다. 주사/유지 전극(13)은 가시광 투과를 위한 투명전극(12)과, 투명전극(12)의 저항성분 감소를 위한 버스전극(16)으로 구성된다. 주사/유지 전극(13)과 나란하게 동일면 상에 형성되는 공통유지전극(15)도 역시 투명전극(14)과 버스전극(18)으로 구성된다. 이러한 주사/유지 전극(13)과 공통유지전극(15)이 나란하게 형성된 상부기판(10)에는 상부 유전층(20)과 보호막(22)이 적층된다. 상부 유전층(20)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(22)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전층(20)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(20)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(26)은 상기 주사/유지 전극(13) 및 공통유지전극(15)과 교차하는 방향으로 하부기판(24) 상에 형성된다. 어드레스전극(26)이 형성된 하부기판(24) 상에는 벽전하 축적을 위한 하부 유전층(28)이 형성된다. 하부 유전층(28) 위에는 격벽(30)이 형성되며, 하부 유전층(28)과 격벽(30) 표면에는 형광체(32)가 도포된다. 격벽(24)은 어드레스전극(20)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(32)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 이러한 상부기판(10) 및 하부기판(24)과 격벽(30)에 의해 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
이러한 구조의 방전셀은 어드레스전극(26)과 주사/유지 전극(13) 사이의 대향방전에 의해 선택된 후 유지전극쌍(13, 15) 사이의 면방전에 의해 방전을 유지하게 된다. 이러한 방전셀에서는 유지방전시 발생되는 자외선에 의해 형광체(32)가발광함으로써 가시광이 셀 외부로 방출되게 된다. 이 결과, 방전셀들이 매트릭스 형태로 배열된 PDP는 화상을 표시하고, 유지방전기간을 조절하여 계조를 구현하게 된다.
이러한 PDP의 휘도는 방전시 발생하는 진공자외선 양에 비례한다. 그런데, 종래의 PDP에서 유지방전은 도 2에 도시된 바와 같이 유지전극쌍(13, 15) 사이에서 시작되어 유지전극쌍(13, 15)의 표면에서 면방전이 이루어지게 되지만 발광면적이 유지전극쌍(13, 15) 사이로 극히 제한되어 있으므로 휘도 및 효율이 낮은 문제점이 있다. 이로 인하여, 진공자외선 발생량을 증가시키기 위하여 유지전극쌍간의 간격을 길게하여 방전경로를 길게하는 방법과 유지전극쌍의 전극폭을 넓게 하여 방전크기를 증대시키는 방법이 고려되었다. 그러나, 유지전극쌍간의 간격을 길게하는 경우 방전거리가 증가하여 자외선 발생량이 증가하게 되나 일정 간격이상에서는 방전개시전압이 급격히 상승하여 실제 적용상에 어려움이 있다. 방전유지전극의 폭을 넓게 하는 경우 방전크기가 증가함에 따라 자외선 발생량은 증가하나 방전전류가 전극폭에 비례하여 증가하여 방전전류의 소모량이 많아지기 때문에 효율측면에서는 불리한 단점이 있다.
따라서, 본 발명의 목적은 방전거리 및 발광면적을 증가시킴으로써 휘도 및 효율을 증대시킬 수 있는 PDP 및 그 구동방법을 제공하는 것이다.
도 1은 종래의 3전극 교류 면방전 플라즈마 디스플레이 패널의 방전셀을 도시한 사시도.
도 2는 도 1에 도시된 방전셀의 상부기판에 대한 단면도.
도 3은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 평면도.
도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 방전셀에 대한 단면도.
도 5는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 평면도.
도 6은 도 5에 도시된 플라즈마 디스플레이 패널의 방전셀에 대한 단면도.
도 7은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널의 평면도.
도 8은 본 발명의 제4 실시예에 따른 플라즈마 디스플레이 패널의 평면도.
도 9는 본 발명의 제5 실시예에 따른 플라즈마 디스플레이 패널의 평면도.
도 10은 본 발명의 제6 실시예에 따른 플라즈마 디스플레이 패널의 평면도.
도 11은 본 발명의 제7 실시예에 따른 플라즈마 디스플레이 패널의 평면도.
< 도면의 주요 부분에 대한 부호의 설명 >
10, 40 : 상부기판 12, 14 : 투명전극
16, 18 : 버스전극 13, Y : 주사/유지 전극
15, Z : 공통유지전극 20, 28, 42, 48 : 유전층
22, 44 : 보호막 24, 46 : 하부기판
26, X : 어드레스전극 30, 36 : 격벽
32, 50 : 형광체 34 : PDP
Ty, Tz : 트리거링 전극 37 : 주사/유지 구동부
38 : 공통유지구동부 R, 54, 56, 58 : 저항
상기 목적을 달성하기 위하여, 본 발명에 따른 PDP는 유지전극쌍 사이에 배치되며 유지전극쌍에 저항을 통해 각각 접속되어진 트리거전극쌍을 구비하는 것을 특징으로 한다.
본 발명에 따른 PDP는 유지전극쌍 사이에 배치되며 유지전극쌍에 공급되는 전압이 방전셀에 포함되는 유전체를 통해 유기되어 공급되는 트리거전극쌍을 구비하는 것을 특징으로 한다.
본 발명에 따른 PDP는 유지전극쌍 사이에 배치되며 유지전극쌍 중 어느 한 유지전극과 저항을 통해 접속되어진 트리거전극을 구비하는 것을 특징으로 한다.
본 발명에 따른 PDP 구동방법은 어드레스방전으로 선택된 방전셀에서 유지방전이 발생하는 단계가, 유지전극쌍 사이에 배치되며 유지전극쌍 각각에 저항을 통해 접속되어진 트리거전극쌍 중 어느 한 트리거전극에 그에 접속된 유지전극에 공급되는 유지전압이 저항에 의해 전압강하되어 공급됨으로써 트리거전극쌍 사이에서 1차 유지방전이 발생하는 단계와, 1차 유지방전에 의해 발생되어진 하전입자들과 유지전압에 의해 유지전극쌍 사이에서 2차 유지방전이 발생하는 단계를 포함하는 것을 특징으로 한다.
본 발명에 따른 PDP 구동방법은 어드레스방전으로 선택된 방전셀에서 유지방전이 발생하는 단계가, 유지전극쌍 사이에 배치되어진 트리거전극쌍 중 어느 한 트리거전극에 그에 인접한 유지전극에 공급되는 유지전압이 방전셀에 포함되는 유전체를 통해 유기됨으로써 트리거전극쌍 사이에서 1차 유지방전이 발생하는 단계와,1차 유지방전에 의해 발생되어진 하전입자들과 유지전압에 의해 유지전극쌍 사이에서 2차 유지방전이 발생하는 단계를 포함하는 것을 특징으로 한다.
본 발명에 따른 PDP 구동방법은 어드레스방전으로 선택된 방전셀에서 유지방전이 발생하는 단계가, 유지전극쌍 사이에 배치되며 유지전극쌍 중 어느 한 유지전극에 저항을 통해 접속되어진 트리거전극에 유지전극에 공급되는 유지전압이 저항에 의해 전압강하되어 공급됨으로써 트리거전극과 다른 유지전극 간에 1차 유지방전이 발생하는 단계와; 1차 유지방전에 의해 발생되어진 하전입자들과 유지전압에 의해 유지전극쌍 간에 2차 유지방전이 발생하는 단계를 포함하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시 예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예들을 도 3 내지 도 11을 참조하여 상세하게 설명하기로 한다.
도 3은 본 발명의 제1 실시 예에 따른 PDP의 구성을 도시한 것이다. 도 3의 PDP는 유지전극라인군 및 어드레스전극라인군이 형성되어진 화상표시부(34)와, 화상표시부(34)의 유지전극라인군 중 주사/유지 전극라인(Y1 내지 Yn)을 구동하기 위한 주사/유지 구동부(37)와, 공통유지 전극라인(Z1 내지 Zn)을 구동하기 위한 공통유지구동부(38)를 구비한다. 유지전극라인군은 주사라인마다 라인형태로 배치되어진 유지 전극라인 쌍, 즉 주사/유지 전극라인(Y1 내지 Yn) 및 공통유지 전극라인(Z1 내지 Zn)과, 주사라인마다 주사/유지 전극라인(Y1 내지 Yn)과 공통유지 전극라인(Z1 내지 Zn) 사이에 나란하게 배치되어진 트리거 전극라인 쌍(Ty1 내지 Tyn, Tz1 내지 Tzn)으로 구성된다. 주사/유지 전극라인들(Y1 내지 Yn) 각각은 주사/유지 구동부(37)의 출력단자 각각에 접속되어 구동된다. 트리거 전극라인 쌍 중 제1 트리거 전극라인들(Ty1 내지 Tyn)은 주사/유지 구동부(37)의 출력단자 각각에 저항(R)을 통해 접속되어 그에 인접한 주사/유지 전극(Y1 내지 Yn)과 동시에 구동된다. 공통 유지전극라인들(Z1 내지 Zn)은 공통유지구동부(38)의 하나의 출력단자에 공통접속되어 구동된다. 제2 트리거 전극라인들(Tz1 내지 Tzn)은 공통유지구동부(38)의 하나의 출력단자에 저항(R)을 통해 공통접속되어 공통유지 전극라인들(Z1 내지 Zn)과 동시에 구동된다. 그리고, 어드레스 전극라인군은 유지 전극라인군들과 교차하게 배치되며 도시하지 않은 어드레스구동부에 의해 구동되는 어드레스 전극라인(X1 내지 Xm)으로 구성된다. 이러한 유지 전극라인군과 어드레스 전극라인군의 교차부마다 방전셀이 형성된다. 방전셀에는 격자형태의 격벽(36)에 의해 독립적인 방전공간이 마련된다. 주사/유지 구동부(37)는 주사/유지 전극라인들(Y1 내지 Yn)에 라인순차적으로 주사펄스를 공급하고, 도시하지 않은 어드레스구동부는 어드레스 전극라인들(X1 내지 Xm)에 상기 주사펄스에 동기되는 데이터펄스를 동시에 인가함으로써 방전셀들에서 데이터펄스의 논리값에 따라 선택적인 어드레스방전이 발생하게 한다. 이러한 어드레스방전기간 후 주사/유지 구동부(37)와 공통유지 구동부(38)는 주사/유지 전극라인들(Y1 내지 Yn)과 공통유지 전극라인들(Z1 내지 Zn)에 교번적으로 유지펄스를 공급하여 상기 어드레스방전이 발생되어진 방전셀들에서 방전이 유지되게 한다. 이 경우, 트리거 전극라인 쌍(Ty1 내지 Tyn, Tz1 내지 Tzn)에는 저항(R)에 의한 전압강하에 의해 유지 전극라인 쌍(Y1 내지 Yn, Z1 내지 Zn)에 공급되는 전압보다 낮은 전압이 인가된다. 그러나, 트리거 전극라인 쌍(Ty1 내지 Tyn, Tz1 내지 Tzn)간의 간격이 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)의 간격보다 작으므로 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)의 방전전압보다 낮은 전압에서 방전이 발생하게 된다. 다시 말하여, 어드레스방전이 발생되어진 방전셀들에서는 상대적으로 거리가 가까운 트리거 전극라인쌍(Ty1 내지 Tyn, Tz1 내지 Tzn) 사이에서 먼저 1차 방전이 발생하게 된다. 이어서, 1차 방전에 의한 프라이밍 하전입자들과 상대적으로 거리가 먼 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 간의 전압차에 의해 2차 방전이 발생하게 된다. 이와 같이, 유지방전은 1, 2차 방전으로 확산되면서 발생하게 되므로 방전거리 및 발광면적이 증대되게 된다. 이에 따라, 많은 자외선이 발생하게 되므로 휘도 및 효율이 상승되게 된다. 이러한 유지방전은 유지펄스가 공급되는 소정의 방전유지기간동안 연속적으로 발생하게 된다. 여기서, 방전셀에 대한 상세구성은 도 4에 도시된 바와 같다.
도 4에 도시된 방전셀에서 트리거전극쌍(Ty, Tz)과 유지전극쌍(Y, Z)은 상부기판(40) 상에 나란하게 형성된다. 이러한 유지전극군(Ty, Tz, Y, Z)이 형성되어진 상부기판(40) 상에는 벽전하 축적을 위한 상부유전층(42)과, 상부유전층(42) 보호를 위한 보호막(44)이 형성된다. 상부기판(40)과 대면되는 하부기판(46)에는 상기 유지전극군(Ty, Tz, Y, Z)과 교차하는 방향으로 어드레스전극(X)이 형성된다. 어드레스전극(X)이 형성되어진 하부기판(46) 상에는 벽전하 축적을 위한 하부유전층(48)이 형성되고, 그 하부 유전층(48) 위에 격자형 격벽(36)이 형성된다. 격벽(36) 및 하부 유전층(48)이 표면에는 가시광 방출을 위한 형광체(50)이 형성된다. 이러한 방전셀에서 유지방전은 트리거전극쌍(Ty, Tz) 사이의 1차방전에서 유지전극쌍(Y, Z) 사이의 2차 방전으로 확산되므로 방전거리 및 발광면적이 증대됨을 알 수 있다.
도 5는 본 발명의 제2 실시 예에 따른 PDP의 전극구성을 도시한 것이다. 도 5에 도시된 PDP의 화상표시부(54)는 유지전극라인군, 즉 주사라인마다 라인형태로 배치되어진 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과, 방전셀마다 독립적으로 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 사이에 나란하게 배치되어진 트리거전극쌍(Ty, Tz)과, 방전셀마다 독립적으로 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과 트리거전극쌍(Ty, Tz) 사이에 접속된 저항(54)을 구비한다. 이렇게 방전셀별로 형성되어진 저항(54)은 패턴인쇄, 에칭, 또는 포토리소그라피 등의 방법으로 형성 가능하다. 이러한 유지전극군을 구비하는 PDP의 구동은 도 3에 도시된 PDP와 같다. 방전유지기간에서의 유지전극라인군 구동만을 살펴보면, 주사/유지 전극라인(Y1 내지 Yn)과 공통유지 전극라인(Z1 내지 Zn)에 교번적으로 유지전압펄스가 공급된다. 이 경우, 주사/유지 전극라인(Y1 내지 Yn)에 공급되어진 유지전압은 방전셀별로 저항(54)을 통해 접속된 제1 트리거전극들(Ty)에 전압강하되어 공급된다. 그리고, 공통유지 전극라인(Z1 내지 Zn)에 공급되어진 유지전압은 방전셀별로 저항(54)을 통해 접속된 제2 트리거전극들(Tz)에 전압강하되어 공급된다. 이에 따라, 어드레스방전이 발생되어진 방전셀들에서는 거리가 가까운 제1 및 제2 트리거전극(Ty,Tz) 간의 전압차에 의한 1차 방전이 발생하고, 상기 1차 방전에 의한 프라이밍 하전입자들과 거리가 먼 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 간의 전압차에 의한 2차 방전이 발생하게 된다. 이와 같이, 유지방전은 1, 2차 방전으로 확산되면서 발생하게 되므로 휘도 및 효율이 상승되게 된다. 이러한 유지방전은 유지펄스가 공급되는 소정의 방전유지기간동안 연속적으로 발생하게 된다. 여기서, 방전셀에 대한 상세구성은 도 6에 도시된 바와 같다.
도 6에 도시된 방전셀에서 제1 및 제2 트리거전극(Ty, Tz) 각각은 저항(54)을 통해 주사/유지 전극(Y) 및 공통유지전극(Z) 각각에 접속된다. 그 외의 구성은 도 4에 도시된 방전셀과 동일하다. 이러한 방전셀에서 유지방전은 트리거 전극쌍(Ty, Tz) 사이의 1차 방전에서 유지전극쌍(Y, Z) 사이의 2차 방전으로 확산되므로 방전거리 및 발광면적이 증대됨을 알 수 있다.
도 7은 본 발명의 제3 실시예에 따른 PDP의 전극구성을 도시한 것이다. 도 7의 화상표시부(57)는 주사라인마다 라인형태로 배치되어진 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과, 주사라인마다 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 사이에 나란하게 배치되어진 트리거 전극라인쌍(Ty, Tz)과, 상기 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과 트리거전극쌍(Ty, Tz) 사이에 접속된 라인형 저항(57)을 구비한다. 다시 말하여, 도 7에 도시된 트리거 전극라인쌍(Ty, Tz)과 라인형 저항(57)은 도 5에 도시된 바와 같이 방절셀별로 분리되지 않고 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)을 따라 한 라인형태로 이루어지게 된다. 이러한 PDP에서 유지방전은 전술한 바와 같이 유지전극라인쌍(Y1 내지 Yn, Z1 내지Zn)에 인가되는 유지펄스에 의해 거리가 가까운 트리거 전극라인쌍(Ty, Tz) 사이에서 1차 방전과, 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 사이의 2차 방전으로 확산되면서 발생하게 되므로 휘도 및 효율이 상승되게 된다.
도 8은 본 발명의 제4 실시예에 따른 PDP의 전극 구성을 도시한 것이다. 도 8에 도시된 화상표시부(60)에서 유지전극라인군은 전술한 실시 예들과는 달리 유지전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과 저항을 통해 접속되지 않고 분리되어 배치된 트리거 전극라인쌍(Ty1 내지 Tyn, Tz1 내지 Tzn)을 구비한다. 유지 전극라인쌍에서 주사/유지 전극라인들(Y1 내지 Yn) 각각은 주사/유지 구동부(37)의 출력단자 각각에 접속되어 구동된다. 공통유지 전극라인들(Z1 내지 Zn)은 공통유지구동부(38)의 하나의 출력단자에 공통접속되어 구동된다. 트리거 전극라인쌍(Ty1 내지 Tyn, Tz1 내지 Tzn)에는 그에 인접한 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)에 인가되는 전압이 유지전극라인군을 덮게끔 형성되어진 상부 유전체를 통해 유기되어 인가된다. 이에 따라, 유지방전은 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)에 유지전압펄스가 인가되면 그 유지전압이 유전체를 통해 유기됨으로써 거리가 가까운 트리거 전극라인쌍(Ty, Tz) 사이에서 1차 방전과, 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 사이의 2차 방전으로 확산되면서 발생하게 되므로 휘도 및 효율이 상승되게 된다.
도 9는 본 발명의 제5 실시예에 따른 PDP의 전극 구성을 도시한 것이다. 도 8에 도시된 화상표시부(62)에서 유지전극라인군은 전술한 실시예들과는 달리 유지전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 사이마다 배치된 하나의 트리거전극라인(T1내지 Tn)을 구비한다. 이 트리거 전극라인(T1 내지 Tn)은 공통유지 구동부(38)의 하나의 출력단자에 저항(R)을 통해 공통 접속됨으로써 공통유지 전극라인(Z1 내지 Zn)과 동시에 구동되게 된다. 이러한 PDP에서 주사/유지 구동부(37)와 공통유지 구동부(38)는 방전유지기간에서 주사/유지 전극라인(Y1 내지 Yn)과 공통유지 전극라인(Z1 내지 Zn)에 교번적인 유지펄스를 공급하여 어드레스방전이 발생되어진 방전셀들에서 방전이 유지되게 한다. 이 경우, 트리거전극라인(T1 내지 Tn)에는 공통유지 전극라인(Z1 내지 Zn)에 공급되는 유지전압이 저항(R)에 의해 전압강하되어 공급된다. 이에 따라, 주사/유지 전극라인(Y1 내지 Yn)과 그에 인접한 트리거 전극라인(T1 내지 Tn) 간의 전압차에 의해 1차 방전이 발생하게 된다. 이어서, 1차 유지방전에 의한 프라이밍 하전입자들과 상대적으로 거리가 먼 유지전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 간의 전압차에 의해 2차 방전이 발생하게 된다. 이와 같이, 유지방전은 1, 2차 방전으로 확산되면서 발생하게 되므로 방전거리 및 발광면적이 증대되어 휘도 및 효율이 상승되게 된다.
도 10은 본 발명의 제6 실시예에 따른 PDP의 전극 구성을 도시한 것이다. 도 10에 도시된 화상표시부(64)에서 유지전극라인군은 주사라인마다 라인형태로 배치되어진 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과, 방전셀마다 독립적으로 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 사이에 나란하게 배치되어진 트리거전극(T)과, 방전셀마다 독립적으로 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과 트리거전극(T) 사이에 접속된 저항(58)을 구비한다. 이렇게 방전셀별로 형성되어진 저항(58)은 패턴인쇄, 에칭, 또는 포토리소그라피 등의 방법으로 형성 가능하다. 이러한 유지전극군을 구비하는 PDP에서 유지방전은 도 9에 도시된 PDP와 같이 1, 2차 방전으로 확산되면서 발생하게 되므로 방전거리 및 발광면적이 증대되어 휘도 및 효율이 상승되게 된다.
도 11은 본 발명의 제7 실시예에 따른 PDP의 전극구성을 도시한 것이다. 도 11의 화상표시부(66)는 주사라인마다 라인형태로 배치되어진 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과, 주사라인마다 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn) 사이에 나란하게 배치되어진 트리거 전극라인(T)과, 상기 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과 트리거 전극라인(T) 사이에 접속된 라인형 저항(60)을 구비한다. 다시 말하여, 도 11에 도시된 트리거 전극라인(T)과 라인형 저항(60)은 도 10에 도시된 바와 같이 방절셀별로 분리되지 않고 유지 전극라인쌍(Y1 내지 Yn, Z1 내지 Zn)과 같이 각 주사라인에서 한 라인형태로 이루어지게 된다. 이러한 유지전극군을 구비하는 PDP에서 유지방전은 도 9에 도시된 PDP와 같이 1, 2차 방전으로 확산되면서 발생하게 되므로 방전거리 및 발광면적이 증대되어 휘도 및 효율이 상승되게 된다.
상술한 바와 같이, 본 발명에 따른 PDP 및 그 구동방법에서는 유지전극쌍 사이에 트리거전극쌍(또는 트리거전극)을 배치하고 유지전극쌍과 저항을 통해 접속함으로써 트리거전극쌍(또는 트리거전극과 하나의 유지전극)에 의한 1차 방전이 발생되고 유지전극쌍 사이에서 2차 방전이 발생됨으로써 방전거리 및 발광면적이 증대되어 휘도 및 효율을 상승시킬 수 있게 된다. 또한, 본 발명에 따른 PDP 및 그 구동방법에서는 유지전극쌍 사이에 트리거전극쌍(또는 트리거전극)을 배치함으로서 유전체를 통해 유지전극쌍에 인가되는 전압이 유도되어 트리거전극쌍(또는 트리거전극과 하나의 유지전극)에 의한 1차 방전이 발생되고 유지전극쌍 사이에서 2차 방전이 발생됨으로써 방전거리 및 발광면적이 증대되어 휘도 및 효율을 상승시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (17)

  1. 유지전극쌍과 어드레스전극을 포함하는 다수개의 방전셀들을 구비하는 플라즈마 디스플레이 패널에 있어서,
    상기 유지전극쌍 사이에 배치되며 상기 유지전극쌍에 저항을 통해 각각 접속되어진 트리거전극쌍을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 트리거전극쌍에서 각각의 트리거전극은 상기 저항을 통해 상기 유지전극쌍 중 그에 인접한 유지전극과 접속된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 2 항에 있어서,
    상기 저항은 상기 유지전극쌍에 접속된 구동회로의 출력단자에 접속된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 2 항에 있어서,
    상기 저항은 상기 유지전극과 트리거전극 사이에 라인형태로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 4 항에 있어서,
    상기 저항은 상기 방전셀별로 분리되어 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 4 항에 있어서,
    상기 저항은 상기 방전셀들로 구성된 주사라인별로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 유지전극쌍과 어드레스전극을 포함하는 다수개의 방전셀들을 구비하는 플라즈마 디스플레이 패널에 있어서,
    상기 유지전극쌍 사이에 배치되며 상기 유지전극쌍에 공급되는 전압이 상기 방전셀들에 포함되는 유전체를 통해 유기되어 공급되는 트리거전극쌍을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 유지전극쌍과 어드레스전극을 포함하는 다수개의 방전셀들을 구비하는 플라즈마 디스플레이 패널에 있어서,
    상기 유지전극쌍 사이에 배치되며 상기 유지전극쌍 중 어느 한 유지전극과 저항을 통해 접속되어진 트리거전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 저항은 상기 유지전극에 접속된 구동회로의 출력단자에 접속된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 9 항에 있어서,
    상기 저항은 상기 유지전극쌍 중 주사/유지 전극을 구동하기 위한 주사/유지 구동부의 출력단자에 접속된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제 9 항에 있어서,
    상기 저항은 상기 유지전극쌍 중 공통유지전극을 구동하기 위한 공통유지구동부의 출력단자에 접속된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 제 8 항에 있어서,
    상기 저항은 상기 유지전극과 트리거전극 사이에 라인형태로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  13. 제 12 항에 있어서,
    상기 저항은 상기 방전셀별로 분리되어 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  14. 제 12 항에 있어서,
    상기 저항은 상기 방전셀들로 구성된 주사라인별로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  15. 유지전극쌍과 어드레스전극을 포함하는 다수개의 방전셀들을 구비하는 플라즈마 디스플레이 패널의 구동방법에서 어드레스방전으로 선택된 방전셀에서 유지방전이 발생하는 단계는
    상기 유지전극쌍 사이에 배치되며 상기 유지전극쌍 각각에 저항을 통해 접속되어진 트리거전극쌍 중 어느 한 트리거전극에 그에 접속된 유지전극에 공급되는 유지전압이 상기 저항에 의해 전압강하되어 공급됨으로써 상기 트리거전극쌍 사이에서 1차 유지방전이 발생하는 단계와,
    상기 1차 유지방전에 의해 발생되어진 하전입자들과 상기 유지전압에 의해 상기 유지전극쌍 사이에서 2차 유지방전이 발생하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  16. 유지전극쌍과 어드레스전극을 포함하는 다수개의 방전셀들을 구비하는 플라즈마 디스플레이 패널의 구동방법에서 어드레스방전으로 선택된 방전셀에서 유지방전이 발생하는 단계는,
    상기 유지전극쌍 사이에 배치되어진 트리거전극쌍 중 어느 한 트리거전극에 그에 인접한 유지전극에 공급되는 유지전압이 상기 방전셀에 포함되는 유전체를 통해 유기됨으로써 상기 트리거전극쌍 사이에서 1차 유지방전이 발생하는 단계와,
    상기 1차 유지방전에 의해 발생되어진 하전입자들과 상기 유지전압에 의해 상기 유지전극쌍 사이에서 2차 유지방전이 발생하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  17. 유지전극쌍과 어드레스전극을 포함하는 다수개의 방전셀들을 구비하는 플라즈마 디스플레이 패널의 구동방법에서 어드레스방전으로 선택된 방전셀에서 유지방전이 발생하는 단계는,
    상기 유지전극쌍 사이에 배치되며 상기 유지전극쌍 중 어느 한 유지전극에 저항을 통해 접속되어진 트리거전극에 상기 유지전극에 공급되는 유지전압이 상기 저항에 의해 전압강하되어 공급됨으로써 상기 트리거전극과 다른 유지전극 사이에서 1차 유지방전이 발생하는 단계와,
    상기 1차 유지방전에 의해 발생되어진 하전입자들과 상기 유지전압에 의해 상기 유지전극쌍 사이에서 2차 유지방전이 발생하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
KR1020000005456A 2000-02-03 2000-02-03 플라즈마 디스플레이 패널 및 그 구동방법 KR100359018B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000005456A KR100359018B1 (ko) 2000-02-03 2000-02-03 플라즈마 디스플레이 패널 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000005456A KR100359018B1 (ko) 2000-02-03 2000-02-03 플라즈마 디스플레이 패널 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20010077574A KR20010077574A (ko) 2001-08-20
KR100359018B1 true KR100359018B1 (ko) 2002-10-31

Family

ID=19644211

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000005456A KR100359018B1 (ko) 2000-02-03 2000-02-03 플라즈마 디스플레이 패널 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR100359018B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100365506B1 (ko) * 2000-11-24 2002-12-18 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR100918410B1 (ko) 2004-04-12 2009-09-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
KR20010077574A (ko) 2001-08-20

Similar Documents

Publication Publication Date Title
KR100364396B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100359018B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100324267B1 (ko) 플라즈마 디스플레이 패널
KR20020064099A (ko) 플라즈마 디스플레이 패널의 구동방법
JP3644789B2 (ja) プラズマディスプレイパネル及びその駆動方法
KR100739549B1 (ko) 트리거-유지 전극구조의 플라즈마 디스플레이 패널의구동방법
KR100700516B1 (ko) 플라즈마 디스플레이 패널
KR100363514B1 (ko) 플라즈마 디스플레이 패널
KR100757420B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
KR100365506B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
US7893891B2 (en) Data integrated circuit and apparatus for driving plasma display panel using the same
KR100456142B1 (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR100340439B1 (ko) 플라즈마 디스플레이 패널의 전극구조
KR20020001181A (ko) 사다리 패턴 형태의 전극을 가지는 플라즈마 디스플레이패널
KR100359573B1 (ko) 플라즈마 디스플레이 패널의 컬러필터
KR20030026777A (ko) 플라즈마 디스플레이 패널
KR100456145B1 (ko) 플라즈마 디스플레이 패널
KR20060102881A (ko) 플라즈마 디스플레이 패널
KR100421488B1 (ko) 플라즈마 디스플레이 패널
KR100442234B1 (ko) 플라즈마디스플레이패널및그방전방법
KR100351465B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100335460B1 (ko) 플라즈마 디스플레이 패널
KR100381266B1 (ko) 플라즈마 디스플레이 패널의 저전압구동 고전압 스위치장치 및 구동방법
KR100364668B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100421483B1 (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051014

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee