KR100351431B1 - 유토피아 정합 장치 - Google Patents

유토피아 정합 장치 Download PDF

Info

Publication number
KR100351431B1
KR100351431B1 KR1020000064916A KR20000064916A KR100351431B1 KR 100351431 B1 KR100351431 B1 KR 100351431B1 KR 1020000064916 A KR1020000064916 A KR 1020000064916A KR 20000064916 A KR20000064916 A KR 20000064916A KR 100351431 B1 KR100351431 B1 KR 100351431B1
Authority
KR
South Korea
Prior art keywords
address
utopia
utopia level
level
unit
Prior art date
Application number
KR1020000064916A
Other languages
English (en)
Other versions
KR20020034528A (ko
Inventor
정재열
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020000064916A priority Critical patent/KR100351431B1/ko
Publication of KR20020034528A publication Critical patent/KR20020034528A/ko
Application granted granted Critical
Publication of KR100351431B1 publication Critical patent/KR100351431B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 유토피아 정합 장치, 더욱 상세하게는 유토피아 레벨1 및 유토피아 레벨2를 하나의 보드에 동시에 수용한 후 유토피아 레벨에 관계없이 ATM 계층과 물리 계층의 정합이 가능하도록 해주는 유토피아 정합 장치에 관한 것으로서, 본 발명에 의한 유토피아 정합 장치에 의하면, 여러개의 유토피아 레벨1 디바이스 및 유토피아 레벨2 디바이스를 동시에 정합시켜 줄수 있을 뿐만 아니라, 이로인해 재료비를 절감하고 효율성이 증대된 시스템을 제공해줄 수 있다는 뛰어난 효과가 있다.

Description

유토피아 정합 장치{DEVICE FOR MATCHING UTOPIA}
본 발명은 유토피아 정합 장치에 관한 것으로, 더욱 상세하게는 유토피아 레벨1 및 유토피아 레벨2를 하나의 보드에 동시에 수용한 후 유토피아 레벨에 관계없이 ATM(Asynchronous Transfer Mode; 이하 ATM이라 칭함.) 계층과 물리 계층의 정합이 가능하도록 해주는 유토피아 정합 장치에 관한 것이다.
종래의 유토피아 정합 장치는 도 1에 도시된 바와 같이, 유토피아 레벨1을 용하는 경우, ATM 셀단위의 데이터를 출력하는 ATM 계층(1), 및 상기 ATM 계층(1)으로부터 ATM 셀단위의 데이터를 입력받음과 동시에 상기 ATM 계층(1)과 ATM 셀단위의 데이터 통신을 수행하는 디바이스(2)로 구성되었다.
또한, 종래의 또 다른 유토피아 정합 장치는 도 2에 도시된 바와 같이, 유토피아 레벨2를 이용하는 경우, 디바이스 보드를 선택하기 위한 디바이스 보드 선택 어드레스를 출력하는 한편, ATM 셀단위의 데이터 통신을 수행하는 ATM 계층(1), 및 상기 ATM 계층(1)으로부터 디바이스 보드 선택 어드레스를 입력받은 후 그 디바이스 보드 선택 어드레스가 자신의 어드레스가 아니면 작동하지 않는 한편, 상기 ATM 계층(1)으로부터 입력받은 디바이스 보드 선택 어드레스가 자신의 어드레스에 해당하는 경우 액티브 동작하여 상기 ATM 계층(1)과 ATM 셀단위의 데이터 통신을 각각 수행하는 다수개의 디바이스(2)로 구성되었다.
그러나, 상술한 바와 같이 종래의 유토피아 정합 장치는, 유토피아 레벨1과 유토피아 레벨2를 동시에 하나의 보드에 수용하기가 불가능함에 따라 유토피아 레벨1과 유토피아 레벨2를 별도의 보드로 구성한 후 ATM 계층과 물리 계층의 정합이 이루어지도록 구현함에 따라 시스템의 효율성이 떨어지게 될 뿐만 아니라, 별도의 보드를 통해 구현함에 따른 재료비가 추가되어 시스템 구성에 따른 많은 비용이 소요된다는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위해 이루어진 것으로서, 본 발명의 목적은 유토피아 레벨에 관계없이 ATM 계층과 물리 계층의 정합이 가능하도록 해줌으로써 효율성이 증대된 시스템을 제공해주기 위한 유토피아 정합 장치를 제공하는 데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명 유토피아 정합 장치는, 디바이스 보드를 선택하기 위한 디바이스 보드 선택 어드레스를 출력하는 한편, ATM 셀단위의 데이터 통신을 수행하는 ATM 계층;
상기 ATM 계층으로부터 디바이스 보드 선택 어드레스를 입력받음과 동시에 그 디바이스 보드 선택 어드레스에 상응한 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 출력하는 유토피아 레벨 통합부;
상기 유토피아 레벨 통합부로부터 유토피아 레벨1 어드레스를 입력받은 후그 유토피아 레벨1 어드레스가 자신의 어드레스가 아니면 작동하지 않는 한편, 상기 유토피아 레벨 통합부로부터 입력받은 유토피아 레벨1 어드레스가 자신의 어드레스에 해당하는 경우 액티브 동작하여 상기 ATM 계층과 ATM 셀단위의 데이터 통신을 각각 수행하는 다수개의 유토피아 레벨1 디바이스; 및
상기 유토피아 레벨 통합부로부터 유토피아 레벨2 어드레스를 입력받은 후 그 유토피아 레벨2 어드레스가 자신의 어드레스가 아니면 작동하지 않는 한편, 상기 유토피아 레벨 통합부로부터 입력받은 유토피아 레벨2 어드레스가 자신의 어드레스에 해당하는 경우 액티브 동작하여 상기 ATM 계층과 ATM 셀단위의 데이터 통신을 각각 수행하는 다수개의 유토피아 레벨2 디바이스로 구성된 것을 특징으로 한다.
도 1은 종래의 유토피아 정합 장치의 구성을 나타낸 기능블록도,
도 2는 종래의 또 다른 유토피아 정합 장치의 구성을 나타낸 기능블록도,
도 3은 본 발명의 일 실시예에 따른 유토피아 정합 장치의 구성을 나타낸 기능블록도,
도 4는 본 발명의 일 실시예에 따른 유토피아 정합 장치중 유토피아 레벨 통합부의 구성을 상세히 나타낸 기능블록도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : ATM 계층 200 : 유토피아 레벨 통합부
201 : ATM 계층 정합부 202 : 어드레스 변환부
203 : 유토피아 타이밍 변환부 204 : 유토피아 레벨1 정합부
205 : 유토피아 레벨2 정합부 206 : 어드레스 할당부
300 : 유토피아 레벨1 디바이스 400 : 유토피아 레벨2 디바이스
이하, 본 발명의 일 실시예에 의한 유토피아 정합 장치에 대하여 첨부된 도면을 참조하여 상세히 설명하기로 한다.
도 3은 본 발명의 일 실시예에 의한 유토피아 정합 장치의 기능블록도로서, 본 발명의 일 실시예에 의한 유토피아 정합 장치는 ATM 계층(100); 유토피아 레벨 통합부(200); 다수개의 유토피아 레벨1 디바이스(300); 및 다수개의 유토피아 레벨2 디바이스(400)로 구성되어 있다.
상기 ATM 계층(100)은 디바이스 보드를 선택하기 위한 디바이스 보드 선택 어드레스를 상기 유토피아 레벨 통합부(200)로 출력하는 한편, 상기 다수개의 유토피아 레벨1 디바이스(300) 및 다수개의 유토피아 레벨2 디바이스(400)와 ATM 셀단위의 데이터 통신을 수행하는 역할을 한다.
한편, 상기 유토피아 레벨 통합부(200)는 상기 ATM 계층(100)으로부터 디바이스 보드 선택 어드레스를 입력받음과 동시에 그 디바이스 보드 선택 어드레스에 상응한 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 상기 다수개의 유토피아 레벨1 디바이스(300) 및 다수개의 유토피아 레벨2 디바이스(400)로 출력하는 역할을 한다.
또한, 상기 유토피아 레벨 통합부(200)는 도 4에 도시된 바와 같이, ATM 계층 정합부(201); 어드레스 변환부(202); 유토피아 타이밍 변환부(203); 유토피아 레벨1 정합부(204); 유토피아 레벨2 정합부(205); 및 어드레스 할당부(206)로 구성되어 있다.
상기 유토피아 레벨 통합부(200)내에 장착된 ATM 계층 정합부(201)는 상기 ATM 계층(100)으로부터 디바이스 보드 선택 어드레스 및 ATM 셀단위의 데이터를 입력받아 상기 어드레스 변환부(202)로 출력하는 블록으로써, 상기 ATM 계층(100)과의 정합 기능을 수행하는 역할을 한다.
한편, 상기 어드레스 변환부(202)는 상기 ATM 계층 정합부(201)로부터 디바이스 보드 선택 어드레스 및 ATM 셀단위의 데이터를 입력받음과 동시에 그 디바이스 보드 선택 어드레스에 상응한 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 상기 유토피아 타이밍 변환부(203)로 출력하는 역할을 한다.
상기 유토피아 타이밍 변환부(203)는 상기 어드레스 변환부(202)로부터 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 입력받음과 동시에 그에 상응한 유토피아 레벨1 타이밍 신호 및 유토피아 레벨2 타이밍 신호에 맞게 상기 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 상기 유토피아 레벨1 정합부(204) 및 유토피아 레벨2 정합부(205)로 출력하는 한편, 상기 어드레스 할당부(206)로부터 매칭된 유토피아 레벨1 어드레스를 입력받은 후 상기 ATM 계층 정합부(201)로 출력하며, 상기 유토피아 레벨2 정합부(205)로부터 유토피아 레벨2 어드레스를 입력받은 후 상기 ATM 계층 정합부(201)로 출력하는 역할을 한다.
한편, 상기 유토피아 레벨1 정합부(204)는 상기 유토피아 타이밍 변환부(203)로부터 유토피아 레벨1 타이밍 신호에 따라 유토피아 레벨1 어드레스를 입력받음과 동시에 그 유토피아 레벨1 어드레스를 상기 다수개의 유토피아 레벨1 디바이스(300)로 출력하는 한편, 상기 다수개의 유토피아 레벨1 디바이스(300)로부터 유토피아 레벨1에 해당하는 ATM 셀단위의 데이터를 입력받음과 동시에 그 ATM 셀단위의 데이터를 상기 어드레스 할당부(206) 및 유토피아 타이밍 변환부(203)로 출력하는 역할을 한다.
상기 유토피아 레벨2 정합부(205)는 상기 유토피아 타이밍 변환부(203)로부터 유토피아 레벨2 타이밍 신호에 따라 유토피아 레벨2 어드레스를 입력받음과 동시에 그 유토피아 레벨2 어드레스를 상기 다수개의 유토피아 레벨2 디바이스(400)로 출력하는 한편, 상기 다수개의 유토피아 레벨2 디바이스(400)로부터 유토피아 레벨2 어드레스를 입력받음과 동시에 그 유토피아 레벨2 어드레스를 상기 유토피아 타이밍 변환부(203)로 출력하는 역할을 한다.
한편, 상기 어드레스 할당부(206)는 상기 유토피아 타이밍 변환부(203)와 유토피아 레벨1 정합부(204) 및 유토피아 레벨2 정합부(205)에 각각 접속되어, 상기 유토피아 레벨1 정합부(204)로부터 유토피아 레벨1에 해당하는 ATM 셀단위의 데이터를 입력받음과 동시에 그 ATM 셀단위의 데이터에 대응하는 어드레스를 할당하여 매칭시킨 후 그에 상응한 유토피아 레벨1 어드레스를 상기 유토피아 타이밍 변환부(203)로 출력하는 역할을 한다.
상기 다수개의 유토피아 레벨1 디바이스(300)는 상기 유토피아 레벨 통합부(200)로부터 유토피아 레벨1 어드레스를 입력받은 후 그 유토피아 레벨1 어드레스가 자신의 어드레스가 아니면 작동하지 않는 한편, 상기 유토피아 레벨 통합부(200)로부터 입력받은 유토피아 레벨1 어드레스가 자신의 어드레스에 해당하는 경우 액티브 동작하여 상기 ATM 계층(100)과 ATM 셀단위의 데이터 통신을 각각 수행하는 역할을 한다.
한편, 상기 다수개의 유토피아 레벨2 디바이스(400)는 상기 유토피아 레벨 통합부(200)로부터 유토피아 레벨2 어드레스를 입력받은 후 그 유토피아 레벨2 어드레스가 자신의 어드레스가 아니면 작동하지 않는 한편, 상기 유토피아 레벨 통합부(200)로부터 입력받은 유토피아 레벨2 어드레스가 자신의 어드레스에 해당하는 경우 액티브 동작하여 상기 ATM 계층(100)과 ATM 셀단위의 데이터 통신을 각각 수행하는 역할을 한다.
참고로, 상기 다수개의 유토피아 레벨1 디바이스(300) 및 다수개의 유토피아 레벨2 디바이스(400)를 더한 총 디바이스의 갯수는 최대 31개이다.
그러면, 상기와 같은 구성을 가지는 유토피아 정합 장치에 대해 설명하기로 한다.
도 3은 본 발명의 일 실시예에 따른 유토피아 정합 장치의 구성을 나타낸 기능블록도이고, 도 4는 도 3의 유토피아 정합 장치중 유토피아 레벨 통합부의 구성을 상세히 나타낸 기능블록도이다.
먼저, 상기 ATM 계층(100)은 디바이스 보드 선택 어드레스 및 ATM 셀단위의 데이터를 상기 유토피아 레벨 통합부(200)내 ATM 계층 정합부(201)로 출력한다.
그러면, 상기 유토피아 레벨 통합부(200)내 ATM 계층 정합부(201)는 상기 ATM 계층(100)으로부터 입력받은 디바이스 보드 선택 어드레스 및 ATM 셀단위의 데이터를 상기 유토피아 레벨 통합부(200)내 어드레스 변환부(202)로 출력한다.
그런후, 상기 유토피아 레벨 통합부(200)내 어드레스 변환부(202)는 상기 ATM 계층 정합부(201)로부터 입력받은 디바이스 보드 선택 어드레스를 분석한 후 그 분석된 어드레스가 상기 다수개의 유토피아 레벨1 디바이스(300)에 사용되는 어드레스인 경우 유토피아 레벨1 어드레스를 상기 유토피아 타이밍 변환부(203)로 출력한다.
또한, 상기 어드레스 변환부(202)는 상기 ATM 계층 정합부(201)로부터 입력받은 디바이스 보드 선택 어드레스가 상기 다수개의 유토피아 레벨2 디바이스(400)에 사용되는 어드레스인 경우 유토피아 레벨2 어드레스를 상기 유토피아 타이밍 변환부(203)로 출력한다.
그런후, 상기 유토피아 타이밍 변환부(203)는 상기 어드레스 변환부(202)로부터 유토피아 레벨1 어드레스를 입력받으면 그 유토피아 레벨1 어드레스를 상기 유토피아 레벨1 정합부(204)로 출력한다.
또한, 상기 유토피아 타이밍 변환부(203)는 상기 어드레스 변환부(202)로부터 유토피아 레벨2 어드레스를 입력받으면 그 유토피아 레벨2 어드레스를 상기 유토피아 레벨2 정합부(205)로 출력한다.
그러면, 상기 유토피아 레벨1 정합부(204)는 유토피아 레벨1 어드레스를 상기 다수개의 유토피아 레벨1 디바이스(300)로 출력한다.
그런후, 상기 다수개의 유토피아 레벨1 디바이스(300)는 상기 유토피아 레벨1 정합부(204)로부터 입력받은 유토피아 레벨1 어드레스가 자신의 어드레스가 아니면 작동하지 않는 한편, 상기 유토피아 레벨1 정합부(204)로부터 입력받은 유토피아 레벨1 어드레스가 자신의 어드레스에 해당하는 경우 액티브 동작하여 상기 ATM 계층(100)과 ATM 셀단위의 데이터 통신을 각각 수행한다.
한편, 상기 유토피아 레벨2 정합부(205)는 유토피아 레벨2 어드레스를 상기 다수개의 유토피아 레벨2 디바이스(400)로 출력한다.
그런후, 상기 다수개의 유토피아 레벨2 디바이스(400)는 상기 유토피아 레벨2 정합부(205)로부터 입력받은 유토피아 레벨2 어드레스가 자신의 어드레스가 아니면 작동하지 않는 한편, 상기 유토피아 레벨2 정합부(205)로부터 입력받은 유토피아 레벨2 어드레스가 자신의 어드레스에 해당하는 경우 액티브 동작하여 상기 ATM 계층(100)과 ATM 셀단위의 데이터 통신을 각각 수행한다.
한편, 상기 다수개의 유토피아 레벨1 디바이스(300)로부터 ATM 셀단위의 데이터를 상기 ATM 계층(100)으로 출력하는 경우, 상기 유토피아 레벨1 정합부(204)는 상기 다수개의 유토피아 레벨1 디바이스(300)중 해당 유토피아 레벨1 디바이스(300)로부터 ATM 셀단위의 데이터를 입력받는다.
그런후, 상기 유토피아 레벨1 정합부(204)는 상기 유토피아 레벨1 디바이스(300)로부터 입력받은 ATM 셀단위의 데이터를 상기 유토피아 타이밍 변환부(203) 및 어드레스 할당부(206)로 출력한다.
그러면, 상기 어드레스 할당부(206)는 상기 유토피아 레벨1 정합부(204)로부터 ATM 셀단위의 데이터를 입력받음과 동시에 그 ATM 셀단위의 데이터에 대응하는 어드레스를 할당하여 매칭시킨 후 그에 상응한 유토피아 레벨1 어드레스를 상기 유토피아 타이밍 변환부(203)로 출력한다.
그런후, 상기 타이밍 변환부(203)는 상기 어드레스 할당부(206)로부터 유토피아 레벨1 어드레스를 입력받음과 동시에 그 유토피아 레벨1 어드레스를 상기 ATM 계층 정합부(250)로 출력한다.
이어서, 상기 ATM 계층 정합부(250)는 상기 타이밍 변환부(203)로부터 입력받은 유토피아 레벨1 어드레스를 상기 ATM 계층(100)으로 출력한다.
이에 따라, 상기 다수개의 유토피아 레벨1 디바이스(300)와 ATM 계층(100)의 정합이 이루어지며, 상기 유토피아 레벨1 디바이스(300) 및 ATM 계층(100)간 ATM 셀단위의 데이터 통신이 이루어진다.
상술한 바와 같이 본 발명에 의한 유토피아 정합 장치에 의하면, 유토피아 레벨1 및 유토피아 레벨2를 하나의 보드에 동시에 수용한 후 유토피아 레벨에 관계없이 ATM 계층과 물리 계층의 정합이 가능하도록 해줌으로써 여러개의 유토피아 레벨1 디바이스 및 유토피아 레벨2 디바이스를 동시에 정합시켜 줄수 있을 뿐만 아니라, 이로인해 재료비를 절감하고 효율성이 증대된 시스템을 제공해줄 수 있다는 뛰어난 효과가 있다.

Claims (3)

  1. 디바이스 보드를 선택하기 위한 디바이스 보드 선택 어드레스를 출력하는 한편, ATM 셀단위의 데이터 통신을 수행하는 ATM 계층;
    상기 ATM 계층으로부터 디바이스 보드 선택 어드레스를 입력받음과 동시에 그 디바이스 보드 선택 어드레스에 상응한 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 출력하는 유토피아 레벨 통합부;
    상기 유토피아 레벨 통합부로부터 유토피아 레벨1 어드레스를 입력받은 후 그 유토피아 레벨1 어드레스가 자신의 어드레스가 아니면 작동하지 않는 한편, 상기 유토피아 레벨 통합부로부터 입력받은 유토피아 레벨1 어드레스가 자신의 어드레스에 해당하는 경우 액티브 동작하여 상기 ATM 계층과 ATM 셀단위의 데이터 통신을 각각 수행하는 다수개의 유토피아 레벨1 디바이스; 및
    상기 유토피아 레벨 통합부로부터 유토피아 레벨2 어드레스를 입력받은 후 그 유토피아 레벨2 어드레스가 자신의 어드레스가 아니면 작동하지 않는 한편, 상기 유토피아 레벨 통합부로부터 입력받은 유토피아 레벨2 어드레스가 자신의 어드레스에 해당하는 경우 액티브 동작하여 상기 ATM 계층과 ATM 셀단위의 데이터 통신을 각각 수행하는 다수개의 유토피아 레벨2 디바이스로 구성된 것을 특징으로 하는 유토피아 정합 장치.
  2. 제 1항에 있어서,
    상기 유토피아 레벨 통합부는, 상기 ATM 계층과 정합기능을 수행하는 ATM 계층 정합부;
    상기 ATM 계층 정합부로부터 디바이스 보드 선택 어드레스를 입력받음과 동시에 그에 상응한 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 출력하는 어드레스 변환부;
    상기 어드레스 변환부로부터 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 입력받음과 동시에 그에 상응한 유토피아 레벨1 타이밍 신호 및 유토피아 레벨2 타이밍 신호에 맞게 상기 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 출력하는 한편, 매칭된 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 입력받음과 동시에 그 매칭된 유토피아 레벨1 어드레스 및 유토피아 레벨2 어드레스를 상기 ATM 계층 정합부로 출력하는 유토피아 타이밍 변환부;
    상기 유토피아 타이밍 변환부로부터 유토피아 레벨1 타이밍 신호에 따라 유토피아 레벨1 어드레스를 입력받음과 동시에 그 유토피아 레벨1 어드레스를 출력하는 한편, 유토피아 레벨1에 해당하는 ATM 셀단위의 데이터를 입력받음과 동시에 그 ATM 셀단위의 데이터를 출력하는 유토피아 레벨1 정합부;
    상기 유토피아 타이밍 변환부로부터 유토피아 레벨2 타이밍 신호에 따라 유토피아 레벨2 어드레스를 입력받음과 동시에 그 유토피아 레벨2 어드레스를 출력하는 한편, 유토피아 레벨2 어드레스를 입력받음과 동시에 그 유토피아 레벨2 어드레스를 상기 유토피아 타이밍 변환부로 출력하는 유토피아 레벨2 정합부; 및
    상기 유토피아 타이밍 변환부와 유토피아 레벨1 정합부 및 유토피아 레벨2 정합부 사이에 접속되어, 상기 유토피아 레벨1 정합부로부터 유토피아 레벨1에 해당하는 ATM 셀단위의 데이터를 입력받음과 동시에 그 ATM 셀단위의 데이터에 어드레스를 할당하여 매칭시킨 후 그에 상응한 유토피아 레벨1 어드레스를 상기 유토피아 타이밍 변환부로 출력하는 어드레스 할당부로 구성된 것을 특징으로 하는 유토피아 정합장치.
  3. 제 1항에 있어서,
    상기 유토피아 레벨1 디바이스 및 유토피아 레벨2 디바이스는, 총 31개의 디바이스로 상기 ATM 계층과 접속되는 것을 특징으로 하는 유토피아 정합장치.
KR1020000064916A 2000-11-02 2000-11-02 유토피아 정합 장치 KR100351431B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000064916A KR100351431B1 (ko) 2000-11-02 2000-11-02 유토피아 정합 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000064916A KR100351431B1 (ko) 2000-11-02 2000-11-02 유토피아 정합 장치

Publications (2)

Publication Number Publication Date
KR20020034528A KR20020034528A (ko) 2002-05-09
KR100351431B1 true KR100351431B1 (ko) 2002-09-05

Family

ID=19696900

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000064916A KR100351431B1 (ko) 2000-11-02 2000-11-02 유토피아 정합 장치

Country Status (1)

Country Link
KR (1) KR100351431B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100428667B1 (ko) * 2001-07-18 2004-04-28 엘지전자 주식회사 에이티엠 셀 스위칭 회로

Also Published As

Publication number Publication date
KR20020034528A (ko) 2002-05-09

Similar Documents

Publication Publication Date Title
FI74861C (fi) Digitalomkopplingsnaet.
FI74573B (fi) Digitalomkopplingselement med flera portar.
KR920005536A (ko) 스위칭 노드용 리시퀀싱 시스템
KR100273641B1 (ko) 공통 메모리 스위치에서 셀 그룹 처리장치 및 그 처리방법
US4207435A (en) Channel translators for use in time division digital exchangers
US6535522B1 (en) Multiple protocol interface and method for use in a communications system
KR100351431B1 (ko) 유토피아 정합 장치
EP0953912A3 (en) Semiconductor memory device with redundancy
EP0089683B1 (en) Improvements relating to pcm switching units
KR19990047334A (ko) 차세대 이동통신망 제어국의 멀티플렉서/디멀티플렉서 장치
NO843557L (no) Konferansebro-krets
RU2176131C2 (ru) Устройство коммутации с временным разделением для электронной системы обмена данными
KR100323054B1 (ko) 에이티엠 교환기에서의 프로세서간 통신 방법
US5887025A (en) Matched filter acting in charge domain
KR100393480B1 (ko) 제어국 시스템내 망 정합 장치
KR0159365B1 (ko) 바이패싱 기능을 갖는 에이티엠 셀 분배 및 집속장치
US7701885B2 (en) Point-to-multipoint telecommunication system with downstream frame structure
SE9804479L (sv) Omvandlingsanordning och metod för omvandling av seriella data till parallellt format och vice versa
KR100515024B1 (ko) 에이티엠 패킷 데이터 수신 방법
KR20020011513A (ko) 스위칭 자원의 제한적인 사용을 제거한 에이티엠 스위칭시스템 및 그 데이터 처리방법
JPH02234544A (ja) 時分割多重データ―パケット変換回路
KR100339344B1 (ko) Aal2 스위치 및 그의 셀 스위칭 방법
JPH10257077A (ja) Nビットセットからmビットセットを抽出するためのインタフェース装置、制御ユニット、および論理セル
KR20010103319A (ko) 엠피씨8260 모듈을 사용한 에이티엠/100베이스 티,10베이스 티변환장치
US7315556B1 (en) Shared CODEC in multiprocessor systems

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060817

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee