KR100334702B1 - 다단계 프로토콜 처리 장치 - Google Patents

다단계 프로토콜 처리 장치 Download PDF

Info

Publication number
KR100334702B1
KR100334702B1 KR1019990036478A KR19990036478A KR100334702B1 KR 100334702 B1 KR100334702 B1 KR 100334702B1 KR 1019990036478 A KR1019990036478 A KR 1019990036478A KR 19990036478 A KR19990036478 A KR 19990036478A KR 100334702 B1 KR100334702 B1 KR 100334702B1
Authority
KR
South Korea
Prior art keywords
layer
protocol
processing
data
processing unit
Prior art date
Application number
KR1019990036478A
Other languages
English (en)
Other versions
KR20010019840A (ko
Inventor
김현수
Original Assignee
박원배
주식회사 한화
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박원배, 주식회사 한화 filed Critical 박원배
Priority to KR1019990036478A priority Critical patent/KR100334702B1/ko
Publication of KR20010019840A publication Critical patent/KR20010019840A/ko
Application granted granted Critical
Publication of KR100334702B1 publication Critical patent/KR100334702B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/18Multiprotocol handlers, e.g. single devices capable of handling multiple protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/14Multichannel or multilink protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

본 발명은 여러 가지 통신 프로토콜을 재구성하여 새로이 생성된 복잡한 프로토콜을 처리하기 위한 방법에 관한 것으로, 다수의 하위 계층 처리부에 대응하는 다수 상위 계층 처리부를 구성하여 프로토콜 데이터에 대한 계층 처리 동작을 분산시킴으로써, 고속의 통신 프로토콜 처리와 특히 복잡한 다계층 프로토콜 및 프로토콜간 변환 기능 처리에 적합한 다단계 프로토콜 처리 장치를 제공한다.

Description

다단계 프로토콜 처리 장치 {APPARATUS TO PROCESS OF MULTI-LEVEL PROTOCOL}
본 발명은 통신 프로토콜 처리 기법에 관한 것으로, 더욱 상세하게는 다수 하위 계층 처리수단에 대한 데이터를 다수의 상위 계층 처리수단으로 분산하여 처리하므로써, 고속으로 프로토콜 처리를 할 수 있도록 하는데 적합한 통신용 다중 프로토콜 처리 장치에 관한 것이다.
본 발명과 관련하여, 종래의 일반적인 프로토콜 처리 기법으로는 단일 프로세서를 이용하여 단일한 프로토콜을 처리하는 방법과 하위 계층과 상위 계층 사이에 별도의 단일 제어부를 구비하여 다수의 하위 계층 제어부를 제어함으로써 프로토콜을 처리하는 방법이 있다.
먼저, 도 2는 종래의 일반적인 기술 사상에 따른 단일 프로세서에서 단일한 프로토콜을 처리하는 프로토콜 처리 장치에 대한 구성을 도시한 도면으로서, 물리 계층 처리부(201), 링크 계층 처리부(202), 저장부(203), 마이크로 프로세서(204), 통신장치(205)를 포함하며, 이들 장치들 간의 통신을 위해 제어 버스(CB : Control Bus), 어드레스 버스(AB : Address Bus), 데이터 버스(DB : Data Bus)를 포함한다.
물리 계층 처리부(201)는 외부 통신선로(A)를 통해 데이터를 포함한 프로토콜 정보가 수신되면, 그 정보를 링크 계층 처리부(202)로 전달하며, 링크 계층 처리부(202)는 헤더 정보를 제거하고 남은 정보를 저장부(203)에 전송하여 저장한다. 이때, 링크 계층 처리부(202)에 프로토콜 저장을 위한 특정 장치가 구비된 경우는 저장부(203)에 이 정보를 직접 저장하고, 링크계층 처리부(202)에 프로토콜 저장을 위한 특정 장치가 구비되지 않은 경우는 제어 버스(CB), 어드레스 버스(AB), 데이터 버스(DB)를 통해 저장부(203)에 저장한다.
그리고, 계속해서 링크 계층 처리부(202)는 저장부(203)에 저장된 정보가 있음을 제어 버스(CB)를 통해 마이크로 프로세서(204)에 통보하고, 마이크로 프로세서(204)는 이에 응답하여 저장부(203)에 저장된 정보를 제어 버스(CB), 어드레스 버스(AB), 데이터 버스(DB)를 통해 판독하고, 판독된 정보에 대한 망계층 처리 또는 상위 계층 처리(예를 들면, 흐름제어 처리, 서비스 규제, 논리 채널 관리, 링크 계층 관리, 테이블 배정 및 수정, 프로토콜 진행 상태 관리 등)를 수행하여 다시 제어 버스(CB), 어드레스 버스(AB), 데이터 버스(DB)를 이용하여 저장부(203)에 다시 저장한다.
만일, 저장된 정보를 마이크로 프로세서(204)에서 추후에 이용하거나 별도의 다른 장치(예를 들어, PC)와 연결된 경로(B)로 전달하고자 하는 경우에는 통신장치(205)에 제어신호를 발생하여 통신장치(205)가 전달 경로(B)로 데이터를 전송하게 된다. 이때, 통신장치(205)는 처리된 통신 프로토콜 또는 통신 데이터를 다른 장치로 전송하거나 다른 장치로부터 수신된 정보를 통신용 프로토콜로 변환하기 위한 수단이다.
한편, 이와는 반대로 경로(B)를 통해 수신된 정보를 경로(A)로 전송하고자 할 경우에, 통신장치(205)는 경로(B)를 통해 전송된 정보를 제어 버스(CB), 어드레스 버스(AB), 데이터 버스(DB)를 이용하여 저장부(203)에 저장하고, 제어 버스(CB)를 통해 수신된 정보가 있음을 마이크로 프로세서(204)에 통보한다.
그리고, 마이크로 프로세서(204)는 이에 응답하여 저장부(203)에 저장된 정보를 제어 버스(CB), 어드레스 버스(AB), 데이터 버스(DB)를 통해 판독하고, 판독한 정보에 대한 망계층 처리 또는 상위 계층 처리를 수행하여, 다시 제어 버스(CB) 어드레스 버스(AB), 데이터 버스(DB)를 통해 저장부(203)에 저장한다. 계속해서, 마이크로 프로세서(204)는 제어 버스(CB)를 통해 링크 계층 처리부(202)에 저장된 정보가 있음을 통보하고, 링크 계층 처리부(202)는 이에 응답하여 저장부(203)에 저장된 정보를 판독한 다음, 판독된 정보에 링크 계층에 대응하는 헤더 정보를 첨부하여 물리 계층 처리부(201)로 전달한다.
한편, 이러한 단일 프로세서 처리 방식에서는 저장부(203)를 중심으로 공통의 제어 버스(CB), 어드레스 버스(AB), 데이터 버스(DB)를 각 처리부(202, 204, 205)에 나누어 사용해야 하므로 전송경로(A)와 (B)에서 전달되는 데이터 발생 빈도수가 일정량 이상을 초과하면 정상적인 처리를 수행하지 못하는 경우가 발생하게 된다. 따라서, 이러한 단일 프로세서 처리방식은 단일한 프로토콜 처리에 적합하고, 저속의 데이터 전달에 적합한 방식이다. 다시 말하면, 복잡한 다중 프로토콜 또는 프로토콜 변환과 같은 경우에는 사용될 수 없고, 고속 데이터 처리는 더더욱 실현 불가능한 구성 방식이다.
따라서, 이러한 점을 감안하여 단일 프로세서에 별도의 상위 계층 제어부를 구비하여 다수의 하위 계층 제어부(물리 계층/링크 계층 처리부)의 제어가 가능하도록 하는 다중 프로토콜 처리장치가 제안되었다.
도 3은 종래의 기술 사상에 따라 별도의 제어수단을 이용하여 다수의 하위 계층을 제어할 수 있는 다중 프로토콜 처리 장치에 대한 구성을 도시한 도면으로서, 도 2에 도시된 하위 계층 제어부(즉, 물리 계층/링크 계층 처리부를 포함하는제어부)와 동일하게 구성된 다수의 하위 계층 제어부(300-1, 300-2, 300-3)와 별도의 장치, 즉 상위 계층 제어부(400)와 하위 계층 제어부(300)간의 통신을 위한 전달장치(360)를 포함한다.
도 3에 도시된 바와 같은 형태의 프로토콜 처리장치는 라우터, 데이터 교환기, ISDN 교환기 등에서 사용된다. 이러한 장치는 신속한 처리를 위해 망계층 이상 처리를 상위 계층 제어부(400)로 이관하고, 하위 계층 제어부(300)는 주로 링크 계층 처리(링크 계층 관리, table 배정 및 수정, 링크 계층 프로토콜 진행 상태 관리 등)를 수행하며, 망계층 처리를 위한 정보를 전달장치(360)를 통하여 상위 계층 제어부(400)로 전달한다. 여기서, 상위 계층 제어부(400)는 다수의 하위 계층 제어부(300-1, 300-2, …)를 관리하며, 하위 계층 제어부(300)로부터의 정보를 수신하여 망계층 이상의 계층 처리 과정, 즉 흐름제어 처리, 서비스 규제, 논리채널 관리, 망 계층 테이블 배정 및 수정, 망계층 프로토콜 진행 상태 관리 등을 수행한다.
동도면을 참조하여 설명하면, 외부 통신선로(A)로부터 데이터를 포함한 프로토콜 정보가 하위 계층 제어부(300)의 물리 계층 처리부(310)에 수신되면, 물리 계층 처리부(310)는 수신된 정보를 링크 계층 처리부(320)로 전달하고, 링크 계층 처리부(320)는 헤더 부분을 제거하여 나머지 정보를 저장부(330)에 저장한다. 그리고, 다시 링크 계층 처리부(320)는 제어 버스(CB)를 통해 마이크로 프로세서(340)에 수신된 정보가 있음을 통보한다.
링크 계층 처리부(320)로부터 저장된 정보가 있음을 통보 받은 마이크로 프로세서(340)는 저장부(330)에 저장된 정보를 제어버스(CB), 어드레스 버스(AB), 데이터 버스(DB)를 이용하여 판독하고, 판독한 정보에 대한 관리 기능을 수행하여 제어 버스(CB), 어드레스 버스(AB), 데이터 버스(DB)를 이용해서 저장부(330)에 다시 저장한다. 계속해서, 저장부(330)에 저장된 정보는 통신장치(350)에 의해 전달장치(360)로 제공되고, 전달장치(360)는 하위 계층 제어부(300)로부터 수신한 데이터를 상위 계층 제어부(400)로 전송한다.
한편, 상위 계층 제어부(400)의 통신장치(410)는 전달장치(360)로부터의 정보를 수신하여 저장부(420)에 저장한 다음, 제어버스(CB)를 통해 마이크로 프로세서(430)에 수신된 정보가 있음을 통보한다. 그리고, 통신장치(410)로부터 저장된 정보가 있음을 통보 받은 마이크로 프로세서(430)는 저장부(420)에 저장된 정보를 제어 버스(CB), 어드레스 버스(AB), 데이터 버스(DB)를 통해 판독하고, 판독한 정보에 대한 망계층 처리 과정 또는 상위 계층 처리 과정(프로토콜 분해 및 조립, 데이터 분석, 흐름제어 처리, 서비스 규제, 논리채널 관리, 망계층 테이블 배정 및 수정 등)을 수행한다.
만일, 이와는 반대로 상위 계층 제어부(400)에서 하위 계층 제어부(300)에 연결된 경로(A)로 데이터를 전송할 경우에는 상술한 과정의 역순으로 그 동작이 수행된다.
한편, 상술한 바와 같은 구성은 경로(A)와 단일한 프로토콜 정합이 이루어지는 경우에 적합한 프로세서 구성이며, 만일 이러한 프로세서에서 다중 프로토콜 처리를 수행하는 경우에는 상위 계층 제어부(400)가 상술한 바와 같은 처리 동작 이외에 전송계층, 진행계층, 표현계층, 응용계층에 대한 처리를 수행해야 하며 경우에는 두 개 이상의 망계층 또는 전송계층 프로토콜을 처리해야만 한다.
하지만, 이 경우에 상위 계층 제어부(400)의 처리 능력은 저하되고 그로 인해 하위 계층 제어부(300)는 데이터 전달 갯수가 줄게 된다. 따라서, 도 3에 도시된 바와 같은 종래의 프로토콜 처리 장치에서 다중 프로토콜 처리 또는 다수의 하위 계층 제어부(300-1, 300-2, …)를 관리하는데는 한계가 있다.
본 발명은 상기한 종래기술의 문제점을 해결하기 위한 것으로, 다수의 하위 계층 처리부에 대응하는 다수 상위 계층 처리부를 구성하여, 프로토콜 데이터에 대한 계층 처리 동작을 분산시킴으로써 고속의 프로토콜 처리가 가능한 다단계 프로토콜 처리 장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, 프로토콜 데이터 전달 기능을 수행하는 전달 수단과; 외부 경로와 정합되고 외부 경로로부터 제공되는 하위 데이터에 대해 물리/링크 계층 처리를 수행하여 전달 수단으로 제공하며, 전달 수단을 통해 제공되는 상위 데이터에 대해 물리/링크 계층 처리 과정을 수행하여 외부 경로로 출력하는 다수의 하위 계층 제어부와; 망계층 이상의 다중 프로토콜을 처리하는 경우에 임의의 상위 계층 처리부에서 망계층 프로토콜 처리를 수행하는 망계층 프로토콜 처리부로 동작하고, 다른 상위 계층 처리부에서 전송 계층 이상의 프로토콜을 처리하는 전송 계층 프로토콜 처리부로 동작하는 다수의 상위 계층 처리부로 구성되며, 전달 수단을 통해 제공되는 하위 데이터를 다수의 상위 계층 처리부 중 임의의 상위 계층 처리부에서 상위 계층 처리를 수행하여 임의의 다른 상위 계층 처리부를 통해 전달 수단으로 제공하는 상위 계층 제어부를 포함하는 것을 특징으로 하는 다단계 프로토콜 처리 장치를 제공한다.
도 1은 본 발명의 바람직한 실시예에 따른 다단계 프로토콜 처리 장치에 대한 구성을 도시한 도면,
도 2는 종래의 기술 사상에 따라 단일 프로세서를 이용하여 단일한 프로토콜 처리를 수행하는 프로토콜 처리 장치에 대한 구성을 도시한 도면,
도 3은 종래의 기술 사상에 따라 별도의 제어수단을 이용하여 다수의 하위 계층을 제어하는 프로토콜 처리 장치에 대한 구성을 도시한 도면.
<도면의 주요부분에 대한 부호의 설명>
110 : 물리 계층 처리부 120 : 링크 계층 처리부
130 : 제 1 메모리부 140 : 제 1 마이크로 프로세서
150 : 제 1 통신장치 211, 221 : 제 2, 제 3 통신장치
212, 222, 215 : 제 2, 제 3, 제 4 메모리부
213, 223 : 제 2, 제 3 마이크로 프로세서
본 발명의 상기 목적과 여러 가지 장점은 이 기술 분야에 숙련된 사람들에 의해 첨부된 도면을 참조하여 아래에 기술되는 본 발명의 바람직한 실시예로부터 더욱 명확하게 될 것이다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.
도 1은 본 발명의 바람직한 실시예에 따른 다단계 프로토콜 처리 장치에 대한 구성을 도시한 도면으로서, 다수의 하위 계층 제어부(100-1, 100-2,…,100-n)와, 다수의 상위 계층 처리부(210, 220)를 포함하는 상위 계층 제어부(200) 및 하위 계층 제어부(100)와 상위 계층 제어부(200)간의 통신을 수행하기 위한 전달장치(160)가 도시된다.
여기서, 하위 계층 제어부(100-1, 100-2,…,100-n)는 물리 계층 처리부(110), 링크 계층 처리부(120), 제 1 메모리부(130), 제 1 마이크로 프로세서(140), 제 1 통신장치(150)를 포함하여 구성되며, 이들 장치들 간의 통신을 위해 제 1 제어 버스(CB1), 제 1 어드레스 버스(AB1), 제 1 데이터 버스(DB1)를 포함한다.
그리고, 상위 계층 제어부(200)는 제 1 상위 계층 처리부(210)와 제 2 상위 계층 처리부(220)로 구성되는데, 이들 각각은 통신장치(211, 221), 메모리부(212, 222), 마이크로 프로세서(213, 223)를 각기 포함하여 구성되며, 제 4메모리부(215)는 제 1 상위 계층 처리부(210)와 제 2 상위 계층 처리부(220) 사이에서 서비스 인증 정보 및 관리 정보를 데이터베이스로 구성하여 제 2 마이크로 프로세서(213)와 제 3 마이크로 프로세서(223) 간의 데이터 전달이 가능하도록 하며, 이 제 4 메모리부(215)는 제 2, 제 3 마이크로 프로세서(213, 223)에 의해 공유된다.
또한, 본 발명에 따르면 하위 계층 제어부(100-1, 100-2,…,100-n)는 경로(A)와 정합되어 물리 계층 처리 및 링크 계층 처리를 수행하며, 전달장치(160)는 하위 계층 제어부(100)와 상위 계층 제어부(200)간의 데이터 전달 기능을 수행하고, 상위 계층 제어부(200)는 망계층 이상의 프로토콜 처리 과정을 수행한다.
동도면을 참조하여 본 발명에 따른 다단계 프로토콜 처리장치의 동작에 대해 상세히 설명하면, 먼저 하위 계층 제어부(100-1, 100-2,…,100-n)의 처리 동작은 상술한 도 3에서의 하위 계층 제어부(300)의 동작과 동일하다. 즉, 외부 통신선로(A)로부터 데이터를 포함한 프로토콜 정보가 하위 계층 제어부(100-1, 100-2,…,100-n)의 물리 계층 처리부(110)에서 수신되면, 물리 계층 처리부(110)는 수신된 정보를 링크 계층 처리부(120)로 전달하고 링크 계층 처리부(120)는 데이터의 헤더 부분을 제거하고 남은 정보를 제 1 메모리부(130)에 저장한다. 이때, 링크 계층 처리부(120)는 제 1 제어 버스(CB1)를 통해 제 1 마이크로 프로세서(140)에 수신된 정보가 있음을 통보한다.
그리고, 링크 계층 처리부(120)로부터 저장된 정보가 있음을 통보 받은 제 1 마이크로 프로세서(140)는 제 1 메모리부(130)에 저장된 정보를 제 1 제어 버스(CB1), 제 1 어드레스 버스(AB1), 제 1 데이터 버스(DB1)를 이용하여 판독하고, 판독한 정보에 대한 관리 기능을 수행하여 다시 각각의 버스(CB1, AB1, DB1)를 이용해서 제 1 메모리부(130)에 저장한다. 이때 저장된 정보는 제 1 통신장치(150)에 의해 전달장치(160)를 통해 상위 계층 제어부(200)로 전달한다. 그리고, 이와는 반대로 전달장치(160)를 통해 상위 계층 제어부(200)로부터 전송된 데이터를 하위 계층 제어부(100)에서 처리하여 경로(A)를 통해 출력하는 과정은 상술한 동작 과정의 역순으로 진행된다.
한편, 전달장치(160)를 통해 하위 계층 제어부(100)로부터 수신된 데이터를 상위 계층 제어부(200)에서 처리하는 과정에 대해 살펴보면 다음과 같다.
먼저, 상위 계층 제어부(200)의 제 1 상위 계층 처리부(210)는 특정 하위 계층 제어부, 예를 들어, 제 1 하위 계층 제어부(100-1)와 연결되어 동작하는데, 만일 제 1 하위 계층 제어부(100-1)로부터 물리/링크 계층 처리된 데이터가 전달장치(160)를 통해 상위 계층 제어부(200)의 제 1 상위 계층 처리부(210)에 제공되면, 제 1 상위 계층 처리부(210) 내의 제 2 통신장치(211)는 이를 수신하여 제 2 제어 버스(CB2), 제 2 어드레스 버스(AB2), 제 2 데이터 버스(DB2)를 통해 제 2 메모리부(212)에 저장하고, 데이터가 수신되었음을 알리는 제어신호를 발생하여 제 2 마이크로 프로세서(213)에 통보된다.
정보가 저장되었음을 통보 받은 제 2 마이크로 프로세서(213)는 제 2 제어 버스(CB4), 어드레스 버스(AB4), 데이터 버스(DB4)를 통해 제 3 마이크로 프로세서(223)와 공유하는 제 4 메모리부(215)의 데이터베이스를 참조하여 서비스 인증 절차를 수행하고 관리 테이블을 생성/변경/삭제하므로써 상태 정보 관리를 수행한다. 그리고, 계속해서 제 2 마이크로 프로세서(213)는 수신된 정보에 대한 망계층 처리를 수행한 후 다시 제 4 메모리부(215)에 저장한다.
이러한 과정이 완료되면, 제 2 마이크로 프로세서(213)는 제 4 메모리부(215)에 망계층 처리 과정이 완료된 정보가 있다는 신호를 발생하여 제 4 제어 버스(CB4)를 통해 제 2 상위 계층 처리부(220) 내의 제 3 마이크로 프로세서(223)로 통보한다.
그리고, 제 3 마이크로 프로세서(223)는 이에 응답하여 제 4 제어 버스(CB4), 제 4 어드레스 버스(AB4), 제 4 데이터 버스(DB4)를 통해 제 4 메모리부(215)에 저장된 정보를 판독한 다음, 제 3 마이크로 프로세서(223)의 처리기능이 제 2 마이크로 프로세서(213)에서 처리하는 망계층 보다 상위 계층을 처리하도록 지정된 경우는 제 4 메모리부(215)의 다른 영역에 있는 데이터베이스를 참조하여 전송계층 이상의 서비스 인증 절차를 수행하고 전송계층 이상의 관리 테이블을 생성/변경/삭제하므로써 상태 정보를 관리하며, 계속해서 제 3 마이크로 프로세서(223)는 수신된 정보에 대한 전송계층 이상의 계층 프로토콜 처리를 수행하여 시스템에서 사용하거나 제 3 통신장치(221)를 경유하여 다른 하위 계층 제어부(예를 들어, 제 2 하위 계층 제어부(100-2) 또는 또다른 상위 계층 처리부)로 전송하여 다단계 프로토콜을 분산 처리한다.
만약, 제 3 마이크로 프로세서(223)의 기능이 제 2 마이크로 프로세서(213)가 처리하는 또 다른 망계층 프로토콜이 지정된 경우는 제 4 메모리부(215)의 다른 데이터베이스를 참조하여 새로운 망계층 프로토콜을 생성하고 제 3 통신장치(221)를 경유하여 다른 하위 계층 제어부(예를 들어, 제 2 하위 계층 제어부(100-2))로 전송함으로써, 서로 다른 프로토콜간 변환 기능을 수행한다.
결과적으로, 상술한 바와 같은 과정을 통해 다수의 하위 계층 제어부(100-1, 100-2, …, 100-n)로부터의 데이터 처리를 각각의 상위 계층 처리부(210, 220)에서 분산 처리하므로써, 서로 다른 종류의 프로토콜에 따른 데이터에 대해서도 각각의 하위 계층 제어부와 이에 대응하는 상위 계층 처리부에서 처리할 수 있게 된다.
이상 설명한 바와 같이 본 발명에 따르면, 다수의 상위 계층 처리부를 이용하여 다수 하위 계층 제어부로부터 제공되는 데이터를 분산 처리하므로써 고속의 프로토콜 처리를 수행할 수 있는 효과가 있으며, 서로 다른 종류의 프로토콜에 따른 데이터에 대해서도 각각의 상위 계층 처리부에서 각기 수용하여 분리 처리할 수 있는 효과가 있다.

Claims (5)

  1. 삭제
  2. 삭제
  3. 프로토콜 데이터 전달 기능을 수행하는 전달 수단과;
    외부 경로와 정합되고 상기 외부 경로로부터 제공되는 하위 데이터에 대해 물리/링크 계층 처리를 수행하여 상기 전달 수단으로 제공하며, 상기 전달 수단을 통해 제공되는 상위 데이터에 대해 상기 물리/링크 계층 처리 과정을 수행하여 상기 외부 경로로 출력하는 다수의 하위 계층 제어부와;
    망계층 이상의 다중 프로토콜을 처리하는 경우에 임의의 상위 계층 처리부에서 망계층 프로토콜 처리를 수행하는 망계층 프로토콜 처리부로 동작하고, 다른 상위 계층 처리부에서 전송 계층 이상의 프로토콜을 처리하는 전송 계층 프로토콜 처리부로 동작하는 다수의 상위 계층 처리부로 구성되며, 상기 전달 수단을 통해 제공되는 하위 데이터를 상기 다수의 상위 계층 처리부 중 임의의 상위 계층 처리부에서 상위 계층 처리를 수행하여 임의의 다른 상위 계층 처리부를 통해 상기 전달 수단으로 제공하는 상위 계층 제어부를 포함하는 것을 특징으로 하는 다단계 프로토콜 처리 장치.
  4. 제 3 항에 있어서,
    상기 다수의 상위 계층 처리부는,
    상기 전달 수단을 통해 상기 하위 계층 처리부와 데이터 전송을 수행하기 위한 통신 수단과;
    상기 하위 계층 제어부에 대한 데이터를 저장하기 위한 메모리 수단과;
    상기 메모리 수단에 저장된 데이터의 입출력 제어 및 프로토콜 처리 과정을 제어하는 마이크로 프로세서를 각각 별도로 포함하며,
    상기 상위 계층 제어부는, 상기 다수의 상위 계층 처리부간의 데이터 공유를 위한 공통 메모리 수단을 더 포함하는 것을 특징으로 하는 다단계 프로토콜 처리 장치.
  5. 제 4 항에 있어서,
    상기 공통 메모리 수단은,
    서비스 인증 및 관리 영역에 대한 정보를 데이터베이스로 구성하여 저장하는 것을 특징으로 하는 다단계 프로토콜 처리 장치.
KR1019990036478A 1999-08-31 1999-08-31 다단계 프로토콜 처리 장치 KR100334702B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990036478A KR100334702B1 (ko) 1999-08-31 1999-08-31 다단계 프로토콜 처리 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990036478A KR100334702B1 (ko) 1999-08-31 1999-08-31 다단계 프로토콜 처리 장치

Publications (2)

Publication Number Publication Date
KR20010019840A KR20010019840A (ko) 2001-03-15
KR100334702B1 true KR100334702B1 (ko) 2002-05-04

Family

ID=19609345

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990036478A KR100334702B1 (ko) 1999-08-31 1999-08-31 다단계 프로토콜 처리 장치

Country Status (1)

Country Link
KR (1) KR100334702B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100501080B1 (ko) * 2000-12-19 2005-07-18 노병희 인터넷상 트래픽의 상위 계층 프로토콜들을 구분하는 방법및 장치
KR100477513B1 (ko) * 2002-11-25 2005-03-17 전자부품연구원 이기종 프로토콜간 상호 데이터 전송을 위한 공통프로토콜 계층 구조 및 방법과 공통 프로토콜 패킷
KR20070078862A (ko) 2006-01-31 2007-08-03 삼성전자주식회사 오류 처리 가능한 이종 기기간 상호 연동 방법 및 이를이용한 네트워크 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5506121A (en) * 1992-11-03 1996-04-09 Institut Fur Bioanalytik Gemeinnutzige Gesellschaft MBH Fusion peptides with binding activity for streptavidin
US5509121A (en) * 1991-09-02 1996-04-16 Hitachi, Ltd. Multi-protocol communication control apparatus
JPH09224066A (ja) * 1996-02-14 1997-08-26 Kokusai Denshin Denwa Co Ltd <Kdd> 通信プロトコル並列処理装置
JPH1168843A (ja) * 1997-08-08 1999-03-09 Nec Corp 複数の通信プロトコルに対応したインテリジェントネットワーク呼処理サービスの実現方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5509121A (en) * 1991-09-02 1996-04-16 Hitachi, Ltd. Multi-protocol communication control apparatus
US5506121A (en) * 1992-11-03 1996-04-09 Institut Fur Bioanalytik Gemeinnutzige Gesellschaft MBH Fusion peptides with binding activity for streptavidin
JPH09224066A (ja) * 1996-02-14 1997-08-26 Kokusai Denshin Denwa Co Ltd <Kdd> 通信プロトコル並列処理装置
JPH1168843A (ja) * 1997-08-08 1999-03-09 Nec Corp 複数の通信プロトコルに対応したインテリジェントネットワーク呼処理サービスの実現方法

Also Published As

Publication number Publication date
KR20010019840A (ko) 2001-03-15

Similar Documents

Publication Publication Date Title
US7613854B2 (en) Keyboard video mouse (KVM) switch wherein peripherals having source communication protocol are routed via KVM switch and converted to destination communication protocol
CN101052013B (zh) 一种网络设备内部管理通道实现的方法及系统
CN101548508B (zh) 用于优化控制设备和多个现场设备之间的数据传输的方法和系统
CN101841471B (zh) 具有连接成多维矩阵的节点的系统及其控制方法以及设备
US8571033B2 (en) Smart routing between peers in a point-to-point link based system
CZ385291A3 (en) Communication system
US7415552B2 (en) Keyboard video mouse switch for multiple chaining and the method thereof
JP5212543B2 (ja) 情報処理装置および情報処理装置の制御方法
US7133957B2 (en) Method and an apparatus for a re-configurable processor
US20100111092A1 (en) Ring connection control circuit, ring switching hub, ring ethernet system, and ring connection controlling method
CN112214445B (zh) RapidIO交换网络数据速率可重配置硬件电路
US7457847B2 (en) Serial redirection through a service processor
US20070147387A1 (en) Interface link layer device for long delay connections
US6597692B1 (en) Scalable, re-configurable crossbar switch architecture for multi-processor system interconnection networks
KR100334702B1 (ko) 다단계 프로토콜 처리 장치
US20090235048A1 (en) Information processing apparatus, signal transmission method, and bridge
US6826645B2 (en) Apparatus and a method to provide higher bandwidth or processing power on a bus
US11212214B2 (en) Parallel computer system, method of controlling a parallel computer system, and a non-temporary computer-readable medium that stores a program
US7526631B2 (en) Data processing system with backplane and processor books configurable to support both technical and commercial workloads
JP2007159136A (ja) ネットワークシステム
US7706840B2 (en) Manifold in a radio base station and method of using such a radio base station
US20070208835A1 (en) Radio Base Station Controlled by a Monitor Coordinating Xml-Defined Tasks, Method of Operating Such a Radio Base Station, and Corresponding Computer Program Product
CN108833306A (zh) 一种vsm系统报文传输装置及方法
CN101334763A (zh) 主机与设备之间的数据传送方法
US7593421B2 (en) Communication control device having multiprocessor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee