KR100322866B1 - 필드 확인 시스템 - Google Patents

필드 확인 시스템 Download PDF

Info

Publication number
KR100322866B1
KR100322866B1 KR1019997004356A KR19997004356A KR100322866B1 KR 100322866 B1 KR100322866 B1 KR 100322866B1 KR 1019997004356 A KR1019997004356 A KR 1019997004356A KR 19997004356 A KR19997004356 A KR 19997004356A KR 100322866 B1 KR100322866 B1 KR 100322866B1
Authority
KR
South Korea
Prior art keywords
segment
data
field
sequences
fields
Prior art date
Application number
KR1019997004356A
Other languages
English (en)
Other versions
KR20000053336A (ko
Inventor
터너루돌프
Original Assignee
비트쿠스 리차드 에프.
제니스 일렉트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비트쿠스 리차드 에프., 제니스 일렉트로닉스 코포레이션 filed Critical 비트쿠스 리차드 에프.
Publication of KR20000053336A publication Critical patent/KR20000053336A/ko
Application granted granted Critical
Publication of KR100322866B1 publication Critical patent/KR100322866B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/85Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using pre-processing or post-processing specially adapted for video compression

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)
  • Synchronizing For Television (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

디지털 텔레비전 신호는 313개의 데이터 세그먼트를 각각 구비하는 연속적인 2개의 필드 프레임을 포함하고, 상기 데이터 세그먼트는 각 필드 함수에서 제1 데이터 세그먼트를 필드 동기로서 갖는다. 필드 동기 세그먼트는 511 의사랜덤 수(PN) 시퀀스와, 63 PN 시퀀스 중의 중앙의 하나가 연속적인 필드에서 극성이 번갈아 바뀌기 때문에, 3개의 63 PN 시퀀스를 구비한다. 기준 데이터 세그먼트는 각 데이터 세그먼트에서의 511 PN 시퀀스와 비교되고, 가장 작은 번호의 에러를 갖는 데이터 세그먼트는 필드에서 제1 데이터 세그먼트로서 인식된다. 기준 세그먼트의 대응 부분은 인식된 제1 데이터 세그먼트에서 중앙의 63 PN 시퀀스와 비교되고, 가장 작은 번호의 에러를 갖는 데이터 세그먼트는 프레임의 제1 세그먼트가 되도록 결정된다. 신뢰성 카운터는 신뢰할 수 있는 결정을 보장하기 위해 이용된다.

Description

필드 확인 시스템{FIELD IDENTIFICATION SYSTEM}
본 발명은 일반적으로 텔레비전 수신기에 관한 것으로, 특히 디지털 텔레비전 수신기에 이용된 필드 확인 시스템에 관한 것이다.
고선명 텔레비전(HDTV)과 저해상도 HDTV 신호를 미국에서 이용하기 위해 최근에 미국연방통신위원회(FCC)가 채택한 개선된 텔레비전 시스템(ATV)은 잔류측파대(VSB:vestigial sideband) 전송을 통합하고 있다. VSB 전송 시스템은 데이터 프레임에 의해 832개의 다중레벨 기호를 포함하는 각각의 데이터 세그먼트(segment)를 갖는 313개의 데이터 세그먼트들 각각으로 이루어진 2개의 데이터 필드를 포함하는 지상파 모드와 케이블 모드 두 개로 특징지어진다. 각 필드에서 첫번째 데이터 세그먼트는 데이터 필드 동기 세그먼트를 포함하며, 각각의 데이터 세그먼트는 4개의 기호 데이터 세그먼트 동기의 선두에 놓이고, 그 뒤에 828개의 데이터와 순방향 에러 보정(forward error correction) 기호가 놓인다. (현재, 데이터 필드 동기 세그먼트는 순방향 에러 보정 기호를 포함하지 않는다.) 상기 필드 및 세그먼트 동기 기호는 ATV 수신기에서 데이터 복구를 용이하게 하고, 필드 및 세그먼트들에 시간 신호를 제공한다. 각 필드 동기 세그먼트는 또한 VSB 모드를 확인하는 정보를 포함한다.
전송은 억압 캐리어 변조를 통해 이루어진다. 보다 낮은 대역 에지로부터의 310KHz, 작은 DC 파일럿(pilot)이 캐리어 록킹을 달성할 시 VSB 수신기가 이용하도록 신호에 부가된다. 데이터 및 순방향 에러 보정(FEC) 바이트들은 버스트(burst) 에러에 대항하여 부가된 보호를 위해서 랜덤화 및 인터리브(interleave)된다.
기호 전송률(symbol rate)은 대략 10.76MHz이다. 동기 기호는 항상 2레벨이다. 지상파 모드에서, 8레벨 트렐리스-코드화 된 기호(기호당 3비트)가 전송되고, 반면에, 케이블 모드에서는 16/8/4/2 레벨 기호(각각, 기호당 4/3/2/1 비트)가 이용된다.
전술된 것과 같이, 데이터 필드 동기 세그먼트가 각 필드를 인솔한다. 전술된 계류중인 출원에서 충분히 기술된 것과 같이, 데이터 필드 동기 세그먼트는 상대적으로 긴(511 기호) 의사랜덤(pseudo-random) 번호 시퀀스와 그 뒤를 따르는 3개의 상대적으로 짧은 (63 기호) 의사랜덤번호 시퀀스로 특징지어지며, 상기 3개의 짧은 의사랜덤 시퀀스 중 중앙의 하나는 일련의 필드에서 극성이 번갈아 변화한다. 상기 상대적으로 긴 의사랜덤 번호 시퀀스와 3개의 상대적으로 짧은 의사랜덤 번호 시퀀스는 지상파 방송 응용에서 이퀄라이저 트레이닝(training) 신호로서 이용되고, 상대적으로 짧은 의사랜덤 번호 시퀀스 중의 하나는 케이블 환경에서와 같이 보다 양호한 응용에 이퀄라이저 트레이닝 신호로서 이용된다.
몇몇 응용에서는, 한 프레임에서 제1 필드를 확인할 수 있는 장점이 있다. 반대 극성의 중앙 63 의사랜덤 번호 (PN) 시퀀스가 본 발명의 목적을 위해 사용된다.
본 발명의 주요한 특징은 2개 필드 프레임의 초기 필드를 확인할 수 있는 간단하고도 비용이 적게드는 방법을 포함하는 새로운 필드 식별 시스템을 제공하는 것이다.
그러므로, 본 발명은 각각의 필드가 자신의 세그먼트들 중 대응하는 세그먼트들에 하나의 동일한 긴 PN 시퀀스와 조금 다른 짧은 PN 시퀀스들을 포함하는 반복적인 데이터 세그먼트들의 플레임에서 제1 및 제2 필드들을 식별하는 방법, PN 시퀀스들을 갖는 각 필드에서 하나의 세그먼트를 찾기 위해서, 긴 PN 시퀀스와 일치하는 각 세그먼트부를 기준 세그먼트와 비교하는 방법, 및 제1 및 제2 필드들을 식별하기 위해서 발견된 세그먼트들의 짧은 PN 시퀀스들을 기준 세그먼트의 일치하는 부분과 비교하는 방법을 제공한다.
본 발명의 기타 특징과 장점들이 도면을 참조로한 본 발명의 더 바람직한 실시 예를 통해 명백해질 것이다.
도1은 본 발명을 구체화하는 텔레비전 수신기의 간략화된 블록다이어그램이다.
도2는 하나의 긴 PN 시퀀스와 3개의 짧은 PN 시퀀스를 갖는 필드 세그먼트 동기 신호를 예시하는 도면이다.
도3은 본 발명의 간략화된 구조도이다.
도4는 도3 회로의 동작을 설명하는데 유용한 일련의 파형도이다.
도1은 본 발명에 따라 구성된 텔레비전 수신기(10)를 예시한 것이다. 튜너/IF 및 복조기(12)는 지상이나 케이블을 경유하여 다중레벨 디지털 신호를 수신하여, 상기를 중간 주파수 신호로 변환 및 복조하고, 그 복조된 신호를 A/D 변환기(14)에 공급하는 바, 이 AD 변환기(14)에서 상기 복조신호는 일련의 대응 기호 레벨로 변한다. A/D변환기(14)는 신호를 DC 제거회로(15)에 공급하며, 이 DC 제거회로(15)에 의해 상기 신호의 DC 성분이 제거된다. DC 제거 회로(15)에서 나온 신호는 포스트콤(postcomb) 및 슬라이서(slicer)(16), 블록 12에 상승된 이득 상승 전압 및 이득 강하 전압을 제공하는 AGC 회로(17), 프레임 동기 복구 회로(26) 및 세그먼트 동기 복구 회로(27)에 공급된다. 상기 포스트콤은 공동채널(co-channel) NTSC 신호로부터의 간섭을 최소화하기 위한 필터를 포함한다. 포스트콤 및 슬라이서부(16)의 출력은 이퀄라이저 및 위상 트랙커(18)에 연결되는데, 여기서 그 출력신호를 공지된 방법으로 트랙킹 에러에 대해 보상 하도록 이퀄라이즈되며, 예컨대, 미국특허 제5,406,587에 기술된 방식으로 위상 트랙킹된다. 상기 이퀄라이저는 그 신호를 MPEC-2(Motion Picture Experts Group) 트랜스포트 디코더(Transport Decorder)(20)에 공급하는데, 이 MPEC-2 트랜스포트 디코더(20)에서의 신호의 전치코딩(precoding)에 대한 보상, 데이터를 바이트나 워드 형태로 변환하기 위한 기호 디코딩, 데이터의 컨벌루셔널 디인터리빙(convolutional deinterleaving), 데이터의 순방향 에러 보정 및 디랜덤화(derandomization), 그리고 비디오 및 오디오 데이터 스트림(stream)으로의 변환을 포함하는 많은 동작들이 수행된다. 블록(20)의 출력은 또한 공지된 방식에 의해 수신된 디지털 텔레비전 신호에 있는 비디오 및 동반된 오디오 신호를 재생하도록 처리된다. 시간 블록(24)은 동기 복구 회로(26,27)로부터 정보를 수신하고, 데이터를 복구하는데 이용되도록 하기 위해서, 기호주파수로부터 카운트다운에 의해 시간 신호를 제공한다. 시간 블록(24)에 의해 제어되는 필드 세그먼트 기준 발생기(28)는 각 필드의 제1 세그먼트에서 공지된 필드 동기 신호에 대응하는 세그먼트 동기 복구에 의해 결정되는 적절한 시간에 모든 데이터 세그먼트에 대한 기준을 발생시킨다. 인지할 수 있는 바과 같이 모든 데이터 세그먼트에 대한 기준은 각 필드에서 제1 데이터 세그먼트(즉, 기준을 가장 닮은 세그먼트)와 그리고 본 발명에 따라, 각 프레임의 번호 1 데이터 세그먼트를 결정하기 위해 이용된다. 아래에 기술되는 것과 같이, 프레임 동기 복구 회로(26)는 필드 및 프레임 동기가 이루어 질 때 필드/프레임 록킹 신호를 제공하는 기능을 한다.
도2는 필드 동기 데이터 세그먼트의 배열과 -7에서 +7에 이르는 대응하는 기호 레벨을 도시한다. 4개의 기호 데이터 세그먼트 동기 뒤에 511 PN 시퀀스가 따라오고, 이 뒤에3개의 63 PN 시퀀스가 따라오는데, 여기서 3개의 63 PN 시퀀스 중 중앙의 시퀀스는 연속적인 필드에서 극성이 번갈아 바뀐다. 본 발명에서 극성이 번갈아 바뀌는 63 PN 시퀀스는 2개의 필드를 확인하는데 이용된다. 24 기호 VSB 모드, 92개의 예약 기호 및 12개의 전치코드 기호는 본 발명과 관련지어 이야기할 필요가 없다. 세그먼트 필드 기준 발생기(28)의 출력은 도2에 도시된 모든 세그먼트에 대한필드 동기 세그먼트를 복사하는데, 상기 필드 동기 세그먼트는 기호 레벨에 입각하여 (이용되면)필터(16)의 영향을 보상하기 위해 적당한 수정을 한다. 또한, 상기 기준은 단지 중앙의 63 PN 시퀀스 극성들 중의 하나와 매칭(matching)된다.
도3은 본 발명에 따라 구성된 프레임 동기 복구 회로의 간략화된 구성도를 설명한다. 시간 블록(24)은 기호 카운터로부터의 입력을 수신하는데, 상기 기호 카운터는 미국 특허 제5,416,524에 기술되고 있는 수신 신호와, 세그먼트 카운터(42)의 프레임 신호(Fr) 입력으로 동기된다. 시간 블록(24)은 필드 극성 인에이블(enable)신호(FldPolEn), 1 필드 신호(Fldls), 한 쌍의 게이팅(gating) 신호(Egate, EClr), 필드 신호(Fld), 프레임 리셋 신호(FR), 세그먼트 에러 인에이블 신호(SegErrEn), 세그먼트 필드 기준 로딩 신호(SegFldRefLd) 및 시스템 리셋 신호(SMR)를 발생시킨다. 비교기(30)는 슬라이서(16)에서 나오는 2비트 신호 및 기준 발생기(28)에서 나오는 세그먼트 필드 기준 신호로 공급된다. 비교기(30)의 출력은 AND 게이트(32)의 하나의 입력으로 공급되고, AND 게이트의 다른 입력은 게이팅 신호인 이게이트로 공급된다. 기준 발생기(28)는 데이터 세그먼트에 도착하는 각각에 일치하는 적절한 시간에 기준을 로딩하기 위해서, 세그먼트 필드 기준 로딩 신호에 의해 동기된다. 기준은 비교기(30)에서의 각각의 데이터 세그먼트에 비교되지만, 단지 비교의 일부 부분만이 이게이트에 의해 결정되는 것으로서 이용된다. 게이트(32)는 신호 EClr에 의해 클리어되는 에러 카운터(34)를 공급한다. 에러 카운터(34)는 기준에 대해 각각의 기호들을 비교한 것들과 들어오는 신호 사이의 불일치(에러)를 카운트하는 기능을 한다. 에러 카운터(34)의 출력은 비교된 신호 부분들 사이의 가장 작은 에러의 번호를 찾기 위해 한 쌍의 회로 장치에 연결된다. 도시되는 것처럼, 비교된 부분의 하나는 511 PN 시퀀스이고, 다른 하나는 중앙의 63 PN 시퀀스이다. 511 PN 시퀀스의 비교된 부분은 D 플립/플롭의 형태로 비교기(36) 및 2개의 레지스터(38,40)에 의해 처리된다. (63 PN 시퀀스의 비교된 부분은 비교기(74) 및 한 쌍의 레지스터(72,76)로 이루어진 유사한 조합에 의해 처리된다.) 종래 기술에 익숙한 사람들은 비교가 511 시퀀스에 제한 받지 않고, 본 발명이 제1 또는 마지막 PN 63 시퀀스와 각 필드의 중앙의 시퀀스를 비교하는 것을 인식하게 된다. 레지스터(40)는 EClr에 의해 리셋되고, 세그먼트 에러 인에이블 신호에 의해 인에이블 된다. 레지스터(40)의 Q출력은 레지스터(38)의 인에이블 입력 및 세그먼트 카운터(42)의 출력으로부터 공급되는 레지스터(44)의 인에이블 입력에 커플된다. 세그먼트 카운터(42)는 기호 클럭(clock)의 입력, 기호 인에이블 신호 Sen 및 마스터(master) 리셋 신호로 공급된다. 이름이 함축하는 것과 같이, 세그먼트 카운터(42)는 필드 원리에 따라 수신된 신호에서의 세그먼트(1에서 313)를 카운트한다.
세세그먼트 카운터 레지스터(44)는 또 하나의 레지스터(46)의 D 입력에 연결된 Q출력과 한 쌍의 비교기(48,50) 각각에 하나의 입력을 제공하는 Q 출력을 갖는다. 비교기(48,50)의 다른 입력은 세그먼트 카운터(42) 및 레지스터(44)의 Q 출력으로부터 각각 공급된다. 비교기(50)의 출력은 필드 신뢰성 카운터(52)에 연결되는 바, 상기 필드 신뢰성 카운터(52)는 Fld 신호에 의해 인에이블되고, AND 게이트(64)로부터 나오는 신호에 의해 클리어되는데, 상기 AND 게이트(64)는 선택적인 세그먼트 록킹 신호 및 채널 변경 신호의 입력을 수신한다. 필드 신뢰성 카운터(52)는 4개의 입력 AND 게이트(54)에 연결된 제1 출력, 인버터(inverter)(60)에 연결된 제2 출력, RS 플립/플롭(66)의 R 입력 및 AND 게이트(68)에 연결된 제3출력, 그리고 R-S 플립/플롭(66)의 S 입력 및 AND 게이트(45)에 연결된 제4출력을 갖는다. Fldls 신호는 AND 게이트(45)의 다른 입력 및 리셋 신호로서 레지스터(38)에 인가된다. AND 게이트(45)의 출력은 레지스터(46) 및 R-S 플립/플롭(66)을 인에이블한다.
4개의 입력 게이트(54)에 대한 또다른 입력은 비교기(48)의 출력으로부터 공급된다. 게이트의 제3입력은 시간블록(24)으로부터 나오는 시스템 마스터 리셋 신호 SMR 이다. 제4 입력은 플립/플롭(56)과 관련하여 '원타임(one time)' 회로를 구성하는 플립/플롭(58)의 Q 출력으로부터 나온다. 필드 신뢰성 카운터(52)로부터 나오는 프리셋(preset)은 인버터(60)를 통하여 플립/플롭(58)에 공급된다. 플립/플롭(58)은 MR 신호를 발생시키는 플립/플롭(56)의 Q 출력으로부터 인에이블된다.
필드 극성 인에이블 신호는 하나의 기호 지연 플립/플롭(70) 및 레지스터(76)의 인에이블 입력에 인가되다. 플립/플롭(70)의 Q 출력은 레지스터(72)의 인에이블 입력에 연결된다. 레지스터(76)의 Q 출력은 배타적 부정논리합(exclusive NOR) 게이트(78)의 하나의 입력에 연결되고, 상기 출력은 프레임 신뢰성 카운터(84)를 구동한다. 프레임 신뢰성 카운터(84)는 플립/플롭(82)의 Q출력으로부터 인에이블되고, 상기 출력의 D 입력은 Fld 신호를 수신한다. 프레임 신뢰성 카운터(84)의 출력은 게이트(68) 및 T형 플립/플롭(80)의 T입력에 연결되고, T형 플립/플롭(80)의 프레임 신호(Fr) 출력은 게이트(78)에 연결된다.
회로의 동작을 설명하는데 있어서, 도4 다이어그램에 대한 기준은 도움이 된다. 각 데이터 세그먼트를 발생기(28)로부터의 기준과 연속적으로 비교하여 각 필드에서의 (필드 동기 신호를 포함하는) 제1 데이터 세그먼트를 도4의 배열이 결정한다. 비교는 기호 원리에 의해 기호에 입각한 것이고, 비교기(30)에서 수행된다. 도4의 이게이트 신호는 게이트(32)를 클럭(clock)하여 511 PN 시퀀스 및 중앙의 63 PN 시퀀스에 대응하는 비교만이 이용되게 한다. 모든 313개의 세그먼트, 즉 레지스터(38)는 소정의 세그먼트에 대해 일어날 수 있는 최대 에러 카운트보다 큰 프리셋(preset)으로 로딩 된다. 이 것은 각각이 에러가 존재하는 기호를 기준과 비교하는 것에 대응하고, 더 양호한 실시 예에서 16진법 1FF와 같다. 각 세그먼트에서 에러가 카운트되듯이, 레지스터(38)에서의 값은 저장된 값보다 작은 세그먼트 에러가 발견될 때만이 변경된다. 현재의 값이 세그먼트에서의 가능한 에러 번호보다 크기 때문에, 레지스터(38)에서의 값은 초기 세그먼트 비교에 입각하여 항상 변경된다. 그 후에, 레지스터(38)에서의 값이 더 적은 에러를 갖는 세그먼트를 313개의 세그먼트들의 그룹에서 만날 때만이 변경된다. 313개의 세그먼트들 각 그룹의 끝과 잡음 레지스터(38)의 부재 시에 필드 번호 1 세그먼트에 대응하는 가장 작은 에러 카운트를 포함해야한다. 이것은 발생된 기준과 동일한 필드 동기를 포함하기 때문이다.
신호 EClr은 이게이트 전과 후에 에러 카운터(34)를 리셋하고, 511 PN 시퀀스 비교동안 에러의 증가가 에러 곡선에 의해 설명된다. 레지스터(38)에서 누적된 에러의 가장 낮은 값은 세그먼트 카운터(42)에 의해 제공되는 대응 세그먼트 번호와 쌍을 이루고, 이 세그먼트는 세그먼트 카운터가 MR 리셋 신호에 의해 클리어될 때 번호 1 세그먼트가 된다.
필드 신뢰성 카운터는 계속되는 필드에서 가장 작은 에러 번호를 갖는 세그먼트가 앞선 필드의 대응하는 세그먼트로서 인식될 때마다 증가된다. 필드 극성 인에이블 신호는 63 PN 시퀀스를 비교 하는데 이용된다. 비교회로는 플립/플롭(70), 레지스터(72,76) 및 비교기(74)로 이루어진다. 비교가 되는 동안은 항상 프레임 카운터가 자유로울 때만이 측정이 고려된다. 도4에 도시된 것과 같이, 필드 극성 인에이블 펄스는 중앙의 63 PN 시퀀스 비교의 결과만을 샘플하고, 511 PN 시퀀스 비교를 무시한다. 그러므로, 각 필드에서 제1 세그먼트만이 서로 비교되고, 기준 필드 세그먼트에서 중앙 63 PN 시퀀스의 극성이 고정되있기 때문에, 가장 작은 에러 번호를 갖는 세그먼트는 기꺼이 결정된다. 이리하여, 프레임의 실제 번호 1 세그먼트는 프레임의 번호 314 세그먼트와 구별될 수 있다. 프레임의 결정은, 1 확인 후에 필드와 프레임 록킹이 획득된 것을 지시하는 필드/프레임 리셋(Fld/Fr) 록킹 신호를 발생시키는 프레임 신뢰성 카운터(68)를 증가시키는데 이용된다.
종래 기술에 익숙한 사람들은 포스트콤 존재가 비교된 511 PN 시퀀스 제1그룹의 기호에 대한 포스트콤 영향이 무시되도록 이게이트의 출발에서 변화가 필요하다고 평가한다.
요약하면, 세그먼트당 에러 또는 불일치는 가장 작은 번호의 에러를 포함하는 세그먼트를 결정하기 위해서 기준과 비교된다. 313개의 세그먼트로 이루어진 각 그룹의 시작부분에서, 레지스터(38)는 비교된 제1 세그먼트에서 보다 낮은 값이 발견되도록 최대 값으로 로딩 된다. 그 후에, 레지스터(38)에 저장된 값보다 작은 소정의 새로운 에러 값이 저장된 값을 대체한다. 그때, 필드의 가장 작은 번호 에러를 포함하는 세그먼트 번호는 세그먼트 레지스터(46)에 저장된다.
다음 필드에서, 최소 에러 값이 발견되는 세그먼트 번호가 선행필드를 위한 세그먼트 번호와 동일하다면, 필드 신뢰성 카운터는 카운트엎한다. 세그먼트 번호가 다르면, 신뢰성 카운터는 카운트다운하다. 결정된 세그먼트 번호는 신뢰성 카운터가 0이 될 때만 변경되고, 상기 0은 채널 변경이 일어날 때마다 리셋에 의해 일어난다. 필드 신뢰성 카운터가 카운트 2가 될 때 프레임 신뢰성 카운터는 인에이블된다. 필드 록킹은 필드 신뢰성 카운터가 카운트 4가 될 때 획득된다. 필드 신뢰성 카운터는 최대 16까지 카운트엎하고, 여기서, 카운트는 순환되지 않고 유지된다.
프레임 신뢰성 카운터(84)는 T 플립/플롭(80)이 비교기(36) 출력과 위상이 같을 때 카운트업한다. 프레임 신뢰성 카운터가 카운트 1이 될 때 프레임 록킹이 획득되고, 결합된 필드와 프레임 록킹 조건이 필드와 프레임 록킹 신호(Fld/Fr)를 발생시킨다.
필드 신뢰성 카운터가 카운트 2에 도달할 때, 세그먼트 카운터 리셋 회로가 인에이블된다. 세그먼트 카운터(42)는 현재의 필드에 대한 세그먼트 번호가 레지스터(46)에 저장된 세그먼트 번호와 일치할 때 리셋된다. 이 때에, 레지스터(46)에 저장된 가장 작은 에러 세그먼트 번호는 번호 1이 된다. 마스터 리셋 신호(MR)는 001로 레지스터(46)를 로딩하고, 신뢰성 카운터가 0으로 카운트되었다가 카운트 2로 올라가지 않는다면, 원샷(one shot) 리셋 회로가 리셋이 다시 일어나는 것을 막는다.
마지막으로, 비교기(74)는 중앙의 63 PN 시퀀스를 측정하는 에러 카운터(34) 결과를 필드를 보다 빨리 획득한 결과와 비교한다. 2개의 필드 프레임 중 필드 1에서 최소 에러 값이 획득되는 반면에, 중앙의 63 PN 시퀀스가 기준 필드 세그먼트 중앙의 63 PN 시퀀스 값에서 반전되기 때문에, 프레임 필드 2에서 최대 에러 값이 획득된다. 그러므로, 필드 1은 필드 2와 구별할 수 있다.
기술된 것은 2개의 필드 프레임 중 제1 필드를 결정하기 위한 새로운 장치이다. 본 발명의 전술된 실시 예에서 많은 변경이 본래의 뜻과 영역에서 벗어남 없이 당업자들에 의해 수행될 수 있다. 본 발명은 청구항에서 정의되는 것으로만 제한된다.

Claims (8)

  1. 각 필드가 자신의 세그먼트들 중 대응하는 세그먼트들에 하나의 동일한 긴 PN 시퀀스와 조금 다른 짧은 PN 시퀀스들을 포함하는 반복적인 데이터 세그먼트들의 프레임에서 제1 및 제2 필드들을 식별하는 방법으로서,
    상기 PN 시퀀스들을 갖는 각 필드에서 하나의 세그먼트를 찾기위해서, 상기 긴 PN 시퀀스와 일치하는 각 세그먼트부를 기준 세그먼트와 비교하는 단계; 그리고
    상기 제1 및 제2 필드들을 식별하기 위해서 상기 발견된 세그먼트들의 짧은 PN 시퀀스들을 상기 기준 세그먼트의 일치하는 부분과 비교하는 단계를 구비하는 것을 특징으로 하는 반복적인 데이터 세그먼트 프레임에서 제1 및 제2 필드 식별 방법.
  2. 제 1 항에 있어서,
    데이터 세그먼트는 다중레벨 기호들을 구비하고 그리고 비교는 기호별 원리에 입각하여 수행되고, 그리고 기준 세그먼트와 비교된 기호 에러들 중 가장 작은 번호를 갖는 비교된 세그먼트를 발견하여 PN 시퀀스들을 갖는 세그먼트를 결정하는 단계를 더 구비하는 것을 특징으로 하는 반복적인 데이터 세그먼트 프레임에서 제1 및 제2 필드 식별 방법.
  3. 제 1 또는 2 항에 있어서,
    연속적인 필드들에서 상기 짧은 PN 시퀀스들은 반대 극성을 갖고 그리고 기준 세그먼트와 일치하는 부분은 고정된 극성을 갖는 것을 특징으로 하는 반복적인 데이터 세그먼트 프레임에서 제1 및 제2 필드 식별 방법.
  4. 제1 데이터 시퀀스 및 제2 데이터 시퀀스를 각각 포함하는 각각의 필드에서 대응하는 하나의 데이터 시퀀스를 갖는 반복적인 데이터 세그먼트들 또는 2개의 필드 형태로 데이터를 수신하기 위한 수단을 포함하는 프레임 식별 시스템으로서,
    상기 제1 데이터 시퀀스들은 동일하고 그리고 상기 제2 데이터 시퀀스들은 서로 다르며, 기준 데이터 시퀀스는 상기 제1 데이터 시퀀스와 동일한 제1 부분 및 상기 제2 데이터 시퀀스들 중 하나와 동일한 제2 부분을 가지며, 제1 수단은 상기 필드들 각각에서 상기 하나의 제1 세그먼트를 식별하기 위해서, 상기 데이터 세그먼트들을 상기 기준 데이터 시퀀스의 상기 제1 부분과 비교하고, 제2 수단은 개별적인 필드들을 식별하기 위해서, 상기 식별된 제1 데이터 세그먼트들의 상기 제2 데이터 시퀀스들을 상기 기준 데이터 시퀀스의 상기 제2 부분과 비교하는 것을 특징으로 하는 프레임 식별 시스템.
  5. 제 4 항에 있어서,
    상기 데이터 세그먼트들은 다중레벨 기호들을 구비하고 그리고 상기 제1 및 상기 제2 비교 수단은 상기 제1 및 제2 데이터 시퀀스의 개별적인 기호들을 상기 기준 데이터 시퀀스의 대응하는 기호들과 비교하는 것을 특징으로 하는 프레임 식별 시스템.
  6. 제 4 또는 5 항에 있어서,
    기호 에러를 카운팅하기 위한 에러 카운터,
    데이터 세그먼트에서 기호 에러 중 가장 작은 번호를 기록하고 그리고 각각의 상기 필드의 대응 세그먼트 번호를 저장하기 위한 레지스터 장치,
    상기 에러 카운터의 동작을 상기 제1 및 제2 부분으로 제한하는 신호장치를 포함하는 것을 특징으로 하는 프레임 식별 시스템.
  7. 제 6 항에 있어서,
    상기 제1 데이터 시퀀스는 상대적으로 길고 그리고 상기 제2 데이터 시퀀스는 연속적인 필드에서 극성이 번갈아 나타나기 때문에 상대적으로 짧고, 그리고 상기 시스템은 상기 상대적으로 긴 제1 데이터 시퀀스가 출현하는 동안 상기 제1 비교 장치를 인에이블하고 그리고 상기 상대적으로 짧은 제2 데이터 시퀀스가 출현하는 동안 상기 제2 비교 장치를 인에이블하는 수단을 포함하는 것을 특징으로 하는 프레임 식별 시스템.
  8. 제 6 항에 있어서,
    필드 신뢰성 카운터,
    프레임 신뢰성 카운터, 그리고
    상기 각 필드에서 상기 제1 세그먼트의 연속적인 동일한 결정에 반응하고 그리고 상기 필드 각각의 연속적인 동일한 동일성 결정에 반응하여 상기 신뢰성 카운터를 증가시키기 위한 수단을 포함하는 것을 특징으로 하는 프레임 식별 시스템.
KR1019997004356A 1996-11-18 1997-11-13 필드 확인 시스템 KR100322866B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/751,895 US5978424A (en) 1996-11-18 1996-11-18 Frame identification system
US8/751,895 1996-11-18
US08/751,895 1996-11-18

Publications (2)

Publication Number Publication Date
KR20000053336A KR20000053336A (ko) 2000-08-25
KR100322866B1 true KR100322866B1 (ko) 2002-02-08

Family

ID=25023971

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019997004356A KR100322866B1 (ko) 1996-11-18 1997-11-13 필드 확인 시스템

Country Status (10)

Country Link
US (1) US5978424A (ko)
JP (1) JP2001505737A (ko)
KR (1) KR100322866B1 (ko)
CN (1) CN1155251C (ko)
AU (1) AU5356098A (ko)
BR (1) BR9713983A (ko)
CA (1) CA2265920C (ko)
HK (1) HK1023017A1 (ko)
ID (1) ID21955A (ko)
WO (1) WO1998023092A1 (ko)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9723052D0 (en) * 1997-10-31 1998-01-07 Thomson Consumer Electronics High definition television vsb receiver
US6384858B1 (en) * 1998-08-24 2002-05-07 Samsung Electronics Co., Ltd. Suppression of co-channel NTSC interference artifacts when extracting training signal for a DTV receiver equalizer
KR100304889B1 (ko) * 1998-12-31 2001-09-24 구자홍 디지털텔레비전의잔류측파대모드검출장치
JP4596226B2 (ja) * 2001-06-27 2010-12-08 ソニー株式会社 画像処理装置および方法、記録媒体、並びにプログラム
JP3596520B2 (ja) * 2001-12-13 2004-12-02 ソニー株式会社 画像信号処理装置及び方法
JP3596519B2 (ja) * 2001-12-13 2004-12-02 ソニー株式会社 画像信号処理装置及び方法
CN100356783C (zh) * 2003-02-14 2007-12-19 上海交通大学 数字地面广播传输中的帧场同步方法
US7599348B2 (en) * 2003-11-04 2009-10-06 Lg Electronics Inc. Digital E8-VSB reception system and E8-VSB data demultiplexing method
CN100356786C (zh) * 2003-11-13 2007-12-19 上海交通大学 数字电视地面广播传输系统中的信号传输方法
TWI279130B (en) * 2004-07-06 2007-04-11 Realtek Semiconductor Corp Interference detecting circuit for use in ATSC system and method thereof
US7840868B2 (en) 2005-10-05 2010-11-23 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
US7804860B2 (en) 2005-10-05 2010-09-28 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
WO2007091779A1 (en) 2006-02-10 2007-08-16 Lg Electronics Inc. Digital broadcasting receiver and method of processing data
WO2007126196A1 (en) 2006-04-29 2007-11-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007136166A1 (en) 2006-05-23 2007-11-29 Lg Electronics Inc. Digital broadcasting system and method of processing data
US7873104B2 (en) 2006-10-12 2011-01-18 Lg Electronics Inc. Digital television transmitting system and receiving system and method of processing broadcasting data
KR101253185B1 (ko) 2007-03-26 2013-04-10 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285887B1 (ko) * 2007-03-26 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285888B1 (ko) * 2007-03-30 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR20080090784A (ko) * 2007-04-06 2008-10-09 엘지전자 주식회사 전자 프로그램 정보 제어 방법 및 수신 장치
KR101456002B1 (ko) 2007-06-26 2014-11-03 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101405966B1 (ko) 2007-06-26 2014-06-20 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US8433973B2 (en) 2007-07-04 2013-04-30 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2009005326A2 (en) * 2007-07-04 2009-01-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
KR20090012180A (ko) 2007-07-28 2009-02-02 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
CN101836448A (zh) 2007-08-24 2010-09-15 Lg电子株式会社 数字广播系统和在数字广播系统中处理数据的方法
CA2695548C (en) 2007-08-24 2013-10-15 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
WO2009028854A1 (en) 2007-08-24 2009-03-05 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
US7646828B2 (en) 2007-08-24 2010-01-12 Lg Electronics, Inc. Digital broadcasting system and method of processing data in digital broadcasting system

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1431218A (en) * 1973-06-15 1976-04-07 Marconi Co Ltd Pseudorandom binary sequence error counters
US3854011A (en) * 1973-09-24 1974-12-10 Gen Dynamics Corp Frame synchronization system for digital multiplexing systems
DE3905669C2 (de) * 1989-02-24 1996-03-07 Broadcast Television Syst Schaltungsanordnung zur Ableitung von Synchronsignalen aus einem digitalen Videosignal
GB8929152D0 (en) * 1989-12-22 1990-02-28 Gen Electric A digital augmentation system for actv-ii
US5060067A (en) * 1990-11-26 1991-10-22 Zenith Electronics Corporation System for negating the effects of DC offsets in an adaptive equalizer
US5229847A (en) * 1991-07-12 1993-07-20 General Electric Company Television signal processing system including modulated auxiliary carrier
US5260793A (en) * 1991-07-18 1993-11-09 Zenith Electronics Corporation Receiver post coder selection circuit
US5534938A (en) * 1991-07-18 1996-07-09 Citta; Richard W. Digital TV system using segment and field sync signals
US5602595A (en) * 1993-12-29 1997-02-11 Zenith Electronics Corporation ATV/MPEG sync system
US5619269A (en) * 1995-06-07 1997-04-08 Zenith Electronics Corporation Frame sync signal for digital transmission system

Also Published As

Publication number Publication date
CN1234163A (zh) 1999-11-03
HK1023017A1 (en) 2000-08-25
CA2265920A1 (en) 1998-05-28
BR9713983A (pt) 2000-05-02
ID21955A (id) 1999-08-19
WO1998023092A1 (en) 1998-05-28
CN1155251C (zh) 2004-06-23
US5978424A (en) 1999-11-02
CA2265920C (en) 2003-08-12
KR20000053336A (ko) 2000-08-25
JP2001505737A (ja) 2001-04-24
AU5356098A (en) 1998-06-10

Similar Documents

Publication Publication Date Title
KR100322866B1 (ko) 필드 확인 시스템
KR0161903B1 (ko) 엔티에스씨 간섭 검출기
ES2213800T3 (es) Aparato y procedimiento para detectar señales de sincronismo de campo en una television de alta definicion.
US5534933A (en) Apparatus for processing NTSC TV signals having digital signals on quadrature-phase video carrier
KR0164494B1 (ko) 고품위 텔레비젼 수신기에 있어서 심볼 레이트의 약수에서 최종 중간주파수 반송파를 갖는 디지탈 잔류측파대 검출기
WO1992016072A2 (en) Television signal transmission system with carrier offset compensation
US7957490B2 (en) Insertion of repetitive PN sequences into DTV data fields
US20040013214A1 (en) Judgment level setting method and data receiver
US6229560B1 (en) Method of and apparatus for determining co-channel interference in digital television system
KR19980082251A (ko) 동일채널 간섭 검출기와 그 구동방법
US5955618A (en) Circuit for generating field identification signal and method therefor
CA2226821C (en) Vsb symbol sync recovery system
AU703907B1 (en) NTSC interference detectors using comb filters that suppress DTV pilot carrier to extract NTSC artifacts
US6456316B1 (en) Apparatus for judging if co-channel interference exists in digital TV receiver
US6504578B1 (en) Apparatus and method for detecting vertical synchronizing signal of digital TV
AU715189B2 (en) TV reception apparatus using same ghost-cancellation circuitry for receiving different types of TV signals
US6882690B1 (en) Soft trellis slicer for improving the performance of a decision-directed phase tracker
KR100304889B1 (ko) 디지털텔레비전의잔류측파대모드검출장치
US20010007476A1 (en) Apparatus and method for detecting synchronizing signal of digital TV
KR100300947B1 (ko) 디지털텔레비젼수신장치의세그먼트동기신호검출장치
US5410569A (en) Data slicing system for HDTV receiver
MXPA99004573A (es) Sistema de identificacion de campo
US5241385A (en) Television signal transmission system with carrier offset compensation
KR100227487B1 (ko) Hdtv 필드동기 검출시스템
US6600778B1 (en) Method and apparatus for VSB symbol sync recovery

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121226

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20131219

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20141231

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20151217

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20161220

Year of fee payment: 16

EXPY Expiration of term