KR100294509B1 - 잔류측파대(vsb)수신기용데이터비교자동이득제어(agc)시스템 - Google Patents
잔류측파대(vsb)수신기용데이터비교자동이득제어(agc)시스템 Download PDFInfo
- Publication number
- KR100294509B1 KR100294509B1 KR1019980703213A KR19980703213A KR100294509B1 KR 100294509 B1 KR100294509 B1 KR 100294509B1 KR 1019980703213 A KR1019980703213 A KR 1019980703213A KR 19980703213 A KR19980703213 A KR 19980703213A KR 100294509 B1 KR100294509 B1 KR 100294509B1
- Authority
- KR
- South Korea
- Prior art keywords
- average
- received signal
- agc
- signal
- symbol
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/02—Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
- H04L27/08—Amplitude regulation arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Television Receiver Circuits (AREA)
- Circuits Of Receivers In General (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Control Of Amplification And Gain Control (AREA)
Abstract
동일한 평균 크기 레벨을 발생시키도록 관련된 동기 심볼 레벨 및 데이터 심볼 레벨을 가지 않은 VSB 신호를 수신할 수 있는 수신기내에서 AGC 전압을 생성시키는 기술 및 장치가 제공된다. 상기 신호의 연속 부분은 누산되고, 저장되며, 그리고 AGC 전압을 생성시키는 데에 이용될 샘플중의 작은 샘플과 비교된다. 3개의 연속 샘플중의 제 1 및 3 샘플을 비교함으로써 방송 전달 수단의 VSB 신호의 바람직한 동기 레벨보다 큰 효과는 완전히 제거된다.
Description
본 발명은 VSB(잔류 측파대) 신호 시스템에 관한 것으로써, 특히, 디지털 VSB 신호로 AGC(자동 이득 제어) 전압을 생성시키는 방법 및 장치에 관한 것이다.
디지털 VSB 지상 신호에 대해 최근 채택된 표준 방식은 소정의 데이터 및 동기 심볼 레벨을 설정하는 것이다. ATSC(고화질 텔레비전 시스템위원회) 서류에서, 8VSB(트렐리스 코드된(trellis coded)) 및 16VSB (ATSC) 전송 시스템에 이용될 데이터 레벨이 기술되어 있다. VSB 전송 시스템은 방송 전달 수단(over-the-air)(지상)의 전송으로 제한되지 않고, 제니스 일렉트로닉스 코포레이션사는 케이블 또는 MMDS 시스템에 이용될 수 있는 3개 이상의 모드를 열거하고 있다. 이런 VSB 모드는 8/4/2 VSB 케이블 모드로서 식별된다. 2개의 8VSB 모드는 운반되는 데이터량만 서로 다르다. 명칭이 "다중 레벨 VSB 전송 시스템" 미국특허 제 5,508,748 호에 기술된 바와 같이, 각종 VSB 케이블 모드의 데이터 레벨 및 동기 레벨은 서로에 대해 바람직한 관계가 되도록 선택됨으로써, 데이터 슬라이싱 및 에러 교정에서 더욱 간소화되고, 비용이 감축된다. 이런 관계는 또한 VSB 신호로부터 AGC 전압의 준비 상태 생성(ready production)을 가능하게 한다. 결점으로, 이런 바람직한 관계는 ATSC에 체택된 표준 방식의 바이레벨 세그먼트(bilevel segment) 동기 및 프레임 동기 동안에 제공되지 않고, 이용될 수 있는 VSB 신호에 제공될 필요가 없다는 것이다.
바람직한 관계로는, 데이터 심볼의 크기의 평균값과, 동기 심볼의 크기의 평균값은 동일하다. 전술된 소정의 신호에서, 그런 관계는 데이터 레벨의 크기의 평균값이 기준 동기 레벨의 크기의 평균값과 동일하지 않을 시에는 제공되지 않는다. 그래서, 데이터 및 동기 진폭 평균에 의한 AGC 전위 생성은 잘못되기 쉽다.
본 발명은 다양한 방식으로 AGC 생성을 위한 동기 및 데이터 간의 바람직하지 않은 관계로 유발된 문제를 해소하고, VSB 수신기가 비교적 간단한 방식으로 모든 VSB 모드 신호에 대한 AGC 전압을 생성하게 한다.
본 발명의 특징은 VSB 모드 신호에 대한 AGC 전압을 생성시키는 신규 방법 및 장치를 제공하는 것이다.
그래서, 본 발명은 서로 다른 평균 데이터 심볼 레벨 및 평균 동기 심볼 레벨을 가진 다수의 디지털 신호를 수신하는 수신기내의 AGC 시스템을 동작시키는 방법을 제공하는 데, 상기 방법은 연속 평균 심볼 레벨을 결정하도록 수신된 신호를 처리하는 단계, 결정된 평균 심볼 레벨의 쌍을 비교하는 단계 및, 비교된 평균 심볼 레벨중 더욱 작은 레벨을 이용하여 AGC 모드 신호에 대한 AGC 전압을 간단한 방식으로 쉽게 생성시킬 수 있는 VSB 수신기를 제공하는 것이다.
본 발명은 또한 서로 다른 평균 데이터 심볼 레벨 및 평균 동기 심볼 레벨을 가진 다수의 수신된 소정의 디지털 신호에 대한 AGC 전압을 생성시키는 수신기를 제공하는 데, 상기 수신기는 연속 평균 심볼 레벨을 결정하도록 상기 수신된 신호를 처리하는 수단, 상기 연속 결정된 평균 심볼 레벨을 비교하는 수단 및, 상기 비교된 평균 심볼 레벨중 더욱 작은 레벨을 이용하여 상기 AGC 전압을 생성시키는 수단을 포함한다.
본 발명의 상기 및 다른 특징과 잇점은 도면을 참조로 본 발명의 양호한 실시예의 아래 설명으로부터 명백해진다.
도 1은 종래 기술의 VSB 수신기의 간소화된 부분 블록 다이어그램이다.
도 2는 본 발명을 실시한 도 1의 회로에 대한 AGC 생성 시스템의 블록 다이어그램이다.
도 1에서, (케이블 또는 방송 전달 수단일 수 있는) RF 신호는 튜너 IF 및 복조기(10)에 인가되는 데, 여기서 이는 공지된 식으로 기저대 아날로그 신호를 발생시키도록 처리된다. 복조된 신호는 A/D(아날로그-디지털) 변환기(12)에서 디지털형으로 변환되어, 블록(14)에 인가되는 데, 상기 블록(14)은 DC를 제거하고, 이득 업 및 이득 다운(gain up and gain down) AGC 전압을 생성시키며, 클록 정보 및 동기 신호를 복원하며, 빗살형 필터를 동작시키며, 그리고 VSB 모드 신호를 발생시키는 적당한 회로를 포함한다. 수신된 신호의 VSB 모드는 또한 이런 포인트에서 결정된다. 이런 신호는 명칭이 "에러 트래킹 루프"인 미국특허 제 5,406,587 호의 교훈에 따라 동작되는 위상 트래커(18)를 차례로 공급하는 이퀄라이저(16)에 인가된다. 위상 트래커는 전술된 특허에서 기술된 바와 같이 수신된 신호의 심볼을 복원하도록 동작하는 슬라이서(20)를 공급한다. 슬라이서(20)는 심볼/바이트 변환기, 콘벌루셔널 디인터리버 회로, 트렐리스 디코더, R-S 디코더 및 디랜덤마이저를 포함한 블록(22)을 공급하는데, 이는 모두 본 기술 분야에 잘 알려져 있다. 출력 데이터는 데이터의 디스플레이/사용을 위한 (도시되지 않은) 공지된 텔레비전 또는 데이터 처리 회로에 인가된다.
도 2는 본 발명에 따라 구성되는 AGC 생성 회로를 나타낸 것이다. A/D(12)로 부터의 신호는 파일럿에 의한 DC 및, VSB 신호의 다른 DC 오프셋이 제거되는 DC 제거회로(30)에 결합된다. 이런 신호의 절대값은 회로(32)내에서 취해져, 가산기(34)의 양 입력에 인가된다. 블록(35)내의 +96의 오프셋은 가산기(34)의 음 입력에 결합된다. 이런 오프셋은 특정 이득 계수에 대한 데이터 레벨의 절대값의 평균치이다. 서로 다른 이득 계수는 서로 다른 오프셋 값을 필요로 한다. 가산기(34)는 차례로 제 1레지스터(38)를 공급하는 누산기(36)에 상기 신호를 공급한다. 레지스터(38)는 제 2 레지스터(40), 절대값 획득(taking) 회로(42) 및 멀티플렉서(48)를 공급한다. 레지스터(40)는 차례로 다른 절대값 획득 회로(44) 및 멀티플렉서(48)를 공급하는 제 3 레지스터(43)에 상기 신호를 공급한다. 절대값 회로 (42 및 44)의 출력은 비교기(46)에 결합되며, 여기서 신호는 둘중 작은 것을 결정하도록 비교된다. 비교기(46)는 멀티플렉서(48)의 SEL 입력을 제어한다. 멀티플렉서(48)의 출력은 (레지스터 작용을 하는) 플립/플롭 회로(50)에 결합되며, 상기 회로(50)의 출력은 AGC 전압을 생성시켜, 그의 이득 업 또는 이득 다운 출력을 활성화시키는 펄스 폭 변조기(PWM)(52)에 결합된다. 타이밍 신호는 타이밍 블록(62)에 의해 발생되어, 누산기(36)의 리셋 입력 및 레지스터(38,40 및 43)의 인에이블 입력에 결합된다. 리셋 타이밍 신호는 샘플 누산의 지속 시간(duration)을 결정하며, 양호한 실시예에서는 세그먼트마다 한번 일어난다. 누산기(36)의 결과치는 누산기(36)이 리셋되기 바로전에 인에이블 타이밍 신호에 의해 레지스터(38)내에 저장된다.
모든 VSB 모드에서, 데이터 레벨 심볼의 크기의 평균치는 신호의 선택된 사이즈에 대한 96이다. 이는 또한 예를 들어 2VSB 신호의 2-레벨 동기 심볼의 평균치이며, 그런 신호의 모두 또는 부분을 샘플링함으로써 AGC 전압의 생성은 동기 심볼이 데이터 심볼에 따라 샘플되는 여부에 의해 영향을 받지 않는다. AGC 전압은 단지 동기 심볼, 단지 데이터 심볼 또는 둘의 조합을 샘플링함으로써 생성될 수 있다. 이런 배치는 본 출원인의 계류중인 출원내에 포함된다. 샘플되고, 평균되는 신호의 부분이 크면 클수록, AGC는 더욱 정확하지만, 더욱 느려진다. AGC가 정확하지 않더라도 더욱 짧은 샘플을 평균함으로써 고속으로 작용하게 된다.
동작에서, 파일럿으로 부터의 DC 및 소정의 다른 DC 오프셋은 DC 제거 회로(30)내에서 제거되고, 나머지 샘플된 신호의 절대값은 회로(35)로부터 +96의 오프셋과 조합되는 가산기(34)에 인가된다. +96 오프셋은 이상적인 조건하에 0이 되는 누산기(36)에 대한 입력에서 데이터 신호의 레벨을 유발시킨다. 사실상, 이는 이상적이지 않으며, 결과치는 연속하여 레지스터(38, 40 및 43)에 인가된다. 레지스터의 효과는 신호의 3개의 연속 샘플된 부분(양호한 실시예에서는 세그먼트)을 유용하게 하며, 그중 제 1 및 3 샘플된 부분은 비교기(46)내에서 비교된다. 비교된 부분은 또한 선택된 신호 입력에 의한 부분중의 하나를 선택하는 멀티플렉서(48)에 공급된다. 나타낸 바와 같이, 비교기(46)는 플립/플롭(50)에 인가하기 위한 2개의 부분중의 작은 것을 선택하며, PWM(52)은 대응하는 AGC 이득 업 또는 다운 제어 신호를 발생시킨다.
본 발명은 VSB 모드 또는 신호형을 무시한다. 신호의 연속 샘플된 부분을 비교하고, 2개의 부분중 적은 부분을 선택함으로써, 방송 전달 수단의 VSB 신호에서의 더욱 고 레벨 필드 동기 심볼의 효과는 완전히 극복된다. 시스템은 타이밍에 관해 랜덤하는 잇점을 가지며, 샘플이 적어도 2개의 세그먼트가 분리하여 선택될 경우에는 데이터 세그먼트의 절반과 필드 동기 세그먼트의 절반을 연속적으로 샘플링하는 가능성을 제거한다.
전술된 것은 데이터 심볼 레벨 및 동기 심볼 레벨간의 바람직한 관계가 성취되지 않은서로 다른 형의 VSB 신호를 수신할 수 있는 수신기내에서 AGC 전위를 생성시키는 신규 방법 및 장치이다. 본 기술 분야의 숙련자는 본 발명의 참정신 및 범주내에서 전술된 본 발명의 실시예를 다양하게 변화시킬 수 있다. 본 발명은 단지 청구의 범위에서 한정된 바와 같이 제한될 수 있다.
Claims (8)
- 서로 다른 평균 데이터 심볼 레벨 및 평균 동기 심볼 레벨을 가진 다수의 디지털 신호를 수신하는 수신기내의 AGC 시스템을 동작시키는 방법에 있어서,연속 평균 심볼 레벨을 결정하도록 수신된 신호를 처리하는 단계,결정된 평균 심볼 레벨의 쌍을 비교하는 단계 및,비교된 평균 심볼 레벨중 작은 레벨을 이용하여 AGC 전압을 생성시키는 단계를 포함하는 것을 특징으로 하는 AGC 시스템 동작 방법.
- 제 1 항에 있어서,다수의 수신된 디지털 신호는 DC 파일럿 및 DC 오프셋을 포함하고, 상기 방법은 평균 심볼 레벨을 결정하도록 수신된 신호를 처리하는 단계 전에 수신된 신호로 부터 DC 파일럿 및 DC 오프셋을 제거하는 단계를 포함하는 것을 특징으로 하는 AGC 시스템 동작 방법.
- 제 2 항에 있어서,상기 처리 단계는 3개의 연속 부분에 걸친 수신된 신호의 심볼을 평균하는 단계,제 1 및 3 연속 평균 부분을 비교하는 단계 및,AGC 전압을 생성시키도록 상기 비교된 부분중의 작은 부분을 선택하는 단계를 포함하는 것을 특징으로 하는 AGC 시스템 동작 방법.
- 제 3 항에 있어서,상기 처리 단계는 평균 심볼 레벨 부분의 지속 시간을 결정하도록 타이밍 신호를 이용하는 단계를 포함하는 것을 특징으로 하는 AGC 시스템 동작 방법.
- 서로 다른 평균 데이터 심볼 레벨 및 평균 동기 심볼 레벨을 가진 다수의 수신된 소정의 디지털 신호에 대한 AGC 전압을 생성시키는 수신기에 있어서,연속 평균 심볼 레벨을 결정하도록 상기 수신된 신호를 처리하는 수단,상기 연속 결정된 평균 심볼 레벨을 비교하는 수단 및,상기 비교된 평균 심볼 레벨중 작은 레벨을 이용하여 상기 AGC 전압을 생성시키는 수단을 포함하는 것을 특징으로 하는 AGC 전압 생성용 수신기.
- 제 5 항에 있어서,다수의 수신된 디지털 신호는 DC 파일럿 및 DC 오프셋을 포함하고, 상기 수신기는 수신된 신호가 상기 처리 수단에 도달하기 전에 상기 수신된 신호로 부터 상기 DC 파일럿 및 상기 DC 오프셋을 제거하는 수단을 포함하는 것을 특징으로 하는 AGC 전압 생성용 수신기.
- 제 6 항에 있어서,상기 처리 수단은 상기 수신된 신호의 3개의 연속 부분에 걸친 상기 심볼을 평균하는 수단.상기 수신된 신호의 상기 3개의 평균 부분중의 제 1 및 3 연속 평균 부분을 비교하는 수단 및,상기 AGC 전압을 생성시키도록 상기 수신된 신호의 상기 비교된 부분중의 작은 부분을 선택하는 수단을 포함하는 것을 특징으로 하는 AGC 전압 생성용 수신기.
- 제 7 항에 있어서,상기 수신된 신호로 부터 타이밍 신호를 발생시키는 타이밍 수단 및,상기 수신된 신호의 상기 부분의 지속 시간을 결정하도록 상기 타이밍 신호를 인가하는 수단을 포함하는 것을 특징으로 하는 AGC 전압 생성용 수신기.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/726,501 US5841820A (en) | 1996-10-07 | 1996-10-07 | Data comparison AGC system for VSB receiver |
US08/726501 | 1996-10-07 | ||
US8/726501 | 1996-10-07 | ||
PCT/US1997/017982 WO1998016041A1 (en) | 1996-10-07 | 1997-10-03 | Data comparison agc system for vsb receiver |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990067253A KR19990067253A (ko) | 1999-08-16 |
KR100294509B1 true KR100294509B1 (ko) | 2001-09-17 |
Family
ID=24918874
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980703213A KR100294509B1 (ko) | 1996-10-07 | 1997-10-03 | 잔류측파대(vsb)수신기용데이터비교자동이득제어(agc)시스템 |
Country Status (8)
Country | Link |
---|---|
US (1) | US5841820A (ko) |
JP (1) | JP2000507783A (ko) |
KR (1) | KR100294509B1 (ko) |
CN (1) | CN1112793C (ko) |
CA (1) | CA2239888C (ko) |
HK (1) | HK1017535A1 (ko) |
TW (1) | TW405324B (ko) |
WO (1) | WO1998016041A1 (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6081565A (en) * | 1998-02-05 | 2000-06-27 | Lucent Technologies Inc. | Amplitude based coarse automatic gain control circuit |
WO2000019673A1 (fr) * | 1998-09-28 | 2000-04-06 | Matsushita Electric Industrial Co., Ltd. | Recepteur a bande laterale residuelle |
KR100459760B1 (ko) * | 1998-12-30 | 2005-05-24 | 주식회사 대우일렉트로닉스 | 디지털텔레비젼수신장치의자동이득제어회로및방법 |
US6160443A (en) * | 1999-09-08 | 2000-12-12 | Atmel Corporation | Dual automatic gain control in a QAM demodulator |
KR100320481B1 (ko) * | 2000-01-27 | 2002-01-12 | 구자홍 | 자동 이득 조절 신호 발생 장치 |
US7197685B2 (en) * | 2003-01-02 | 2007-03-27 | Samsung Electronics, Co., Ltd. | Robust signal transmission in digital television broadcasting |
US7649962B2 (en) * | 2004-09-09 | 2010-01-19 | Panasonic Corporation | Phase error correction circuit |
JP5334487B2 (ja) * | 2008-07-30 | 2013-11-06 | ラピスセミコンダクタ株式会社 | 自律制御ユニット及びこれを用いた受信機 |
TWI492524B (zh) * | 2009-01-13 | 2015-07-11 | Realtek Semiconductor Corp | Gain control circuit and gain control method |
CN101814902B (zh) * | 2009-02-24 | 2013-09-04 | 瑞昱半导体股份有限公司 | 增益控制电路和增益控制方法 |
KR102494784B1 (ko) | 2015-07-28 | 2023-02-01 | 삼성전자주식회사 | 수신기 및 그 동작 방법 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4625240A (en) * | 1984-07-25 | 1986-11-25 | Eeco, Inc. | Adaptive automatic gain control |
US4747065A (en) * | 1985-10-11 | 1988-05-24 | International Business Machines Corporation | Automatic gain control in a digital signal processor |
US5267272A (en) * | 1988-10-24 | 1993-11-30 | Hughes Aircraft Company | Receiver automatic gain control (AGC) |
JP3183078B2 (ja) * | 1994-02-28 | 2001-07-03 | 三菱電機株式会社 | 制御信号生成回路、これを用いた自動利得制御回路、これを用いた受信機及びこれを用いた通信システム |
EP0702453B1 (fr) * | 1994-09-13 | 2001-12-05 | Koninklijke Philips Electronics N.V. | Circuit de commande automatique de gain et appareil muni du circuit |
US5565932A (en) * | 1994-11-08 | 1996-10-15 | Zenith Electronics Corp. | AGC system with pilot using digital data reference |
-
1996
- 1996-10-07 US US08/726,501 patent/US5841820A/en not_active Expired - Lifetime
-
1997
- 1997-10-03 KR KR1019980703213A patent/KR100294509B1/ko not_active IP Right Cessation
- 1997-10-03 CN CN97191387A patent/CN1112793C/zh not_active Expired - Lifetime
- 1997-10-03 WO PCT/US1997/017982 patent/WO1998016041A1/en active IP Right Grant
- 1997-10-03 JP JP10517649A patent/JP2000507783A/ja active Pending
- 1997-10-03 CA CA002239888A patent/CA2239888C/en not_active Expired - Lifetime
- 1997-10-06 TW TW086114568A patent/TW405324B/zh not_active IP Right Cessation
-
1999
- 1999-05-24 HK HK99102290A patent/HK1017535A1/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19990067253A (ko) | 1999-08-16 |
CN1112793C (zh) | 2003-06-25 |
US5841820A (en) | 1998-11-24 |
CA2239888C (en) | 2004-12-28 |
WO1998016041A1 (en) | 1998-04-16 |
HK1017535A1 (en) | 1999-11-19 |
CN1205147A (zh) | 1999-01-13 |
TW405324B (en) | 2000-09-11 |
JP2000507783A (ja) | 2000-06-20 |
CA2239888A1 (en) | 1998-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100296682B1 (ko) | 파이로트를 갖는 디지탈 신호용 자동 이득 제어 회로 | |
KR0170690B1 (ko) | 반송파 및 심볼타이밍 복원완료 검출회로와 그 방법 및 이를 채용한 고해상도 텔레비젼 | |
KR100378058B1 (ko) | Vsb수신기 | |
US6049361A (en) | Automatic gain control circuit and method therefor | |
KR100294509B1 (ko) | 잔류측파대(vsb)수신기용데이터비교자동이득제어(agc)시스템 | |
US6226049B1 (en) | NTSC rejection filter | |
KR20020017614A (ko) | 디지털 vsb시스템의 동기신호를 이용한 이퀄라이져 제어 방법 및 장치 | |
KR100284802B1 (ko) | 잔류측파대(vsb)수신기용동기보상자동이득제어(agc)시스템 | |
US6239848B1 (en) | HDTV receiver having fast digital IF AGC and analog RF AGC | |
US7230654B2 (en) | Channel acquisition processing for a television receiver | |
US6084642A (en) | Receiver for adjusting sync levels in VSB systems | |
JP2000506716A (ja) | 同一チャネル干渉を受けるdtv信号用受信機のチャネル等化器の動作方法 | |
JP2000174829A (ja) | Vsb受信機 | |
MXPA98004522A (en) | Data comparison agc system for vsb receiver | |
MXPA98004528A (en) | Sync compensated agc system for vsb receiver | |
MXPA99003343A (en) | Receiver for adjusting sync levels in vsb systems | |
JPH04319873A (ja) | 映像信号処理装置及びそれを用いたテレビジョン受信機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130320 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20140319 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20160318 Year of fee payment: 16 |
|
FPAY | Annual fee payment |
Payment date: 20170317 Year of fee payment: 17 |
|
EXPY | Expiration of term |