KR100294259B1 - 디스플레이모니터장치및그의전원제어방법 - Google Patents

디스플레이모니터장치및그의전원제어방법 Download PDF

Info

Publication number
KR100294259B1
KR100294259B1 KR1019960068095A KR19960068095A KR100294259B1 KR 100294259 B1 KR100294259 B1 KR 100294259B1 KR 1019960068095 A KR1019960068095 A KR 1019960068095A KR 19960068095 A KR19960068095 A KR 19960068095A KR 100294259 B1 KR100294259 B1 KR 100294259B1
Authority
KR
South Korea
Prior art keywords
power
hub
power supply
amount
osd
Prior art date
Application number
KR1019960068095A
Other languages
English (en)
Other versions
KR19980049386A (ko
Inventor
송문종
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019960068095A priority Critical patent/KR100294259B1/ko
Priority to US08/999,192 priority patent/US6049880A/en
Publication of KR19980049386A publication Critical patent/KR19980049386A/ko
Application granted granted Critical
Publication of KR100294259B1 publication Critical patent/KR100294259B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Power Sources (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 발명은 디스플레이 장치 및 이의 제어방법에 관한 것으로서, USB 허브 포트의 출력 전원량을 검출하여 검출된 출력 전원량을 화면상에 OSD(On Screen Display)로 표시할 수 있으며, 정격범위 이상일 때 허브 포트로 공급되는 전원을 차단하여 USB 허브 및 디바이스를 보호할 수 있다.

Description

디스플레이 장치 및 그의 제어 방법
본 발명은 디스플레이 장치 및 이의 제어 방법에 관한 것으로서, 구체적으로는 USB 허브 포트(USB Hub port)의 출력 전원량을 검출하여 정격범위 이상일 때 허브 포트로 공급되는 전원을 차단하며, 또한 검출된 출력 전원량을 화면상에 OSD(On Screen Display)로 표시하는 기능을 구비한 디스플레이 장치 및 그의 제어 방법에 관한 것이다.
도 1은 일반적인 컴퓨터 시스템의 구성을 보여주는 도면이다.
일반적으로, 도 1에 도시된바와 같이, 컴퓨터 시스템의 일반적인 구성은 컴퓨터 본체(4)와, 이에 연결되어 디스플레이 데이터를 제공받아 디스플레이 하는 모니터(4)와, 상기 컴퓨터 본체(2)에 연계된 입력장치로서 키보드(6)와 포인팅 디바이스(pointing device, 9), 출력장치로서 프린터(printer, 8)포함하여 구성될 수 있다. 여기에 부가적으로 다른 장치들을 연계하여 사용이 가능하다.
이 컴퓨터 시스템에 사용되는 모니터(4)는, 통상적인 접속수단으로서 디서브(D-Sub) 또는 BNC 비디오 케이블을 통하여 컴퓨터 본체(2)와 접속되어 있다. 상기 컴퓨터 본체(10)는 이 케이블을 통하여 모니터(4)로 R(red).G(green).B(blue) 비디오 신호와, 수평 및 수직 동기신호 그리고 모니터 구동에 필요한 제반 정보 신호가 제공된다.
도 2는 종래의 일반적인 모니터 회로의 구성을 보여주는 블록도이다.
도 2에 도시된바와 같이, 종래의 모니터는 크게 디서브(D-Sub, 10)와, 모니터 제어부(12)와, 비디오 신호 처리부(14)와, CRT(Cathode Ray Tube, 16)와, 편향 신호 처리부(18)와, 고압 발생부(20)와, 히터가열부(22)와, 전원 공급부(24)를 포함하여 구성된다.
상기 디서브(10)는 호스트(host)로부터 R.G.B 비디오 신호(Red Green Blue video signal)와, 수평/수직 동기 신호(Horizontal/ Vertical synchronizing signal)를 포함하는 신호를 제공받아 모니터 내부의 해당 부분으로 제공한다.
상기 비디오 신호 처리부(14)는 상기 모니터 제어부(12)의 제어신호에 의거하여 상기 디서브(10)를 통하여 입력되는 R.G.B 비디오 신호를 처리하여 상기 CRT(16)의 전자총(미도시됨)으로 제공한다. 이때 0.7Vp-p의 입력신호는 40Vp-p ∼ 120Vp-p로 증폭되어 출력된다.
상기 모니터 제어부(12)는 마이컴(MICOM)으로 구성될 수 있으며, 상기 디서브(10)를 통하여 입력된 수평/수직 동기 신호를 포함하는 모니터 구동용 정보들을 받아서 비디오 신호 처리, 영상 조정, R.G.B 컷오프 조정 등을 위한 제어 신호들을 해당 부분으로 출력하여 모니터 내부의 전반적인 제어를 담당한다.
그리고 상기 모니터 제어부(12)는 상기 수평/수직 동기 신호의 상태에 따라서 상기 전원 공급부(24)를 제어하여 절전 기능을 수행한다. 예를 들면, VESA(Video Electronics Standard Association)의 DPMS(Display Power Management Signaling) 방식에 따라 절전 기능을 수행한다. 이 DPMS 모드는 3단계의 절전 단계를 수행한다. 제1 단계는 잠시 대기 모드(standby mode)로 비디오를 블랭크(blank) 시킨다. 제2 단계는 일시 정지 모드(suspended mode)로 상기 CRT(16)의 히터의 예열 이외에는 동작을 멈추게 한다. 제3 단계는 정지모드(off mode)로 전원 전압의 소비전력을 최소화하기 위해 상기 모니터 제어부(12)에 인가되는 전원 외에는 전원 공급을 모두 차단한다.
이와같이 각 모듈별로 정격소비전력을 차등을 두어 소비 전력이 각 모듈별로 일정레벨에 맞도록 각 회로부를 선택적으로 차단하여 전원 절감효과를 이루는 것이다. 이때, 모니터 제어부(12)의 전원은 모니터의 전원이 차단되기까지 계속되며, 상기 R.G.B 비디오 신호의 상태에 따라 각 회로부를 정상상태로 복귀하게 한다
상기 편향 신호 처리부(18)는 수평/수직 동기 신호의 처리를 위한 회로와 수평/수직 발진을 위한 회로와, 수평/수직 편향 출력을 위한 회로를 포함하여 구성된다. 상기 편향 신호 처리부(18)는 모니터 제어부(12)로부터 동기신호를 제공받아 상기 CRT(16)로 수평/수직 편향 신호를 출력하며, 상기 고압 발생부(20)가 CRT(16)의 에노드(anode)에 24KV∼30KV의 고전압(high voltage)을 공급할 수 있도록 한다. 그리고 상기 고압 발생부(20)의 FBT(fly back transformer)는 상기 CRT(16)의 그리드(grid) G1, G2, G3의 전압을 공급한다.
상술한 설명에 있어서, 종래의 컴퓨터 시스템은, 도 1에 도시된 바와 같이, 키보드(6)와 모니터(4)이외에 프린터(8) 등의 기타 주변장치들이 연결될 경우에는, 그 컴퓨터 본체(2)와 주변장치들간의 콘넥터의 접속이 매우 복잡해지는 문제점이 있었다. 뿐만 아니라 그러한 종래의 컴퓨터 시스템에는 플러그&플레이(plug and play)기능이 없기 때문에 주변장치들을 연결할 때 사용자가 많은 애로를 겪게 되는 문제점이 있었다.
이러한 문제점을 해결하기 위한 많은 시도가 있었고, 그중 하나가 여러 퍼스널 컴퓨터의 제작사와 주변장치의 제작사들이 공동으로 주변장치의 접속에 대한 전기적인 통신규약(communication protocol)과 기계적인 콘넥터 구조에 대한 표준화 방식을 제안한 규칙, 즉 USB(Universal Serial Bus)를 제정하게 되었다.
현재, USB를 적용한 모니터의 출연이 계속되고 있다. 일반적으로 허브 포트에 연결된 USB 디바이스는 이를 통하여 전원을 공급받아 작동하게 되어 있다. 그러나 각각의 허브 포트를 통하여 제공되는 전원량에 대한 정보를 사용자가 알 수 없는 불편한 문제점이 있었고, 정격 범위를 초과하여 전원이 공급되는 경우에는 이를 차단하지 못함으로 여러 가지 문제점이 발생되었다.
본 발명의 목적은 상술한 문제점을 해결하기 위해 제안된 것으로서, 접속된 USB 디바이스로 공급되는 전원량을 검출하여 이를 화면상에 표시하고, 정격범위를 초과하는 경우 공급되는 전원을 차단하여 USB 디바이스를 보호할 수 있는 디스플레이장치 및 그의 제어방법을 제공하는 데 있다.
도 1은 일반적인 컴퓨터 시스템의 구성을 보여주는 도면,
도 2는 종래의 일반적인 모니터 회로의 구성을 보여주는 블록도,
도 3은 본 발명의 실시예에 따른 모니터의 회로 구성을 보여주는 블록도,
도 4는 도 3의 허브 전원 공급부의 상세 회로도,
도 5는 도 4의 허브 전원 스위칭부의 상세 회로도,
도 6은 본 발명의 실시예에 따른 제어 방법의 흐름도.
*도면의 주요 부분에 대한 부호의 설명*
2 : 컴퓨터 본체4 : 모니터
6 : 키보드8 : 프린터
9 : 포인팅 디바이스10 : 디서브
12 : 모니터 제어부14 : 비디오 신호 처리부
16 : CRT18 : 편향 신호 처리부
20 : 고압 발생부22 : 히터 가열부
24 : 전원 공급부26 : OSD부
30 : 허브 전원 공급부32 : 허브 전원 스위칭부
33 : 정전압 제어부34 : 필터부
36, 37, 38 : 허브 전원 검출부46, 47, 48 : 허브 포트
(구성)
상술한 목적을 달성하기 위한 본 발명의 특징에 의하면, 디스플레이장치는 : 외부로부터 AC 전원을 입력받아 내부의 각종 전원을 공급하는 전원 공급부와; 상기 전원 공급부로부터 전원을 공급받아 복수개의 허브 포트에 연결된 허브 디바이스로 전원을 공급하고, 상기 허브 포트로 공급되는 전원량을 검출하여 허브 전원 검출 신호를 출력하고, 허브 전원 공급 제어 신호에 의해 상기 허브 포트로 공급되는 전원을 공급/차단하는 허브 전원 공급부와; 모니터의 전반적인 제어를 수행하며, 상기 허브 전원 검출 신호를 제공받아 CRT 화면상에 각 허브 포트로 제공되는 전원량에 대한 데이터를 OSD로 출력하고, 공급되는 전원량이 정격범위 초과시 상기 허브 포트의 공급 전원을 차단하는 모니터 제어부; 상기 모니터 제어부의 출력 입력받아 화면에 OSD를 출력하는 OSD부를 포함한다.
이 실시예에 있어서, 상기 허브 전원 공급부는 상기 전원 공급부로 부터 전원을 제공받아 상기 허브 전원 공급 제어 신호에 따라 상기 허브 포트로 전원을 공급/차단하는 허브 전원 스위칭부와; 상기 허브 포트에 공급되는 전원의 전원량을 검출하여 상기 모니터 제어부로 제공하는 복수개의 허브 전원 검출부를 포함한다,
이 실시예에 있어서, 상기 허브 전원 공급부는 상기 허브 전원 스위칭부의 출력단에 연결되어 출력되는 전원의 노이즈를 제거하는 필터부를 부가적으로 포함한다.
이 실시예에 있어서, 상기 허브 전원 스위칭부는 상기 전원 공급부로 부터 제공되는 전원을 입력하여 상기 허브 포트로 제공하는 스위칭 수단과; 상기 허브 전원 공급 제어 신호를 입력받아 정전압을 출력하여 상기 스위칭 수단의 스위칭을 제어하는 정전압 제어부를 포함한다.
이 실시예에 있어서, 상기 허브 전원 검출부는 상기 허브 포트에 연결되어 입력되는 전원량을 검출하는 검출수단과; 상기 검출수단으로 부터 전원량 감지 신호를 제공받아 이를 증폭하여 상기 모니터 제어부로 출력하는 증폭수단을 포함한다.
본 발명의 다른 특징에 의하면, 복수개의 허브 포트와, 이에 전원을 공급/차단하고, 공급되는 전원의 전원량을 검출하는 허브 전원 공급부와, 상기 허브 전원 공급부를 제어하여 상기 허브 포트의 전원 공급을 제어하고 검출된 허브 공급 전원량의 데이터를 OSD 출력하는 모니터 제어부를 포함하는 디스플레이장치의 제어방법은 : 상기 허브 포트의 전원량을 감지하는 단계와; 검출된 결과를 OSD 출력할 것인가를 판단하는 단계와; OSD 출력을 할 경우, 검출된 허브 전원량의 데이터를 OSD 출력하는 단계와; OSD 출력이 필요하지 않은 경우, 검출된 각 허브 전원량이 한계값(정격범위) 이상인가를 판단하는 단계와; 한계값 이상인 경우, 상기 허브 포트로 공급되는 전원을 차단하는 단계를 포함한다.
(작용)
이상과 같은 본 발명의 디스플레이 장치 및 그의 제어 방법에 의하면, 허브 포트를 통하여 제공되는 전원량을 검출하여 화면상에 OSD 표시할 수 있으며, 정격범위를 초과하는 경우 이의 전원 공급을 차단한다.
(실시예)
이하 본 발명의 실시예를 첨부된 도면에 의거하여 상세히 설명한다.
도 3은 본 발명의 실시예에 따른 모니터의 회로 구성을 보여주는 블록도이다. 도 3에서 도 2에 도시된 구성 부분과 동일한 기능을 갖는 구성 부분은 동일한 참조 번호를 병기하고 그의 설명은 생략한다.
도 3을 참조하면, 본 발명의 실시예에 따른 모니터의 회로 구성은 크게 디서브(D-Sub, 10)와, 모니터 제어부(12)와, 비디오 신호 처리부(14)와, CRT(Cathode Ray Tube, 16)와, 편향 신호 처리부(18)와, 고압 발생부(20)와, 히터가열부(22)와, 전원 공급부(24)와, OSD부(26)와, 허브 전원 공급부(30)를 포함하여 구성된다. 상기 허브 전원 공급부(30)의 상세한 회로도가 첨부 도면 도 4에 도시되어 있다.
도 4에 도시된바와 같이, 상기 허브 전원 공급부(30)는 허브 전원 스위칭부(32)와, 필터부(34)와, 복수개의 허브 전원 검출부(36, 37, 38)를 포함하여 구성된다. 상기 허브 전원 스위칭부(32)의 상세한 회로가 첨부 도면 도 5에 도시되어 있다.
도 5에 도시된바와 같이, 상기 허브 전원 스위칭부(32)는 상기 전원 공급부(30)에서 공급되는 전원을 상기 각각의 허브 포트(46, 47, 48)로 공급하는 트랜지스터(TR)와, 상기 모니터 제어부(12)의 허브 전원 공급 제어 신호에 따라 상기 트랜지스터(TR)의 스위칭을 제어하는 정전압 제어부(33)를 포함하여 구성된다. 그리고 상기 정전압 제어부(33)의 각 부분에 연결된 캐패시터 C1, C3 그리고 저항 R1, R2와, 상기 트랜지스터(TR)의 에미터 단자에 연결된 정전압 캐패시터 C3를 더욱 포함하여 구성된다.
다시, 상기 허브 전원 공급부(30)는 상기 전원 공급부(24)로부터 제공되는 전원을 상기 모니터 제어부(12)의 제어에 따라 공급/차단한다. 상기 필터부(34)는 각각의 허브 포트(46, 47, 48)로 제공되는 전원의 노이즈를 제거한다. 그리고 상기 허브 전원 검출부(36, 37, 38)는 각각의 허브 포트(46, 47, 48)로 제공되는 전원량을 검출하여 상기 모니터 제어부(12)로 제공한다. 상기 모니터 제어부(12)는 제공받은 각각의 허브 전원량에 대한 데이터를 상기 OSD부(26)를 통해 CRT(16)상에 OSD로 출력할 수 있다.
OSD(On Screen Display)란, 현재 CRT상에 화면 출력이 이루어지고 있는 중에 현재의 화면 출력과는 독립적으로 화면 출력이 이루어 질 수 있는 기능을 말한다. 다시 말하면 현재 출력되는 화면상의 일부분(또는 전체)에 오버-랩(over-lap)되어 OSD 화면이 출력되는 기능을 말한다.
다시, 상기 모니터 제어부(12)는 검출된 출력 전원량이 정상적인 출력 전원량 보다 초과하고 있는가, 즉 정격범위 이상인가를 판단하여 이상일 경우는 상기 전원 공급부(24)를 통해 각각의 허브 포트(46, 47, 48)로 공급되는 전원을 차단한다.
다음은 이상과 같은 모니터의 제어 방법에 대하여 첨부 도면 도 6을 참조하여 상세히 설명하면 다음과 같다.
도 6을 참조하면, 단계 S100에서 각 허브 포트(46, 47, 48)의 전원량을 감지한다. 즉, 모니터 제어부(12)는 각각의 허브 전원 검출부(36, 37, 38)를 통해 전원량을 검출한다.
이어 검출된 결과를 OSD 출력할 것인가를 판단한다. 예컨대, 사용자로부터 현재 허브 전원량의 OSD 디스플레이 요구가 있었는가를 판단한다. OSD 출력을 할 경우는 단계 S120으로 진행하여 검출된 허브 전원량의 데이터를 OSD 출력하고, OSD 출력이 필요하지 않은 경우는 단계 S130으로 진행하여 검출된 각 허브 전원량이 한계값(정격범위) 이상인가를 판단한다.
한계값 이상인 경우는 단계 S140으로 진행하여 상기 허브 포트(46, 47, 48)로 공급되는 전원을 차단하고, 이하인 경우는 단계 S150으로 진행하여, 소정의 해당되는 제어를 계속 수행한다.
이상과 같은 본 발명에 의하면, 사용자는 OSD 화면을 통하여 현재 각 허브 포트로 공급되는 전원량을 확인할 수 있으며, 각 허브 포트로 제공되는 전원량이 정격범위를 초과하는 경우는 공급되는 전원을 차단하여 무리한 전원 공급으로 인한 USB 디바이스가 손상되는 것을 방지할 수 있게 된다.

Claims (6)

  1. 외부로부터 AC 전원을 입력받아 내부의 각종 전원을 공급하는 전원 공급부(24)와;
    상기 전원 공급부(24)로부터 전원을 공급받아 복수개의 허브 포트(46, 47, 48)에 연결된 허브 디바이스로 전원을 공급하고, 상기 허브 포트(46, 47, 48)로 공급되는 전원량을 검출하여 허브 전원 검출 신호를 출력하고, 허브 전원 공급 제어 신호에 의해 상기 허브 포트(46, 47, 48)로 공급되는 전원을 공급/차단하는 허브 전원 공급부(30)와;
    모니터의 전반적인 제어를 수행하며, 상기 허브 전원 검출 신호를 제공받아 CRT(16) 화면상에 각 허브 포트(46, 47, 48)로 제공되는 전원량에 대한 데이터를 OSD로 출력하고, 공급되는 전원량이 정격범위 초과시 상기 허브 포트(46, 47, 48)의 공급 전원을 차단하는 모니터 제어부(12);
    상기 모니터 제어부(12)의 출력 입력받아 화면에 OSD를 출력하는 OSD부(26)를 포함하는 것을 특징으로 하는 디스플레이장치.
  2. 제1항에 있어서,
    상기 허브 전원 공급부(30)는 상기 전원 공급부(24)로 부터 전원을 제공받아 상기 허브 전원 공급 제어 신호에 따라 상기 허브 포트(46, 47, 48)로 전원을 공급/차단하는 허브 전원 스위칭부(32)와;
    상기 허브 포트(46, 47, 48)에 공급되는 전원의 전원량을 검출하여 상기 모니터 제어부(12)로 제공하는 복수개의 허브 전원 검출부(36, 37, 38)를 포함하는 것을 특징으로 하는 디스플레이장치.
  3. 제2항에 있어서,
    상기 허브 전원 공급부(30)는 상기 허브 전원 스위칭부(32)의 출력단에 연결되어 출력되는 전원의 노이즈를 제거하는 필터부(34)를 부가적으로 포함하는 것을 특징으로 하는 디스플레이장치.
  4. 제2항에 있어서,
    상기 허브 전원 스위칭부(32)는 상기 전원 공급부(24)로 부터 제공되는 전원을 입력하여 상기 허브 포트(46, 47, 48)로 제공하는 스위칭 수단(TR)과;
    상기 허브 전원 공급 제어 신호를 입력받아 정전압을 출력하여 상기 스위칭 수단(TR)의 스위칭을 제어하는 정전압 제어부(33)를 포함하는 것을 특징으로 하는 디스플레이 장치.
  5. 제2항에 있어서,
    상기 허브 전원 검출부(36, 37, 38)는 상기 허브 포트(46, 47, 48)에 연결되어 입력되는 전원량을 검출하는 검출수단(R11, 14)과;
    상기 검출수단(R11, R14)으로 부터 전원량 감지 신호를 제공받아 이를 증폭하여 상기 모니터 제어부(12)로 출력하는 증폭수단(OP1, OP2, OP3)을 포함하는 것을 특징으로 하는 디스플레이 장치.
  6. 복수개의 허브 포트(46, 47, 48)와, 이에 전원을 공급/차단하고, 공급되는 전원의 전원량을 검출하는 허브 전원 공급부(30)와, 상기 허브 전원 공급부(30)를 제어하여 상기 허브 포트(46, 47, 48)의 전원 공급을 제어하고 검출된 허브 공급 전원량의 데이터를 OSD 출력하는 모니터 제어부(12)를 포함하는 디스플레이장치의 제어방법에 있어서:
    상기 허브 포트(46, 47, 48)의 전원량을 감지하는 단계(S100)와;
    검출된 결과를 OSD 출력할 것인가를 판단하는 단계(S110)와;
    OSD 출력을 할 경우, 검출된 허브 전원량의 데이터를 OSD 출력하는 단계(S120)와;
    OSD 출력이 필요하지 않은 경우, 검출된 각 허브 전원량이 한계값(정격범위) 이상인가를 판단하는 단계(S130)와;
    한계값 이상인 경우, 상기 허브 포트(46, 47, 48)로 공급되는 전원을 차단하는 단계(S140)를 포함하는 것을 특징으로 하는 디스플레이장치의 제어방법.
KR1019960068095A 1996-12-19 1996-12-19 디스플레이모니터장치및그의전원제어방법 KR100294259B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019960068095A KR100294259B1 (ko) 1996-12-19 1996-12-19 디스플레이모니터장치및그의전원제어방법
US08/999,192 US6049880A (en) 1996-12-19 1997-12-19 Computer display monitor apparatus and method for controlling power thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960068095A KR100294259B1 (ko) 1996-12-19 1996-12-19 디스플레이모니터장치및그의전원제어방법

Publications (2)

Publication Number Publication Date
KR19980049386A KR19980049386A (ko) 1998-09-15
KR100294259B1 true KR100294259B1 (ko) 2001-07-12

Family

ID=19489311

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960068095A KR100294259B1 (ko) 1996-12-19 1996-12-19 디스플레이모니터장치및그의전원제어방법

Country Status (2)

Country Link
US (1) US6049880A (ko)
KR (1) KR100294259B1 (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7743262B2 (en) * 1997-07-15 2010-06-22 Silverbrook Research Pty Ltd Integrated circuit incorporating protection from power supply attacks
US6816968B1 (en) * 1998-07-10 2004-11-09 Silverbrook Research Pty Ltd Consumable authentication protocol and system
TW420782B (en) * 1998-10-14 2001-02-01 Novatek Microelectronics Corp A transmission system with Universal Serial Bus (USB)
US6690337B1 (en) 1999-06-09 2004-02-10 Panoram Technologies, Inc. Multi-panel video display
JP2001109418A (ja) * 1999-10-04 2001-04-20 Mitsubishi Electric Corp 画像表示装置およびその制御方法
US6633921B1 (en) * 2000-01-06 2003-10-14 Aten International Co. Ltd. Intelligent network connecting apparatus
US7076670B1 (en) * 2000-09-07 2006-07-11 Apple Computer, Inc. Two stage power supply circuit for independently supplying power to first and second components of a digital processing system
TW504112U (en) * 2001-12-21 2002-09-21 Coretronic Corp Digital television with a digital camera combining device
US6661188B2 (en) 2002-04-19 2003-12-09 Thomson Licensing S.A. Cathode ray tube filament voltage control with a multifrequency deflection scanner
US20040252114A1 (en) * 2003-06-11 2004-12-16 Steve Lin Power supply system for flat panel display and method for the same
TWM240626U (en) * 2003-06-13 2004-08-11 Aviquest Technology Co Ltd Integrated flat display
US20050073518A1 (en) * 2003-10-02 2005-04-07 Raymond Bontempi Method and system for detecting a power status of a display device
US7669061B2 (en) * 2003-10-06 2010-02-23 Power Monitors, Inc. System and method for providing for remote monitoring and controlling of voltage power transmission and distribution devices
KR100581871B1 (ko) 2003-10-22 2006-05-22 삼성에스디아이 주식회사 Usb 허브를 가지는 플라즈마 표시장치 조립체
CN100592242C (zh) * 2004-08-13 2010-02-24 鸿富锦精密工业(深圳)有限公司 具usb接口的显示装置
KR100790035B1 (ko) * 2005-08-31 2008-01-02 엘지전자 주식회사 전원제어장치 및 방법
JP2010516222A (ja) * 2007-01-09 2010-05-13 パワー モニターズ インコーポレイテッド スマート回路ブレーカの方法及び装置
KR20080088854A (ko) * 2007-03-30 2008-10-06 삼성전자주식회사 회로 기판 및 이를 포함하는 액정 표시 장치
US7969159B2 (en) * 2007-07-25 2011-06-28 Power Monitors, Inc. Method and apparatus for an electrical conductor monitoring system
WO2009111386A2 (en) * 2008-03-04 2009-09-11 Power Monitors, Inc. Method and apparatus for a voice-prompted electrical hookup
KR20090113016A (ko) * 2008-04-25 2009-10-29 삼성전자주식회사 디스플레이 장치 및 이를 적용한 디스플레이 전원공급방법
US8773108B2 (en) * 2009-11-10 2014-07-08 Power Monitors, Inc. System, method, and apparatus for a safe powerline communications instrumentation front-end
US10060957B2 (en) 2010-07-29 2018-08-28 Power Monitors, Inc. Method and apparatus for a cloud-based power quality monitor
EP2413105B1 (en) 2010-07-29 2017-07-05 Power Monitors, Inc. Method and apparatus for a demand management monitoring system
CN102915078A (zh) * 2011-08-04 2013-02-06 鸿富锦精密工业(深圳)有限公司 具ps/2键盘接口的显示器及支持所述显示器的主板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910017712A (ko) * 1990-03-09 1991-11-05 고희정 전원공급의 과도현상 보호회로
KR950004766A (ko) * 1993-07-27 1995-02-18 김광호 네트워크 시스템의 자동 선로감지장치 및 방법

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4373183A (en) * 1980-08-20 1983-02-08 Ibm Corporation Bus interface units sharing a common bus using distributed control for allocation of the bus
US4395710A (en) * 1980-11-26 1983-07-26 Westinghouse Electric Corp. Bus access circuit for high speed digital data communication
US4528662A (en) * 1983-10-07 1985-07-09 United Technologies Automotive, Inc. Multiplex control system having enhanced integrity
EP0498494B1 (en) * 1991-02-04 1997-12-10 Koninklijke Philips Electronics N.V. A data communication system based on a serial bus and a monitor station for use with such system
JPH05210481A (ja) * 1991-09-18 1993-08-20 Ncr Internatl Inc 直接アクセス式ビデオバス
US5485458A (en) * 1993-03-05 1996-01-16 Apple Computer, Inc. Bus interconnect circuit including port control logic for a multiple node communication network
JPH0784686A (ja) * 1993-06-30 1995-03-31 Canon Inc 携帯型ペン入力コンピュータ装置
JP3453808B2 (ja) * 1993-09-29 2003-10-06 ミノルタ株式会社 データ伝送方法
US5596756A (en) * 1994-07-13 1997-01-21 Advanced Micro Devices, Inc. Sub-bus activity detection technique for power management within a computer system
BR9509458A (pt) * 1994-10-31 1998-01-06 Intel Corp M&A para permutar dados estado e comandos sobre uma montagem serial hierárquica usando pacotes de comunicação
US5621901A (en) * 1994-10-31 1997-04-15 Intel Corporation Method and apparatus for serial bus elements of an hierarchical serial bus assembly to electrically represent data and control states to each other
US5615404A (en) * 1994-10-31 1997-03-25 Intel Corporation System having independently addressable bus interfaces coupled to serially connected multi-ported signal distributors generating and maintaining frame based polling schedule favoring isochronous peripherals
US5623610A (en) * 1994-10-31 1997-04-22 Intel Corporation System for assigning geographical addresses in a hierarchical serial bus by enabling upstream port and selectively enabling disabled ports at power on/reset
US5675809A (en) * 1995-02-10 1997-10-07 Ncr Corporation Voltage control circuit for a dual voltage bus computer system
US5537026A (en) * 1995-04-26 1996-07-16 Emerson Electric Co. Method and apparatus for power controller operation using master and slave firing units
US5675813A (en) * 1995-10-26 1997-10-07 Microsoft Corporation System and method for power control in a universal serial bus
US5871368A (en) * 1996-11-19 1999-02-16 Intel Corporation Bus connector

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910017712A (ko) * 1990-03-09 1991-11-05 고희정 전원공급의 과도현상 보호회로
KR950004766A (ko) * 1993-07-27 1995-02-18 김광호 네트워크 시스템의 자동 선로감지장치 및 방법

Also Published As

Publication number Publication date
US6049880A (en) 2000-04-11
KR19980049386A (ko) 1998-09-15

Similar Documents

Publication Publication Date Title
KR100294259B1 (ko) 디스플레이모니터장치및그의전원제어방법
US5938770A (en) Display apparatus for computer system
US6085326A (en) Apparatus and method for displaying DPMS mode status using an OSD circuit
US5745105A (en) Power saving apparatus and method of a monitor
KR19980044732A (ko) 컴퓨터 시스템에서의 dpms 모드 표시장치 및 표시방법
KR100713849B1 (ko) 디스플레이장치 및 그 제어방법
KR19980020002A (ko) 모니터의 통신장치 및 방법
US6034729A (en) Monitor protection system
US6859200B2 (en) Display apparatus and control method
JP3268265B2 (ja) BNC/D−Sub自動選択回路および方法
KR100923201B1 (ko) 모니터 자기 진단 장치와 자기 진단 방법
AU670987B2 (en) Power saving apparatus for a monitor and method therefor
KR19990003854A (ko) 디스플레이 장치의 전력최소화 방법 및 이를 이용한 장치
KR200172659Y1 (ko) 입력전원 이상상태 표시기능 및 입력전원 보호기능을 갖는모니터
US6141627A (en) Method and apparatus for controlling power consumption in a tilt correcting coil
KR100528478B1 (ko) 디스플레이 장치와 그것의 동기신호 판별장치 및 판별방법
KR200155998Y1 (ko) 동기신호의 판별에 의한 오버 레이지 제한 회로
JP2005084116A (ja) 映像表示装置
KR200172522Y1 (ko) 컴퓨터 시스템에서의 디피엠에스 모드 표시장치
KR0153662B1 (ko) 디스플레이장치에 있어서 오동작 방지회로
KR200179721Y1 (ko) 영상표시기기의 비디오 뮤트회로
KR19980085009A (ko) 채터링(Chattering)노이즈에 의한 키 오동작 방지 장치 및 방법
KR100447187B1 (ko) 모니터의 씨알티 보호 회로
JPH07219470A (ja) ディスプレイ保護装置
KR100267984B1 (ko) 절전형 티브이

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20120329

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20130328

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee