KR100285602B1 - 내부호 경로를 개선한 타임스위치 보드 - Google Patents

내부호 경로를 개선한 타임스위치 보드 Download PDF

Info

Publication number
KR100285602B1
KR100285602B1 KR1019990006438A KR19990006438A KR100285602B1 KR 100285602 B1 KR100285602 B1 KR 100285602B1 KR 1019990006438 A KR1019990006438 A KR 1019990006438A KR 19990006438 A KR19990006438 A KR 19990006438A KR 100285602 B1 KR100285602 B1 KR 100285602B1
Authority
KR
South Korea
Prior art keywords
voice data
switch board
time switch
subscriber
call
Prior art date
Application number
KR1019990006438A
Other languages
English (en)
Other versions
KR20000056793A (ko
Inventor
김준식
한상조
강명숙
Original Assignee
박원배
주식회사한화
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박원배, 주식회사한화 filed Critical 박원배
Priority to KR1019990006438A priority Critical patent/KR100285602B1/ko
Publication of KR20000056793A publication Critical patent/KR20000056793A/ko
Application granted granted Critical
Publication of KR100285602B1 publication Critical patent/KR100285602B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/64Distributing or queueing
    • H04Q3/66Traffic distributors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Telephonic Communication Services (AREA)

Abstract

본 발명은 교환기내의 접근 스위칭 서브시스템(ASS)의 구성요소중 하나인 타임스위치 보드차원에서 내부호에 대한 경로를 수용할 수 있도록 구현한 타임스위치 보드를 제공하기 위한 것이다. 이를 위하여, 본 발명에 따른 타임스위치 보드는 내부호에 의한 음성데이타 발생시 병렬형태로 변환하는 멀티플렉서(211 또는 255), 멀티플렉서로(211 또는 255)부터 출력되는 음성데이타를 저장하고 해당되는 접근 스위칭 서브시스템의 프로세서(200)에 의해 제어되어 발생되는 수신측 가입자의 채널관련 정보에 의해 독출된 음성데이타를 출력하는 음성데이타 메모리(213 또는 251), 음성데이타 메모리(213 또는 251)로부터 출력되는 음성데이타를 직렬형태로 변환하여 수신측 가입자에게 전송하는 디멀티플렉서(214 또는 252) 순으로 내부호 경로가 형성되도록 구현된다. 따라서, 내부호에 대한 호접속율을 100% 지원할 수 있고, 내부호에 대한 경로를 간소화함에 따라 오류발생 가능성을 낮출 수 있다.

Description

내부호 경로를 개선한 타임스위치 보드 {TIME SWITCH BOARD IMPROVED THE PATH FOR INTRA JUNCTOR CALL}
본 발명은 교환기에 있어서 접근 스위칭 서브시스템(Access Switching Subsystem, 이하 ASS라고 약함)내의 타임스위치 보드에 관한 것으로서, 특히, 내부호(Intra Junctor Call 또는 Intra Call) 경로(Path)를 개선한 타임스위치 보드에 관한 것이다.
잘 알려진 바와 같이 대용량 교환기에는 다수의 ASS가 구비되어 있는데, 동일한 ASS내에서 가입자간에 음성데이타를 송수신하게 되는 경우를 내부호라고 하고, 공간분할 스위치(Space SWitch)를 통해 서로 다른 ASS에 수용되어 있는 가입자간에 음성데이타를 송수신하게 되는 경우를 외부호(Inter Call)라고 한다.
상술한 내부호와 외부호를 모두 수용할 수 있도록, 기존의 교환기내의 ASS에는 도 1에 도시된 바와 같은 인터페이스 보드(Interface Board)(130)와 타임스위치 보드(110, 150)가 구비되어 있다.
도 1은 2개의 타임스위치 보드가 구비된 경우를 예시한 것으로, 해당되는 ASS의 전반적인 기능을 제어하는 프로세서(100), 프로세서(100)에 의해 제어되어 미도시된 가입자 또는 링크로부터 전송되는 음성데이타와 가입자 또는 링크로 음성데이타를 전송할 수 있는 경로를 제공하는 타임스위치보드(110, 150), 프로세서(100)에 의해 제어되어 타임스위치 보드(110, 150)의 타임슬롯 교체(Time Slot Interchange)동작을 제어하고 내부호 및 부가 기능 처리시 경로를 제공하는 인터페이스 보드(130), 프로세서(100)에 의해 제어되어 가입자가 원하는 부가 기능에 상당하는 정보를 제공하는 부가 기능 제공부(140)로 구성된다.
타임스위치 보드(110)는 멀티플렉서(MUX, 111), 순서 재배열부(Hierarchy Channel, H-C라고 약하기도 함)(112, 120), 음성데이타 메모리(Speech Memory, S-M이라고 약하기도 함)(113, 114, 115, 119), 버스 인터페이스부(117), 제어 메모리(Control Memory, C-M이라 약하기도 함)(118) 및 디멀티플렉서(DMUX, 116)로 구성되고, 타임스위치 보드(150)도 상술한 타임스위치 보드(110)와 동일하게 구성된다. 인터페이스 보드(130)는 버스 인터페이스부(134), 제어 메모리(135, 136), 디멀티플렉서(131), 멀티플렉서(132), 및 순서 재배열부(133)로 구성된다. 특히, 인터페이스 보드(130)내의 멀티플렉서(131)와 디멀티플렉서(132)는 수용가능한 채널을 내부호를 위한 채널(Intra Junctor CH, 이하 IJ CH이라고 약함)과 부가기능 수행에 따른 음성데이타를 제공하기 위한 채널로 나누어 운영되도록 구성된다.
이와 같이 구성된 ASS는 해당 호가 내부호인지 외부호인지 부가기능 처리를 위한 것인지에 따라 각각 별도의 경로를 설정하여 운영하는데, 내부호인 경우에는 다음과 같이 경로를 설정하여 운영한다.
즉, 타임스위치 보드(110)에 수용되어 있는 가입자가 동일한 타임스위치보드(110)에 수용되어 있는 다른 가입자로의 내부호를 요구한 경우에, 프로세서(100)는 요구된 호에 대한 번호번역결과를 토대로, 인터페이스 보드(130)로 해당되는 IJ CH에 관련된 정보를 제공하고, 해당되는 타임스위치 보드(110)로 수신측 가입자의 음성데이타 채널에 관련된 정보를 제공한다.
이에 따라, 인터페이스 보드(130)내의 버스 인터페이스부(134)에서 프로세서(100)로부터 인가된 IJ CH에 관련된 정보를 제어메모리(135)에 저장할 수 있는 형태로 변환시킨 뒤, 제어메모리(135)로 전송하여 제어 메모리(135)의 저장정보를 갱신(Update)한다. 타임스위치 보드(110)는 버스 인터페이스부(117)에서 인가된 수신측 가입자의 음성데이타 채널에 관련된 정보를 제어 메모리(118)에 저장할 수 있는 형태로 변환시킨 뒤, 제어 메모리(118)로 전송하여 제어 메모리(118)의 저장정보를 갱신(Update)한다. 이와 같이 제어 메모리(118, 135)에 대한 갱신으로 해당되는 송신측 가입자와 수신측 가입자간의 내부호를 진행할 수 있는 조건이 설정된다.
한편, 해당되는 송신측 가입자로부터의 음성데이타가 타임스위치 보드(110)로 인가되면, 멀티플렉서(111)는 2.048Mbps의 8비트 직렬형태로 인가되는 음성데이타를 8.192Mbps의 병렬형태로 변환한 뒤, 순서 재배열부(112)로 전송한다. 순서 재배열부(112)는 멀티플렉서(111)에서의 데이타 변환작업으로 인해 발생된 전달지연(Propagation Delay)을 보상하기 위한 재배열처리를 한다. 즉, 순서 재배열부(112)는 병렬형태로 변환되어 전송되는 음성데이타가 프레임 동기(FP)에 일치되도록 전송순서를 재배열한다. 재배열된 음성데이타는 음성데이타 메모리(113)로 전송된다.
음성데이타 메모리(113)는 순서 재배열부(112)로부터 전송된 음성데이타를 순차적으로 저장한다. 이에 따라 송신측 가입자에게 할당된 채널이 '0'인 경우에, 해당되는 음성데이타는 음성데이타 메모리(113)의 '0'번지 영역에 저장된다.
이와 같이 저장된 음성데이타는 인터페이스 보드(130)내에 구비되어 있는 제어 메모리(135)에 의해 제어되어 독출된다. 즉, 음성데이타 메모리(113)는 듀얼포트 메모리 구조를 가지므로, 제어 메모리(135)로부터 IJ CH에 관련된 정보가 제공되면, 제공된 IJ CH에 관련된 정보를 어드레스로 하여 해당되는 음성데이타를 독출한다. 독출된 음성데이타는 인터페이스 보드(130)로 전송된다. 이로써 타임스위치 보드(110)로 인가된 음성데이타는 1차에 걸친 타임슬롯 교체(Interchange)가 이루어진 것이다.
인터페이스 보드(130)는 음성데이타 메모리(113)로부터 전송된 음성데이타를 직렬형태로 변환한 뒤, 해당되는 IJ CH을 경유하여 멀티플렉서(132)로 전송하고, 멀티플렉서(132)는 직렬형태의 음성데이타를 병렬로 다시 변환시켜 출력한다. 출력된 음성데이타는 순서 재배열부(133)로 전송된다. 순서 재배열부(133)는 상술한 순서 재배열부(112)에서와 같이 멀티플렉서(132)에서 발생된 전달지연을 보상하기 위해, 인가되는 음성데이타에 대한 전송순서를 재배열한 뒤, 타임스위치 보드(110)로 전송한다.
타임스위치 보드(110)는 순서 재배열부(133)로부터 전송되는 음성데이타를 음성데이타 메모리(115)에 순차적으로 저장시킨다. 음성데이타 메모리(115)에 저장된 음성데이타는 타임스위치 보드(110)내에 구비되어 있는 제어 메모리(118)로부터 제공되는 수신측 가입자의 채널에 관련된 정보에 의해 독출된다. 즉, 상술한 음성데이타 메모리(113)와 같이 제어 메모리(118)로부터 전송되는 수신측 가입자의 채널에 관련된 정보를 어드레스로 하여 저장된 음성데이타를 독출한다. 독출된 음성데이타는 디멀티플렉서(116)로 전송된다. 이로써, 송신측 가입자가 송출한 음성 데이타는 2차 타임슬롯 교체가 이루어진 것이다.
디멀티플렉서(116)는 인가된 음성데이타를 2.048Mbps의 8비트 직렬형태로 변환시켜 미도시된 수신측 가입자에게 전송한다.
또한, 동일한 ASS내에 구비되어 있는 서로 상이한 타임스위치 보드에 수용된 가입자간에 내부호를 진행하는 경우에도 상술한 동일한 타임스위치 보드에 수용된 가입자간에 내부호를 진행하는 경우와 마찬가지로 2차례에 걸친 타임슬롯 교체과정을 거치게 된다.
예를 들어 타임스위치 보드(110)에 수용되어 있는 가입자와 타임스위치 보드(150)에 수용되어 있는 가입자간에 내부호가 설정된 경우에, 타임스위치 보드(110)에 수용되어 있는 가입자로부터 발생된 음성 데이타는 멀티플렉서(111)→순서 재배열부(112)→음성데이타 메모리(113)→디멀티플렉서(131)→해당되는 IJ CH→멀티플렉서(132)→순서 재배열부(133)→타임스위치 보드(150)내의 미도시된 음성데이타 메모리→타임스위치 보드(150)내의 미도시된 디멀티플렉서 순으로 타임스위치 보드(150)에 수용되어 있는 해당 가입자에게 전송된다.
이와 같이 기존에는 내부호 처리시, 음성데이타를 발생한 가입자의 채널에서 IJ CH로 변환한 뒤, 다시 IJ CH에서 해당 음성데이타를 수신할 가입자의 채널로 변환하는 2차례에 걸친 타임슬롯 교체로 발생된 음성데이타를 전송하도록 되어 있어 제어구조가 복잡한 단점이 있다.
뿐만 아니라, 인터페이스 보드(130)내의 IJ CH은 192 CH 내지 384 CH로 제한되어 있어, 해당되는 ASS내에서 발생된 내부호가 IJ CH이 수용할 수 있는 채널수를 초과하는 경우에, 기존의 교환기는 링크(Link)채널을 점유한 외부호 경로를 이용하도록 구현되어 있다.
즉, 인터페이스 보드(130)내에 설정되어 있는 IJ CH중 유휴한 채널(Idle CH)이 전혀 존재하지 않으면, 프로세서(100)는 외부호 처리시 이용하는 경로를 통해 해당되는 내부호가 처리되도록 인터페이스 보드(130)와 해당되는 타임스위치 보드로 해당 채널에 관련된 정보를 제공한다. 이후 설명의 편의를 위하여 해당되는 타임스위치 보드는 (110)으로 한다.
프로세서(100)로부터 제공되는 정보에 의해 제어 메모리(136)와 제어 메모리(118)의 정보는 갱신되고, 갱신된 채널관련 정보에 의해 타임스위치 보드(110)내의 음성데이타 메모리들(114, 119)에 대한 독출모드가 제어된다. 이에 따라 내부호임에도 불구하고, 가입자로부터 발생된 음성 데이타의 전송경로는 멀티플렉서(111)→순서 재배열부(112)→음성데이타 메모리(114)→링크→공간분할 스위치(미도시됨)→링크→순서 재배열부(120)→음성데이타 메모리(119)→디멀티플렉서 (116) 순으로 설정되어 운영된다.
그러나, 링크 경로를 통해 처리가능한 내부호는 하나의 타임스위치 보드가 1024채널을 수용할 수 있도록 설계된 교환기의 경우에 493호가 된다. 이러한 제한은 실제 외부호의 호접속율을 어느 정도 유지하기 위해서이다. 따라서 하나의 타임스위치 보드가 상술한 바와 같이 1024채널을 수용할 수 있도록 설계된 교환기의 경우에 하나의 ASS에서 수용할 수 있는 내부호는 총 685호 내지 877호가 되므로, 도 1에 도시된 바와 같이 2개의 타임스위치 보드가 구비된 경우에 발생될 수 있는 최대 내부호는 2048호로 1171 내지 1363호의 내부호는 지원할 수 없게 된다. 즉, 하나의 ASS에서 발생된 내부호가 877호를 초과하는 경우에, 해당되는 내부호는 블럭킹(Blocking)되어 내부호에 대한 호접속율을 100% 지원하지 못하는 문제가 있다.
그리고, 상술한 바와 같이 493호는 외부호가 처리되는 경로를 이용하여 지원하므로 상대적으로 외부호의 호접속율을 저하시키는 요인이 되며, 외부호 경로를 이용할 경우에 실제 내부호 경로에 비해 장거리 경로를 경유함으로 오류가 발생될 가능성이 증가하게 된다.
본 발명은 상술한 문제를 해결하기 위하여 안출한 것으로, 교환기에 있어서 내부호 경로에 대한 제어구조를 간소화할 수 있도록 내부호 경로를 개선한 타임스위치 보드를 제공하는데 그 목적이 있다.
본 발명의 다른 목적은, 교환기에 있어서 1회의 타임슬롯 교체로 내부호 처리가 가능하도록 내부호 경로를 개선한 타임스위치 보드를 제공하는데 있다.
본 발명의 또 다른 목적은 외부호의 호접속율 증대 및 내부호의 호접속율을 100% 지원할 수 있도록 내부호 경로를 개선한 타임스위치 보드를 제공하는데 있다.
상기 목적들을 달성하기 위하여 본 발명에 따른 타임 스위치 보드는, 프로세서, 적어도 1개 이상의 타임스위치 보드와 프로세서에 의해 제어되어 타임스위치 보드의 스위칭을 제어하는 인터페이스 보드를 구비한 접근 스위칭 서브시스템에 있어서, 타임 스위치보드에 수용되어 있는 임의의 송신측 가입자로부터 타임스위치보드 또는 접근 스위칭 서브시스템내의 다른 타임스위치보드에 수용되어 있는 임의의 수신측 가입자로의 내부호를 위한 음성데이타가 송출되면, 1회의 타임슬롯 교체로 음성데이타를 임의의 수신측 가입자로 전송하도록 내부호에 대한 음성데이타 전송경로를 설정하는 것을 특징으로 한다.
도 1은 종래의 타임스위치 보드를 구비한 접근 스위칭 서브시스템(ASS)의 기능블럭도이고,
도 2는 본 발명에 따른 타임스위치 보드를 구비한 접근 스위칭 서브시스템의 기능블럭도이다.
<도면의 주요부분에 대한 부호의 설명>
200 : 프로세서
210, 250 : 타임스위치 보드
230 : 인터페이스 보드
211, 235, 255 : 멀티플렉서(MUX)
212, 218, 236, 256 : 순서 재배열부(H-C)
213, 217, 219, 220, 221, 251 : 음성데이타 메모리(S-M)
215, 231, 253 : 버스 인터페이스부
216, 232, 233, 254 : 제어 메모리(C-M)
240 : 부가기능 제공부
이하, 본 발명에 따른 실시예에 대하여 상세하게 설명하기로 한다.
도 2는 본 발명에 따른 타임 스위치보드를 2개 구비한 교환기내의 접속 스위칭 서브시스템의 기능블럭도로서, 프로세서(200), 타임스위치 보드(210, 250), 인터페이스 보드(230), 부가기능 제공부(240)로 구성된다.
프로세서(200)는 해당되는 ASS내의 기능을 제어하는 것으로 일반적으로 ASP(Access Switching Processor)로 알려진 프로세서에 상당한다. 이 프로세서(200)는 해당되는 ASS가 수용하는 임의의 가입자로부터 호가 요구된 경우에, 기존과 동일한 호처리 절차를 걸쳐 번호번역이 완료되면, 번호번역된 결과데이타를 토대로 내부호인지 외부호지를 판단하고, 판단된 결과에 따라 인터페이스 보드(230)와 타임스위치 보드(210, 250)에서 이루어지는 스위칭을 제어하기 위하여 제어 메모리(216, 232, 233, 254)의 정보를 갱신한다. 갱신하기 위한 정보는 버스 인터페이스부(215, 231, 253)를 통해 전송된다. 버스 인터페이스부(215, 231, 253)는 프로세서(200)로부터 전송되는 데이타를 제어 메모리(216, 232, 233, 254)에 저장할 수 있는 형태로 변환시킨 뒤, 해당되는 제어 메모리(216, 232, 233, 254)로 전송한다.
타임스위치 보드(210)는 버스 인터페이스부(215), 제어 메모리(216), 음성데이타 메모리(213, 217, 219, 220, 221), 순서 재배열부(218, 212), 멀티플렉서(211), 및 디멀티플렉서(214)로 구성되어 타임 스위치보드(210)가 수용하고 있는 가입자에 대한 내부호, 외부호, 및 부가기능 처리시 발생되는 음성데이타를 송수신할 수 있는 경로를 제공한다. 타임스위치 보드(250)도 상술한 타임스위치 보드(210)와 동일하게 구성되나, 내부호 처리시 이용되는 기능블럭들만을 도시하였다. 즉, 타임스위치 보드(250)는 음성데이타 메모리(251), 디멀티플렉서(252), 버스 인터페이스부(253), 제어 메모리(254), 순서 재배열부(256), 및 멀티플렉서(255)로 구성된다.
이와 같이 구성된 타임스위치 보드(210, 250)는 수용하고 있는 가입자에 대한 내부호, 외부호, 및 부가기능 처리시 음성데이타를 전송할 수 있는 경로를 제공하는데, 우선, 동일한 타임스위치 보드에 수용되어 있는 가입자간의 내부호 처리시 경로는 다음과 같이 설정되어 운영된다. 설명의 편의를 위하여 타임스위치 보드(210)를 해당되는 타임스위치 보드(210)로 예를 들어 설명한다.
타임스위치 보드(210)에 수용되어 있는 가입자간에 내부호가 요구되면, 프로세서(200)는 버스 인터페이스부(215)를 통해 제어 메모리(216)에 해당되는 수신측 가입자의 채널관련 정보가 저장되도록 제어 메모리(216)의 저장정보를 갱신한다.
이 때, 해당되는 송신측 가입자로부터 직렬형태의 8비트 음성데이타가 전송되면, 멀티플렉서(211)는 도 1에서 설명한 바와 같이 전송된 음성데이타를 병렬형태로 변환한다. 병렬형태로 변환된 데이타는 순서 재배열부(212)로 전송되어 멀티플렉서(211)에서 발생된 전달지연이 보상될 수 있도록 순서를 재배열한다. 순서가 재배열된 음성데이타는 음성데이타 메모리(213)에 순차적으로 저장된다.
음성데이타를 순차적으로 저장한 음성데이타 메모리(213)는 제어 메모리(216)로부터 제공되는 수신측 가입자의 채널관련 정보에 의해 독출되어 디멀티플렉서(214)로 전송된다. 디멀티플렉서(214)는 도 1에서 설명한 바와 같이 인가된 병렬형태의 음성데이타를 직렬형태로 변환시켜 해당되는 수신측 가입자에게 전송한다.
따라서, 동일한 타임스위치 보드(210)에 수용되어 있는 가입자간의 내부호 수행시, 경로는 해당되는 타임스위치 보드(210)내를 벗어나지 않고, 프로세서(200)도 해당되는 타임스위치 보드(210)내의 경로만을 제어하면 되므로 도 1에 도시된 것에 비해 비교적 간단한 제어구조를 갖는다.
또한, 동일한 ASS내에 구비되어 있는 서로 다른 타임스위치 보드에 수용되어 있는 가입자간의 내부호가 요구된 경우에, 음성데이타 전송경로를 설명하면 다음과 같다. 설명의 편의를 위하여 송신측 가입자를 수용한 타임스위치 보드는 (210)으로 하고, 수신측 가입자를 수용한 타임스위치 보드는 (250)로 예를 들어 설명한다.
우선, 상술한 바와 같이 동일한 ASS내에 구비되어 있는 타임스위치 보드(210)에 수용되어 있는 임의의 가입자를 송신측 가입자로 하고 타임스위치 보드(250)에 수용되어 있는 임의의 가입자를 수신측 가입자로 한 내부호가 요구되면, 프로세서(200)는 타임스위치 보드(250)내에 구비되어 있는 버스 인터페이스부(253)로 해당되는 수신측 가입자의 채널관련 정보를 송출한다. 이에 따라 버스 인터페이스부(253)는 수신된 수신측 가입자의 채널관련 정보를 제어 메모리(254)에 저장할 수 있는 형태로 변환한 뒤, 제어 메모리(254)로 전송한다. 제어 메모리(254)는 전송된 수신측 가입자의 채널관련 정보를 저장한다.
이 때, 송신측 가입자에 해당되는 가입자로부터 음성데이타가 송출되면, 타임스위치 보드(210)내의 멀티플렉서(211)→타임스위치 보드(210)내의 순서 재배열부(212)→타임스위치 보드(250)내의 음성데이타 메모리(251)→타임스위치 보드 (250)내의 디멀티플렉서(252) 순으로 수신측 가입자에게 해당되는 음성데이타가 전송된다. 이 때, 음성데이타 메모리(251)는 제어 메모리(254)로부터 제공되는 수신측 가입자의 채널관련 정보에 의해 독출모드가 제어된다.
반면, 타임스위치 보드(250)에 수용되어 있는 가입자로부터 타임스위치 보드(210)에 수용되어 있는 가입자로 음성데이타가 전송되는 경우에 프로세서(200)는 제어 메모리(216)로부터 출력되는 데이타에 의해 음성데이타 메모리(213)의 독출모드가 제어되도록 타임스위치 보드(210)를 제어하고, 타임스위치 보드(250)내의 멀티플렉서(255)→타임스위치 보드(250)내의 순서 재배열부(256)→타임스위치 보드(210)내의 음성데이타 메모리(213)→디멀티플렉서(214) 순으로 해당되는 음성데이타가 전송되도록 한다.
외부호 요구시와 부가 기능 제공시 경로는 종래와 동일하게 이루어진다. 예를 들어 타임스위치 보드(210)에 수용되어 있는 임의의 가입자가 송신측 가입자로서 다른 ASS에 수용되어 있는 가입자 또는 다른 교환기에 수용되어 있는 가입자와의 외부호를 요구한 경우에, 링크를 통해 송신측 가입자의 음성 데이타가 송출될 수 있도록, 프로세서(200)는 인터페이스 보드(230)내의 제어 메모리(232)에 수신측 가입자의 채널관련 정보가 저장되도록 제어한다.
이 때, 타임스위치 보드(210)에 수용되어 있는 송신측 가입자로부터 발생된 음성데이타는 멀티플렉서(211)→순서 재배열부(212)→음성데이타 메모리(217)→링크 순으로 다른 ASS에 수용되어 있는 수신측 가입자측으로 해당되는 음성데이타를 송출하고, 음성데이타 메모리(217)는 인터페이스 보드(230)내에 구비되어 있는 제어 메모리(232)로부터 제공되는 수신측 가입자의 채널관련 정보에 의해 독출모드가 제어된다.
반면에 다른 ASS 또는 다른 교환기에 수용되어 있는 가입자와 타임스위치 보드(210)에 수용되어 있는 임의의 가입자와 외부호를 진행할 때, 다른 ASS 또는 다른 교환기에 수용되어 있는 가입자로부터 발생된 음성데이타는 링크→순서 재배열부(218)→음성데이타 메모리(219)→디멀티플렉서(214) 순으로 해당되는 가입자에게 제공된다.
부가 기능 제공시의 경로는, 타임스위치 보드(210)에 수용되어 있는 가입자에게 제공되는 경우를 예를 들어 설명하면 다음과 같다. 즉, 가입자로부터 음성데이타가 송출되면, 멀티플렉서(211)→순서 재배열부(212)→음성데이타 메모리(220)→디멀티플렉서(234) 순으로 전송되어 부가기능 제공부(240)로 송출되고, 그에 상응하는 부가기능 수행에 따라 발생되는 음성데이타는 멀티플렉서(235)→순서 재배열부(236)→음성데이타 메모리(221)→디멀티플렉서(214) 순으로 해당 가입자에게 전송된다. 이 때, 음성데이타 메모리(220)는 인터페이스 보드(230)내에 구비되어 있는 제어 메모리(233)에 의해 제어되고, 음성데이타 메모리(221)는 타임스위치 보드(210)에 구비되어 있는 제어 메모리(216)에 의해 제어된다.
상술한 도 2의 경우에는 2개의 타임스위치 보드가 구비된 경우를 예시하였으나, 더 많은 수(예를 들어 4개)의 타임스위치 보드를 구비한 ASS에도 그대로 적용될 수 있다.
상술한 바와 같이, 본 발명은 각 ASS에서 수용할 수 있는 모든 가입자에 대한 내부호가 1회의 타임슬롯 교체로 이루어지도록 경로를 개선함으로써, 내부호 경로에 대한 제어구조를 간소화시킨 잇점이 있고, 이와 같이 내부호 경로를 간소화함에 따라 기존에 비해 오류발생 가능성을 감소시켰다. 또한, 내부호 경로가 타임스위치 보드내에서만 설정되도록 구현하여 내부호에 대한 호 접속율을 100% 지원함으로써, 교환기의 총 스위칭용량을 증대시켰을 뿐아니라 외부호 경로를 이용함에 따라 발생되는 문제(예를 들어 외부호에 대한 호접속율 저하)를 해결할 수 있는 효과가 있다.

Claims (4)

  1. 프로세서, 적어도 1개 이상의 타임스위치 보드와 상기 프로세서에 의해 제어되어 상기 타임스위치 보드의 스위칭을 제어하는 인터페이스 보드를 구비한 접근 스위칭 서브시스템에 있어서,
    상기 타임 스위치보드에 수용되어 있는 임의의 송신측 가입자로부터 상기 타임스위치보드 또는 상기 접근 스위칭 서브시스템내의 다른 타임스위치보드에 수용되어 있는 임의의 수신측 가입자로의 내부호를 위한 음성데이타가 송출되면, 1회의 타임슬롯 교체로 상기 음성데이타를 상기 임의의 수신측 가입자로 전송하도록 내부호에 대한 상기 음성데이타 전송경로를 설정하는 것을 특징으로 하는 내부호 경로를 개선한 타임스위치 보드.
  2. 제 1 항에 있어서, 상기 타임 스위치보드에서 이루어지는 1회의 타임슬롯 교체시, 입력되는 음성데이타는 상기 타임 스위치보드상에 구비되는 제어 메모리로부터 제공되는 데이타에 의해 제어되어 출력되는 것을 특징으로 하는 내부호 경로를 개선한 타임스위치 보드.
  3. 제 1 항에 있어서, 상기 타임스위치 보드상에 구비되는 상기 음성데이타 전송경로는 상기 송신측 가입자로부터 송출된 음성데이타를 병렬형태로 변환하는 멀티플렉서, 상기 멀티플렉서로부터 출력된 병렬형태의 음성데이타를 저장하고 상기 프로세서에 의해 제어되어 발생되는 수신측 가입자의 채널관련 정보를 어드레스로 하여 저장된 상기 음성데이타를 출력하는 음성데이타 메모리, 상기 음성데이타 메모리로부터 출력되는 음성데이타를 직렬형태로 변환시켜 상기 수신측 가입자에게 전송하는 디멀티플렉서 순으로 경유하도록 설정되는 것을 특징으로 하는 내부호 경로를 개선한 타임스위치 보드.
  4. 제 2 항에 있어서, 상기 송신측 가입자와 수신측 가입자가 서로 다른 타임 스위치보드에 수용된 가입자인 경우에, 상기 음성데이타 메모리는 상기 수신측 가입자를 수용하고 있는 타임스위치 보드내에 구비되고, 상기 수신측 가입자의 채널관련 정보는 상기 수신측 가입자를 수용한 타임스위치 보드에 구비되어 있는 제어 메모리로부터 출력되는 것을 특징으로 하는 내부호 경로를 개선한 타임스위치 보드.
KR1019990006438A 1999-02-26 1999-02-26 내부호 경로를 개선한 타임스위치 보드 KR100285602B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990006438A KR100285602B1 (ko) 1999-02-26 1999-02-26 내부호 경로를 개선한 타임스위치 보드

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990006438A KR100285602B1 (ko) 1999-02-26 1999-02-26 내부호 경로를 개선한 타임스위치 보드

Publications (2)

Publication Number Publication Date
KR20000056793A KR20000056793A (ko) 2000-09-15
KR100285602B1 true KR100285602B1 (ko) 2001-03-15

Family

ID=19575136

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990006438A KR100285602B1 (ko) 1999-02-26 1999-02-26 내부호 경로를 개선한 타임스위치 보드

Country Status (1)

Country Link
KR (1) KR100285602B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115643224B (zh) * 2022-12-23 2023-05-26 北京国科天迅科技有限公司 一种fc交换机及数据传输方法

Also Published As

Publication number Publication date
KR20000056793A (ko) 2000-09-15

Similar Documents

Publication Publication Date Title
CA1149049A (en) Control information communication arrangement for a time division switching system
EP0307401B1 (en) Method and apparatus for providing variable reliability in a telecommunication switching system
US4280217A (en) Time division switching system control arrangement
US4257119A (en) PCM switching system for wide and narrow band signals
US4520477A (en) Control information communication arrangement for a time division switching system
US4558444A (en) Switching system having selectively interconnected remote switching modules
HU180481B (en) Digital switching network of distributed control
CA1205169A (en) Pulse code modulated digital automatic exchange
AU607653B2 (en) Double-buffered time division switching system
GB2066624A (en) Time division switching system
US4484323A (en) Communication arrangements for distributed control systems
JPH0336479B2 (ko)
KR100285602B1 (ko) 내부호 경로를 개선한 타임스위치 보드
US4472798A (en) Telecommunication path substitution arrangement
US4419753A (en) Network connection system
WO1993016568A1 (en) Bit oriented digital switch and general digital switch for pcm transmission systems
US5555541A (en) Exchange connected to a control channel junction line
KR920005064B1 (ko) 타임 스위치 장치
JP2002524889A (ja) 遠隔通信スイッチノードのためのリソースインタフェイスユニット
RU2119262C1 (ru) Способ установления соединения между главной телефонной станцией и удаленными коммутаторами (варианты)
US6442160B1 (en) General switch and a switching method
KR100244774B1 (ko) 방향성 버퍼를 이용한 풀 메시 스위칭 장치
JP2600494B2 (ja) 分割hチャンネル交換伝送方式
KR100357634B1 (ko) 전전자 교환기에서 그룹 채널 스위칭을 위한 버퍼메모리장치
US7002954B1 (en) Method for processing a large amount of intra-calls in a remote control system of a full electronic telephone

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee