KR100256973B1 - 플래쉬 메모리의 프로그램 다운로딩 장치 - Google Patents

플래쉬 메모리의 프로그램 다운로딩 장치 Download PDF

Info

Publication number
KR100256973B1
KR100256973B1 KR1019970037026A KR19970037026A KR100256973B1 KR 100256973 B1 KR100256973 B1 KR 100256973B1 KR 1019970037026 A KR1019970037026 A KR 1019970037026A KR 19970037026 A KR19970037026 A KR 19970037026A KR 100256973 B1 KR100256973 B1 KR 100256973B1
Authority
KR
South Korea
Prior art keywords
cpu
terminal
communication
signal
communication module
Prior art date
Application number
KR1019970037026A
Other languages
English (en)
Other versions
KR19990015121A (ko
Inventor
김해종
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019970037026A priority Critical patent/KR100256973B1/ko
Publication of KR19990015121A publication Critical patent/KR19990015121A/ko
Application granted granted Critical
Publication of KR100256973B1 publication Critical patent/KR100256973B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/654Updates using techniques specially adapted for alterable solid state memories, e.g. for EEPROM or flash memories
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/20Employing a main memory using a specific memory technology
    • G06F2212/202Non-volatile memory
    • G06F2212/2022Flash memory

Abstract

본 발명은 복합 통신 단말기에서 통신 모듈의 프로그램을 갱신하기 위한 다운로딩 신호의 통로를 제공하기 위한 장치에 관한 것이다.
본 발명의 장치는 CPU와 통신 모듈간에 신호를 전달하기 위한 송수신 수단과, 상기 통신모듈간의 통신 제어를 상기 메모리의 프로그램 전압을 공급하는 전원 신호의 레벨을 감지하여 출력되는 신호로 행함으로써 상기 CPU의 개입없이 데이타선을 자동으로 제공하기 위한 멀티플렉싱 수단과, 상기 전원신호의 레벨을 자동으로 감지함으로써 상기 단말기의 현재 상태를 판정하여 상기 멀티플렉싱 수단에 알려주기 위한 전압레벨 감지수단을 구비한다.
본 발명에 의하면, 프로그램의 다운로드시 공급되는 Vpp 전압을 자동 감지하여 단말기의 현재상태를 판정하고 CPU의 개입없이 데이타선의 통로를 자동으로 제공하여 줌으로써, CPU의 개입이 있을 경우 발생될 수 있는 타이밍상의 문제점을 제거함과 아울러 CPU의 부담을 줄일 수 있다.

Description

플래쉬 메모리의 프로그램 다운로딩 장치(Program Down Loading Apparatus For Flash Memory)
본 발명은 복합 통신 단말기에 관한 것으로, 특히 통신 모듈의 프로그램을 갱신(update)하기 위한 다운로딩(down loading) 신호의 통로를 제공하기 위한 장치에 관한 것이다.
최근들어, 정보통신 분야의 눈부신 발전에 따라 다양한 기능을 갖는 통신 단말기가 개발, 시판되고 있으며, 또한 기존의 통신 장비에 여러가지 기능을 추가시킨 복합 통신 단말기의 개발이 활발해지고 있다.
제1도는 일반적인 무선 전화기 즉 플래쉬(flash) 메모리가 내장된 셀룰라폰에 컴퓨팅 기능이 확장된 복합 무선 통신 단말기의 구성을 블록도로 나타낸 것이다. 제1도에서, CPU(중앙처리장치)(10)는 단말기 시스템 전체를 관장하여 외부의 모든 입력장치(2), 예컨대 키보드 또는 터치 판넬(touch panel) 등의 입력장치(12)로부터 유입된 정보를 처리함과 동시에 화면 표시를 위한 화면 제어 역할도 수행한다. 한편, CPU(10)는 통신 모듈로부터의 상황보고(event reporting)에 관한 정보와 키보드 또는 터치 판넬 입력에 의해 통신 모듈(16)을 제어하기도 한다. 그런데 CPU(10)와 통신 모듈(16)간의 접속에는 통상 비동기 직렬 통신 방식이 이용되고 있다. 아울러 CPU(10)는 단말기 자체와 외부의 제어장치 예컨대 퍼스널 컴퓨터(PC)와도 통신할 수 있는 기능을 가질 수 있다. 이경우에도 비동기 직렬 통신 방식이 사용된다. 따라서, 이 통신 단말기에 노트북 컴퓨터(Notebook PC)나 일반 DTE(Data Terminal Equipment)를 연결함으로써 그 단말기를 무선 모뎀처럼 이용하여 데이타를 송수신 하거나, 혹은 공장에서의 양산시 단말기의 동작상태에 대한 진단을 행한다. 그리고 상기 단말기의 프로그램 메모리로서 플래쉬 메모리나 전기적으로 삭제(erase) 가능한 메모리를 사용하는 경우에는 그 메모리의 프로그램을 단말기 외부에서 갱신할 수 있도록 하고 있다.
그러나, 제1도의 구성 처럼 비동기 직렬 통신을 위한 신호선들의 통로가 반드시 CPU(10)를 거치는 경우에는 갱신을 위한 프로그램의 다운로드(down load)시 메모리의 특성에 따라 타이밍상 문제가 야기될 수 있다. 이 때문에 보다 원활하고 신속한 통신을 위해서는 상술한 타이밍상의 문제점을 제거하고 CPU(10)의 부담을 덜어주는 것이 필요하다.
따라서, 본 발명은 상기 사정을 감안하여 안출된 것으로서 본 발명의 목적은 CPU의 개입없이 데이타선의 통로를 자동으로 제공하여 타이밍상의 문제점을 해소함과 아울러 CPU의 부담을 감소시킬 수 있도록 하는 플래쉬 메모리의 프로그램 다운로딩 장치를 제공하는 것이다.
제1도는 종래의 복합 통신 단말기의 구성을 개략적으로 나타낸 블록도.
제2도는 본 발명에 따른 복합 통신 단말기의 구성을 개략적으로 나타낸 블록도.
제3도는 제2도에 도시한 멀티플렉서부의 제1실시예에 대한 상세 회로도.
제4도는 제2도에 도시한 멀티플렉서부의 제2실시예에 대한 상세 회로도.
제5도는 본 발명에 따른 전압레벨 감지부의 한 실시예의 구성을 보여주는 블록 회로도.
제6도는 본 발명에 따른 전압레벨 감지부의 다른 실시예의 구성을 보여주는 회로도.
* 도면의 주요부분에 대한 부호의 설명
10, 20 : CPU 12 : 외부 입력장치
13, 14, 23, 24 : UART 16, 26 : 통신모듈
18, 28 : 외부 접속장치 22 : 멀티플렉서부
30 : 다운로드 전압 감지부 32 : 전압 검출기
34 : 인버터 40 : 전압레벨 감지부
상기 목적을 달성하기 위하여, 본 발명의 한 특징에 따른 복합 통신 단말기는 상기 단말기 시스템 전체를 관장하여 외부 입력장치로부터 유입된 정보를 처리함과 동시에 화면 표시를 위한 화면제어를 행하기 위한 CPU와, 상기 CPU에 접속되어 상기 CPU에 정보를 제공함과 아울러 상기 외부 입력 장치에 의해 제어되는 통신 모듈과, 상기 CPU에 내장되어 외부 접속장치와 CPU 간에 신호를 전달하기 위한 제1송수신 수단과, 상기 CPU의 외부에 설치되어 CPU와 통신 모듈간에 신호를 전달하기 위한 제2송수신 수단과, 상기 제1송수신 수단과 상기 외부 접속장치 간의 통신을 제어함과 아울러 상기 제2송수신 수단과 상기 통신 모듈간의 통신을 제어하여 상기 CPU의 개입없이 데이타선을 자동으로 제공하기 위한 멀티플렉서부를 구비한다. 여기서, 상기 멀티플렉서부는 메모리의 프로그램 전압을 공급하는 전원 신호의 레벨을 감지하여 출력되는 신호로써 행한다. 본 발명의 상기 복합통신 단말기는 전원신호의 레벨을 자동으로 감지하여 상기 단말기의 현재 상태를 판정하여 상기 멀티플렉서부에 알려주기 위한 전압레벨 감지수단을 추가로 구비한다.
본 발명의 다른 특징에 따른 플래쉬 메모리의 다운로딩 장치는 CPU와 통신 모듈간에 신호를 전달하기 위한 송수신 수단과, 상기 통신모듈간의 통신 제어를 상기 메모리의 프로그램 전압을 공급하는 전원 신호의 레벨을 감지하여 출력되는 신호로 행함으로써 상기 CPU의 개입없이 데이타선을 자동으로 제공하기 위한 멀티플렉싱 수단과, 상기 전원신호의 레벨을 자동으로 감지함으로써 상기 단말기의 현재 상태를 판정하여 상기 멀티플렉싱 수단에 알려주기 위한 전압레벨 감지수단을 구비한다. 여기서 상기 단말기의 현재 상태라 함은 프로그램 다운로드 모드 또는 정상 모드를 의미한다.
상기 목적외에 본 발명의 다른 목적 및 잇점들은 첨부한 도면을 참조한 실시예에 대한 상세한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 실시예를 첨부한 제2도 내지 제6도를 참조하여 상세히 설명하기로 한다.
제2도는 본 발명에 따른 복합 통신 단말기의 구성을 개략적으로 나타낸 블록도이다. 제2도를 살펴보면, 본 발명에 따른 통신 단말기는 CPU(20)와, 통신 모듈(26)과, 상기 CPU(20)에 내장되어 외부 접속장치(28)와 CPU(20) 간에 신호를 전달하기 위한 제1범용 비동기 송수신기(Universal Asynchronous Receiver and Transmitter; UART)(23)와, 상기 CPU(20)의 외부에 설치되어 CPU(20)와 통신 모듈(26)간에 신호를 전달하기 위한 제2범용 비동기 송수신기(24)와, 상기 제1범용 비동기 송수신기(23)와 상기 외부 접속장치(28) 간의 통신을 제어함과 아울러 제2범용 비동기 송수신기(24)와 상기 통신 모듈(26)간의 통신을 제어하기 위한 멀티플렉서부(MUX)(22)를 구비한다.
상술한 바와 같은 제2도의 구성에서는, 제1도의 구성과는 달리 비동기 직렬 통신을 위한 신호선에 멀티플렉서(22)를 두고 있다. 그리고 이 멀티플렉서(22)의 제어는 메모리의 프로그램 전압을 공급하는 전원 신호의 레벨을 감지하여 출력되는 신호로써 행하도록 하고 있다. 따라서, 프로그램의 다운로드시에는 CPU(20)의 개입없이 직접 통신 모듈(26)과의 접속이 가능하게 되기 때문에 제1도에 도시한 종래의 구성에서 발생될 수 있는 타이밍 문제가 해결될 수 있다. 또한 CPU 블록(20)에서 다운로드와 관련된 코드(code)가 있을 필요가 없으므로 CPU의 부담을 줄일 수 있게 된다.
제3도 및 제4도는 제2도에 도시한 멀티플렉서부(22)에 대한 상세 회로도이다. 본 발명의 구성은 크게 상기 멀티플렉서부(22)와 제5도로서 도시된 다운로드 전압 감지부로 나눌 수 있는 바 먼저 멀티플렉서부(22)에 대하여 설명하기로 한다.
비동기 직렬 통신에서 사용되는 신호선은 일반적으로 RI, TXD, RXD, DTR, DRS, CTS, RTS, DCD, GND의 9개이며 필요에 따라 이들 9개의 신호선을 모두 사용할 수 있지만, 보통 TXD, RXD 및 GND의 신호선 만을 사용하는 경우가 많다. 본 발명에 있어서, 상기 멀티플렉서부(22)는 앞서 언급한 바와 같이 비동기 직렬 통신을 위한 신호선의 통로를 제공해주는 역할을 하는데 이 멀티플렉서부(22)는 프로그램 다운로드시와 그 이외의 경우로 구분된다. 제3도의 멀티플렉서부(22)는 상기 TXD 신호의 통로를 제공하고 제4도의 멀티플렉서부는 상기 RXD 신호의 통로를 제공한다.
도시한 바의 제3도 및 제4도의 회로에 있어서, 각 신호선에 대하여 설명하자면 다음과 같다.
U_TXD, U_RXD : 제2도의 구성에서 범용 비동기 송수신기(UART)에 연결되는 신호선으로서, 전자의 U_TXD는 UART의 데이타 출력선이고 U_RXD는 데이타 입력선이다.
PC_TXD, PC_RXD : 제2도의 구성에서 외부 접속장치에 접속되어 외부의 퍼스널 컴퓨터(PC) 또는 DTE에 연결되는 신호선으로서, 전자의 PC_TXD는 외부기기의 데이타 출력선 그리고 후자의 PC_RXD는 데이타 입력선이다.
C_TXD, C_RXD : 제2도의 구성에서 통신 모듈에 연결되는 신호선으로서, 전자의 C_TXD는 통신 모듈의 데이타 입력선 그리고 C_RXD는 통신 모듈의 데이타 출력선이다.
한편, 제3도 및 제4도에서 DNLD*는 현재 동작되는 단말기가 프로그램 다운로드임을 나타내고 NDNLD는 프로그램 다운로드가 아닌 정상(normal) 모드임을 나타낸다.
이제 제3도를 참조하여 멀티플렉서부(22)의 제1실시예의 동작에 관하여 설명하자면, 트랜지스터 Q1 및 Q4는 각각 신호선 U_TXD 및 PC_TXD의 통로를 ON/OFF 제어하는 역할을 한다. 즉 NDNLD*가 활성상태 즉 로우레벨 상태 또는 정상상태일 경우 트랜지스터 Q1이 ON되어 신호선 U_TXD가 로우/하이 레벨로 됨에 따라, 트랜지스터 Q2의 콜렉터 단자에서의 논리상태는 하이/로우 레벨로 역전되고 트랜지스터 Q3의 에미터 단자에서의 논리상태는 로우/하이 레벨로 되므로 신호선 U-TXD에 실린 데이타가 그대로 C_TXD로 출력된다. 반면에, 이경우 DNLD*는 하이레벨 상태가 되기 때문에 트랜지스터 Q4가 OFF되어 트랜지스터 Q6의 콜렉터 단자에는 PC_TXD가 출력되지 않는다.
이와는 반대로, DNLD*가 로우레벨 상태 즉 프로그램 다운로드 시에는 신호선 PC_TXD에 실린 데이타가 트랜지스터 Q6의 콜렉터 단자에 출력되어 C_TXD 신호로 통신 모듈에 입력된다.
다음으로, 제4도에 도시한 멀티플렉서부(22)의 제2실시예의 동작에 관하여 설명하자면, 프로그램 다운로드 시에는 통신 모듈로부터의 출력 데이타 신호인 C_RXD는 트랜지스터 Q7이 OFF되고 트랜지스터 Q11이 ON됨에 따라 트랜지스터 Q12의 콜렉터 단자에 연결된 신호선 PC_RXD를 통해 외부기기로 출력된다.
이제 제5도에 도시한 본 발명에 따른 다운로드 전압 감지부(30)에 대하여 설명한다. 제5도를 살펴보면, 상기 다운로드 전압 감지부(30)는 신호선 DIN에 연결되어 그 신호선 DIN으로부터 입력된 신호의 전압레벨을 검출하기 위한 전압 검출기(32)와, 상기 전압 검출기(32)의 출력단자에 접속되어 상기 전압 검출기(32)로부터의 출력신호의 논리 상태를 반전시키기 위한 인버터(34)를 구비한다. 상기 전압 검출기(32)는 그 입력단자 Vin에 입력되는 신호의 전압레벨이 일정한 전압 레벨 이하일 경우 그 출력단자 Vout에서의 전압이 로우레벨 상태로 되도록 하고, 입력단자 Vin에 입력되는 신호의 전압레벨이 일정한 전압 이상인 경우에는 출력 단자 Vout에서의 전압이 하이레벨 상태로 되도록 한다.
아울러 상기 다운로드 전압 감지부(30)는 입력단자 Vin에 직렬 접속된 저항 R22와 그 입력단자 Vin 및 접지 단자 GND에 병렬 접속되는 저항 R23을 추가로 구비한다. 이들 저항 R22 및 R23은 전압 검출기(32)가 입력받을 수 있는 사양에 따라 DIN 신호의 전압레벨을 다운시키기 위한 분압기의 역할을 한다. 만일 전압 검출기(32)의 입력 조건이 신호 DIN의 전압레벨을 충분히 수용할 수 있다면 이 분압기 저항 R22 및 R23은 없어도 무방하다.
이제 이와 같은 구성의 다운로드 전압 감지부(30)의 동작에 관하여 설명한다. 플래쉬 메모리에 프로그램을 다운로드하려면, 먼저 메모리의 Vpp핀에 부품의 사양이 요구하는 전압을 인가해 주어야 하는데 일반적인 경우 Vpp단자에는 사용되는 메모리의 특성에 따라 12V 또는 5V를 인가한다. 제5도에 도시한 다운로드 전압 감지부(30)의 역할은 이러한 Vpp단자의 전압을 자동 감지하여 단말기의 동작 상태가 현재 프로그램 다운로드 상태인지의 여부를 감지함으로써 멀티플렉서부(22)의 트랜지스터들 Q1, Q4, Q7 및 Q11을 제어하기 위한 DNLD* 및 NDNLD* 신호를 만들어 내는 것이라 할 수 있다. 제5도에서 입력신호 DIN은 프로그램 다운로드 모드에서는 12V 또는 5V의 전압레벨을 갖는다. 한편, 입력신호 DIN은 정상상태에서는 제2도에 나타낸 바와 같이 PCM 버스의 데이타 입력신호로 사용되어 단말기가 차량용 거치대에 거치되었을 경우 소위 핸즈프리(Hands Free) 기능을 하는데 이용되기도 한다. 따라서, 이 DIN 신호는 정상상태에서는 3.3V 시스템의 경우 로우=0 또는 하이=3,3V가 된다. 결국, DIN 신호선의 전압레벨은 프로그램 다운로드시에는 12V 또는 5V이고 정상 상태에서는 3.3/0V로 구분된다.
상기 전압레벨 감지부(30)의 목적은 이러한 프로그램 다운로드 모드와 정상상태 모드를 판정하는 것이다. 구체적으로, 본 발명에 따른 상기 전압레벨 감지부 (30)는 프로그램 다운로드일 때 신호 DIN은 12V 또는 5V가 되고 전압 검출기(32)의 출력단자 Vout은 하이레벨로 되므로, 인버터(34)의 출력단자는 로우레벨로 되어 현재의 모드가 프로그램 다운로드 상태임을 멀티플렉서부에 알려준다.
제6도는 다운로드 전압 감지부(40)의 다른 실시예를 나타낸 것이다. 제6도의 구성에서는 감지하고자 하는 전압을 저항 R2, R3 및 R4의 비를 적당하게 조정함으로써 설계할 수 있다.
한편, 본 발명에 따른 멀티 플렉서부는 적용분야의 확장이 가능하다. 제3도 및 제4도의 구성은 소프트웨어 제어방식을 적용하여 비동기 직렬통신에서의 데이타의 흐름을 제어하는 경우를 예로들어 설명되어 왔지만, 하드웨어 제어 방식을 적용할 경우에는 PC로부터의 출력신호로는 제3도의 구성을 그리고 PC로부터의 입력신호는 제4도의 구성을 사용할 수 있다.
이상 설명한 내용을 통해 알 수 있듯이, 본 발명에 의하면 프로그램의 다운로드시 공급되는 Vpp 전압을 자동 감지하여 단말기의 현재상태를 판정하고 CPU의 개입없이 데이타선의 통로를 자동으로 제공하여 줌으로써, CPU의 개입이 있을 경우 발생될 수 있는 타이밍상의 문제점을 제거함과 아울러 CPU의 부담을 줄일 수 있는 효과를 거두게 된다. 또한 본 발명은 플래쉬 메모리나 혹은 이와 유사한 메모리를 사용하는 몇개의 모듈로 구성되는 복합기기, 특히 통신기기 모듈을 내장하고 각 모듈간의 접속이 비동기 직렬통신 방식을 사용하며 기기 외부의 PC나 DTE와 비동기 직렬 통신 방식으로 접속이 가능한 기기의 설계분야에도 적용될 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알수 있을 것이다. 따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의하여 정하여져야만 한다.

Claims (8)

  1. 플래쉬 메모리가 내장된 셀룰라폰에 컴퓨팅 기능이 확장된 복합 통신 단말기에 있어서, 상기 단말기 시스템 전체를 관장하여 외부 입력장치로부터 유입된 정보를 처리함과 동시에 화면 표시를 위한 화면제어를 행하기 위한 CPU와, 상기 CPU에 접속되어 상기 CPU에 정보를 제공함과 아울러 상기 외부 입력장치에 의해 제어되는 통신 모듈과, 상기 CPU에 내장되어 외부 접속장치와 CPU 간에 신호를 전달하기 위한 제1송수신 수단과, 상기 CPU의 외부에 설치되어 CPU와 통신 모듈간에 신호를 전달하기 위한 제2송수신 수단과, 상기 제1송수신 수단과 상기 외부 접속장치 간의 통신을 제어함과 아울러 상기 제2송수신 수단과 상기 통신 모듈간의 통신을 제어하여 상기 CPU의 개입없이 데이타선을 자동으로 제공하기 위한 멀티플렉서부를 구비하는 것을 특징으로 하는 복합 통신 단말기.
  2. 제1항에 있어서, 상기 멀티플렉서부는 메모리의 프로그램 전압을 공급하는 전원 신호의 레벨을 감지하여 출력되는 신호로써 행하는 것을 특징으로 하는 복합 통신 단말기.
  3. 제1항에 있어서, 상기 제1 및 제2송수신 수단은 상기 CPU와 상기 통신모듈 간의 접속을 위해 비동기 직렬 통신 방식을 이용하는 범용 비동기 송수신기로 이루어지는 것을 특징으로 하는 복합 통신 단말기.
  4. 제2항에 있어서, 상기 전원신호의 레벨을 자동으로 감지하여 상기 단말기의 현재 상태를 판정하여 상기 멀티플렉서부에 알려주기 위한 전압레벨 감지수단을 추가로 구비하는 것을 특징으로 하는 복합 통신 단말기.
  5. 제4항에 있어서, 상기 단말기의 현재상태라 함은 프로그램 다운로드 모드 또는 정상모드인 것을 특징으로 하는 복합 통신 단말기.
  6. 플래쉬 메모리가 내장된 복합 통신 단말기에서 상기 메모리의 프로그램을 갱신하기 위한 통로를 제공해주는 플래쉬 메모리의 프로그램 다운로딩 장치에 있어서, CPU와 통신 모듈간에 신호를 전달하기 위한 송수신 수단과, 상기 통신모듈간의 통신 제어를 상기 메모리의 프로그램 전압을 공급하는 전원 신호의 레벨을 감지하여 출력되는 신호로 행함으로써 상기 CPU의 개입없이 데이타선을 자동으로 제공하기 위한 멀티플렉싱 수단과, 상기 전원신호의 레벨을 자동으로 감지함으로써 상기 단말기의 현재 상태를 판정하여 상기 멀티플렉싱 수단에 알려주기 위한 전압레벨 감지수단을 구비하는 것을 특징으로 하는 플래쉬 메모리의 프로그램 다운로딩 장치.
  7. 제6항에 있어서, 상기 송수신 수단은 상기 CPU와 상기 통신모듈 간의 접속을 위해 비동기 직렬 통신 방식을 이용하는 범용 비동기 송수신기로 이루어지는 것을 특징으로 하는 플래쉬 메모리의 프로그램 다운로딩 장치.
  8. 제6항에 있어서, 상기 단말기의 현재상태라 함은 프로그램 다운로드 모드 또는 정상 모드인 것을 특징으로 하는 플래쉬 메모리의 프로그램 다운로딩 장치.
KR1019970037026A 1997-08-01 1997-08-01 플래쉬 메모리의 프로그램 다운로딩 장치 KR100256973B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970037026A KR100256973B1 (ko) 1997-08-01 1997-08-01 플래쉬 메모리의 프로그램 다운로딩 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970037026A KR100256973B1 (ko) 1997-08-01 1997-08-01 플래쉬 메모리의 프로그램 다운로딩 장치

Publications (2)

Publication Number Publication Date
KR19990015121A KR19990015121A (ko) 1999-03-05
KR100256973B1 true KR100256973B1 (ko) 2000-05-15

Family

ID=19516756

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970037026A KR100256973B1 (ko) 1997-08-01 1997-08-01 플래쉬 메모리의 프로그램 다운로딩 장치

Country Status (1)

Country Link
KR (1) KR100256973B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4508553B2 (ja) * 2003-06-02 2010-07-21 カシオ計算機株式会社 撮影画像投影装置、及び撮影画像の補正方法

Also Published As

Publication number Publication date
KR19990015121A (ko) 1999-03-05

Similar Documents

Publication Publication Date Title
US6516205B1 (en) Portable terminal with bus manager switching function
KR100905795B1 (ko) 단일 커넥터로 uart 및 usb 통신을 지원하는 휴대용단말기 및 그 동작 방법
EP1384154B1 (en) Communication interface for an electronic device
US20060143310A1 (en) Electronic device, electronic device system and communication method
US7533209B2 (en) Universal serial bus circuit which detects connection status to a USB host
JP2000089930A (ja) コンピュ―タシステム及びビデオアダプタ
KR0157129B1 (ko) 확장장치와 휴대용 컴퓨터간의 신호 연결 제어장치 및 이를 포함한 확장장치
US5727168A (en) I/O card, cable connected to the I/O card, and method for saving power of I/O card
KR100417186B1 (ko) 업그레이드 장치 설치 시 그래픽 버스 상의 부하 균형유지 방법 및 장치
KR100629964B1 (ko) 버스의 전력선을 자동적으로 선택하는 회로가 장착된애드온 카드
JPH10301899A (ja) 電子機器及びインタフェース回路
CN112041827A (zh) 自动usb主机检测和端口配置
KR20040006786A (ko) 컴퓨터의 네트워크접속시스템 및 그 제어방법
KR100256973B1 (ko) 플래쉬 메모리의 프로그램 다운로딩 장치
US20070150634A1 (en) Information processing apparatus and video signal amplitude control method
US6470404B1 (en) Asynchronous communication device
US6904478B2 (en) Transceiver interface reduction
KR100622246B1 (ko) Uart라인 스위치를 구비한 이동통신단말기
KR20020082225A (ko) 전류 검출 기능을 구비한 출력 드라이버 회로
US6769041B2 (en) Method and apparatus for providing bimodal voltage references for differential signaling
KR100238763B1 (ko) 노트북 피시의 확장용 플로피 디스크 드라이브 자동 인식장치
KR20060099230A (ko) Usb방식 또는 uart방식 자동선택 회로를 가지는gsm휴대전화
KR20030065820A (ko) 차량용 정보단말기의 마이크로 제어유니트의 버스 확장장치
KR100479610B1 (ko) 스마트 모니터 시스템 및 그 구동방법
KR20080046367A (ko) 이동통신 단말기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080102

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee