KR100252693B1 - 전자장치 - Google Patents

전자장치 Download PDF

Info

Publication number
KR100252693B1
KR100252693B1 KR1019920024561A KR920024561A KR100252693B1 KR 100252693 B1 KR100252693 B1 KR 100252693B1 KR 1019920024561 A KR1019920024561 A KR 1019920024561A KR 920024561 A KR920024561 A KR 920024561A KR 100252693 B1 KR100252693 B1 KR 100252693B1
Authority
KR
South Korea
Prior art keywords
storage means
information
processing
rom
stored
Prior art date
Application number
KR1019920024561A
Other languages
English (en)
Other versions
KR930016883A (ko
Inventor
시마다게이이찌로
후루이스나오
Original Assignee
이데이 노부유끼
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼 가이샤 filed Critical 이데이 노부유끼
Publication of KR930016883A publication Critical patent/KR930016883A/ko
Application granted granted Critical
Publication of KR100252693B1 publication Critical patent/KR100252693B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/26Address formation of the next micro-instruction ; Microprogram storage or retrieval arrangements
    • G06F9/262Arrangements for next microinstruction selection
    • G06F9/268Microinstruction selection not based on processing results, e.g. interrupt, patch, first cycle store, diagnostic programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/28Error detection; Error correction; Monitoring by checking the correct order of processing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/66Updates of program code stored in read-only memory [ROM]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Quality & Reliability (AREA)
  • Debugging And Monitoring (AREA)
  • Stored Programmes (AREA)
  • Microcomputers (AREA)

Abstract

본 발명은 설계 변경을 하지 않고, 양산 후에 발견된 버그를 수정하는 전자장치를 개시한다. 전자 장치(10)에는 처리 수단으로서의 CPU(1), 고정 기억 수단으로서의 ROM(2), 가변 기억 수단으로서의 RAM(3), 입력 수단(4) 등이 배설된다. CPU(1), ROM(2), RAM(3) 및 입력 수단(4)은 서로 데이터 버스(5)를 통해 접속되고, CPU(1)에서 형성된 어드레스 출력이 어드레스 버스(6)를 통해 ROM(2) 및 RAM(3)의 어드레스 입력에 접속된다. 입력 수단(4)에는 외부 기억 장치(20)가 접속되고, 이 외부 기억 장치(20)로부터의 정보는 RAM(3)에 기억되어서 CPU(1)에서의 처리 등에 사용된다. ROM(2)에는 CPU(1)에서의 처리 프로그램의 정보가 고정적으로 기억되고, 이 처리 프로그램 중에 소정 주기마다 RAM(3)의 소정의 어드레스에 기억된 정보에 따른 처리를 실행하는 커맨드가 설정된다. 그리고, 외부 기억 장치(20)에 ROM(2)에 기억된 정보의 버그를 수정하는 정보가 기억된다.
[색인어]
전자 장치, 버그, 수정, 기억 장치, 1칩, 입력 장치, 처리 장치, 마이크로 컴퓨터

Description

전자 장치(ELECTRONIC DEVICE)
본 발명은 예를 들면 전자기기에 내장되어 사용되는 1칩 마이크로 컴퓨터와 같은 전자 장치에 관한 것이다.
예를 들면 전자기기에 내장되어 사용되는 1칩 마이크로 컴퓨터는 고정 기억 수단(ROM), 처리 수단(CPU), 입력 수단, 가변 기억 수단(RAM) 등이 일체로 집적된 정자 장치로 구성되어 있다.
이와 같은 전자 장치(1칩 마이크로 컴퓨터)에 있어서, 처리 수단(CPU)에서의 처리 프로그램은 예를 들면 고정 기억 수단(ROM)에 기억되어 있다. 즉, 이 고정 기억 수단(ROM)에 기억된 정보(처리 프로그램)에 따라 특정의 처리가 행해진다. 그래서, 이 고정 기억 수단(ROM)을 예를 들면 마스크 ROM으로 형성함으로써, 이와 같은 전자 장치는 특히 양산화에 의해 그 가격을 저멸하게 하는 것이 가능하다.
한편, 전술한 전자 장치는 민생용(民生用)의 카메라 일체형 VTR, 소형 비디오데크 등의 전자기기에 내장되어 사용되고 있다. 이와 같은 전자기기(민생용 카메라 일체형 VTR 등)에 있어서는 근년에 상품의 차별화를 모걱으로 한 다기능화가 진행되고 있다. 그래서, 고정 기억 수단(ROM)에 기억되는 정보(처리 프로그램)의 양이 증대하고, 특히 처리 프로그램의 대형화에 따라 그 버그(bug)의 발생은 피할 수 없는 문제로 되어 있다.
그래서, 이와 같은 버그가 장치의 양산 후에 발견된 경우에는 이미 양산된 장치를 폐기하여 재차 양산을 하거나, 그 버그를 수정하기 위한 외부 부품을 설치하는 등의 처리를 행할 필요가 발생한다. 그러나, 재차 양산을 하는데는 다대한 추가 경비가 필요하며, 또 외부 부품을 설치하는 것은 부품의 실장 밀도(實裝密度)가 높은 전자기기에서는 실시가 곤란한 경우가 많다.
이에 대해, 본 출원인은 앞서 이와 같은 버그를 양산 후에 수정하는 수단을 제안하였다(일본국 특원평 3(1991)-118799호 참조). 즉, 이 선원에서는 전자 장치내에 버그 수정을 위한 수정 정보 기억 수단과 액세스 전환 수단을 배설한다. 그리고, 고정 기억 수단에 기억되는 정보가 버그 부분을 판별하고, 그 부분에서는 액세스를 고정 기억 수단으로부터 수정 정보 기억 수단으로 전환하도록 한 것이다.
그러나, 이 선원의 장치에서는 수정 정보 기억 수단이나 액세스 전환 수단을 배설하는 등 전자 장치 그 자체(하드웨어)의 설계 변경이 필요하다. 따라서, 이미 실시되고 있는 전자 장치에는 용이하게 적용할 수 없는 것이었다.
본 발명은 이와 같은 점을 감안하여 이루어진 것이다.
해결하려고 하는 문제점은 종래의 전자 장치에서 양산 후에 버그가 발견된 경우에는 이미 양산된 장치를 폐기하여 재차 양산을 하거나, 그 버그를 수정하기 위한 외부 부품을 설치하지 않으면 안된다. 또, 선원에서는 전자 장치 그 자체의 설계 변경이 필요하며, 이미 실시되고 있는 전자 장치에는 용이하게는 적용할 수 없는 것이다.
본 발명은 전자 장치에 외부 소스로부터 입력되는 수정 정보(patch information)을 수신하는 입력 수단; 읽기 전용 메모리(ROM)로서, 상기 정보를 고정된 상태로 저장하는 제1기억수단-여기서 제1기억 수단에 저장되는 정보는 기설정된 어드레스를 호출하는 호출 커맨드를 포함함-; 상기 기설정 어드레스를 포함하여, 상기 입력 수단에 입력되는 상기 수정 정보-여기서 수정 정보는 상기 기설정 어드레스에서 시작함-가 저장되고 상기 수정 정보의 끝에 리턴 커맨드가 저장되는 제2기억수단; 상기 제1기억 수단 및 제2기억 수단에 저장되는 정보에 따라 처리하고, 상기 제1기억 수단에 저장되는 호출 커맨드를 처리하며, 상기 호출 커맨드가 처리되는 경우 상기 제2기억 수단 내의 기설정 어드레스에서 상기 수정 정보 시작을 처리하는 처리 수단; 및 상기 입력 수단으로부터의 수정 정보를 상기 제2기억 수단에 기억하는 기록 수단을 포함하며, 상기 제1기억 수단, 처리 수단, 입력 수단 및 제2기억 수단이 단일칩 마이크로 컴퓨터로서 하나로 집적되며, 상기 수정 정보의 처리시 상기 제1기억 수단에 저장되는 정보의 버그를 수정하는 것을 특징으로 하는 전자 장치이다.
이것에 의하면, 고정 기억 수단에 기억된 정보의 버그가 가변 기억 수단으로부터의 정보에 의해 수정되고, 이이 실시되고 있는 전자 장치 그 자체의 설계 변경을 하지 않고, 양산 후에 발견된 버그의 수정을 행할 수 있다.
제1도는 본 발명에 따른 전자 장치의 일예의 구성도.
제2도 및 제3도는 제1도의 전자 장치의 설명을 위한 도면.
제4도는 동작의 설명을 위한 순서도.
* 도면의 주요부분에 대한 부호의 설명
(1) : 처리수단으로서의 CPU (2) : 고정 기억 수단으로서의 ROM
(3) : 가변 기억 수단으로서의 RAM (4) : 입력 수단
(5) : 데이터 버스 (6) : 어드레스 버스
(10) : 전자장치로서의 1칩 마이크로 컴퓨터
(20) : 외부기억 장치
제1도에 있어서, (10)은 전자 장치로서의 1칩 마이크로 컴퓨터의 전체를 표시한다. 이 전자 장치(10)에는 처리 수단으로서의 CPU(1), 고정 기억 수단으로서의 ROM(2), 가변 기억 수단으로서의 RAM(3), 입력 수단(4) 등이 배설된다. 이 CPU(1), ROM(2), RAM(3) 및 입력 수단(4)은 서로 데이터 버스(5)를 통해 접속된다. 또, CPU(1)에서 형성된 어드레스 출력이 어드레스 버스(6)를 통해 ROM(2) 및 RAM(3)의 어드레스 입력에 접속된다.
또한, 입력 수단(4)에는 외부 기억 장치(20)가 접속된다. 이 외부 기억 장치(20)도 전자기기 내에 설치된다. 그리고, 이 외부 기억 장치(20)는 예를 들면 EEPROM으로 구성되며, 통상은 전자기기의 조정 공정(20)에로부터의 정보는 입력수단(4)을 통해 RAM(3)에 기억되어서 CPU(1)에서의 처리 등에 사용된다.
이와 같은 전자 장치(10)에 있어서, ROM(2)에는 CPU(1)에서의 처리 프로그램의 정보가 고정적으로 기억된다. 그리고, 이 처리 프로그램 중에 소정 주기마다 RAM(3)의 소정의 어드레스 X에 기억된 정보에 따른 처리를 실행하는 커맨드가 설정된다. 또, 외부 기억 장치(20)에는 전술한 조정 공정에서 얻어진 파라미터 등과 함께, 필요에 따라 후술하는 ROM(2)에 기억된 정보의 버그를 수정하는 정보가 기억된다.
즉, 제2도에 있어서, ROM(2)에는 최초제 기동을 위한 프로그램이 설정된다. 다음에, CPU(1)에서의 처리 프로그램이 설정된다. 그리고, 이 처리 프로그램 중에 소정 주기마다 예를 들면 RAM(3)의 소정의 어드레스 X를 호출(CALL)하는 커맨드가 설정된다.
이에 대해, RAM(3)의 소정의 어드레스 X에는 외부 기억 장치(20)로부터의 ROM(2)에 기억된 정보의 버그를 수정하는 정보가 입력 수단(4)을 통해 기억된다.
즉, 제3도에 있어서, ROM(2)에 기억된 정보에 버그가 없는 경우에는 RAM(3)의 소정의 어드레스 X에는 리턴(RET) 커맨크가 설정된다. 한편, ROM(2)에 기억된 정보에 버그가 있는 경우에는 RAM(3)의 소정의 어드레스 X로부터 이 버그를 수정하는 프로그램이 설정되고, 그 말미에 리턴(RET) 커맨드가 설정된다.
이로써, 전자 장치(10)에서는, 예를 들면 제4도의 순서도에 도시한 바와 같은 동작이 행해진다. 즉, 도면에 있어서, 전자기기 및 전자 장치(10)에 전원이 인가되면, 단계 [1]에서 외부 기억 장치(20)로부터의 정보가 입력 수단(4)을 통하여 RAM(3)에 기억된다. 다음에, 단계[2]에서 버그를 수정하는 프로그램의 유무가 판단되고, 없을 때는 단계 [3]에서 RAM(3)의 소정의 어드레스 X에는 리턴(RET) 커맨드가 기억된다.
한편, 단계 [2]에서 버그를 수정하는 프로그램의 유무가 있을 때는 단계 [4]에서 외부 기억 장치(20)로부터의 버그를 수정하는 프로그램이 RAM(3)의 소정의 어드레스 X로부터 기억된다. 그리고, 이 프로그램의 말미에는 리턴(RET) 커맨드가 기억된다.
또한, 단계 [5]에서 ROM(2)에 기억된 통상의 애플리케이션 프로그램에 따라 CPU(1)에서의 처리가 행해진다. 그리고, 단계 [6]에서 RAM(3)에의 호출 커맨드를 실행하여 RAM(3)의 소정의 어드레스 X가 호출(CALL)된다. 이것에 의해서 단계 [7]에서 RAM(3)에 기입된 소정의 어드레스 X로부터의 버그를 수정하는 프로그램에 따라 CPU(1)에서의 처리가 행해지고, 이 처리가 종료되면 단계 [5]로 귀환된다.
이리하여, 전술한 장치에 의하면 고정 기억 수단(ROM(2))에 기억된 정보의 버그가 가변 기억 수단(RAM(3))으로부터의 정보에 의해 수정되고, 이미 실시되고 있는 전자 장치(10) 그 자체(CPU(1), ROM(2), RAM(3), 입력 수단(4)) 등의 설계 변경을 하지 않고, 양산 후에 발견된 버그를 수정할 수 있는 것이다.
그리고, 전술한 순서도에 있어서, 단계 [1]~[6]은 어느 것이나 ROM(2)에 기억된 프로그램에 따른 처리이다. 또, 전술한 프로그램에 있어서, 호출(CALL) 및 리턴(RET) 커맨드는 각각 점프(JMP 및 JMP 귀환) 커맨드를 사용해도 실시할 수 있다.
또한, 전술한 장치에서 수정 가능한 ROM(2)에 기억된 정보의 버그로서는 예를들면 표시부에서의 오표시(誤表示) 등이 상정(想定)된다. 즉, 이와 같은 오표시에서는 수정 프로그램으로 그 오표시를 없애든가 또는 바른 표시를 함으로써, 일순(一瞬)의 오류표시는 생겨도 즉시 이것이 수정되어서, 사용자에게는 알아차릴 수 없게 할 수 있다.
그리고, 전술한 장치에서 수정 가능한 ROM(2)에 기억된 정보의 버그는 발생하는 버그의 대략 30~40%일 것이라고 예측되고 있다. 따라서, 이것으로 수정 불가능한 경우에는 재양산 등의 조치를 강구하지 않으면 안되나, 전술한 비율로 수정을 행할 수 있는 것은 제조상 매우 큰 효과가 있다.
본 발명에 의하면, 고정 기억 수단에 기억된 정보의 버그가 가변 기억 수단으로부터의 정보에 의해 수정되고, 이미 실시되고 있는 전자 장치 그 자체의 설계변경을 하지 않고, 양산 후에 발견된 버그의 수정을 행할 수 있게 된다.

Claims (1)

  1. a) 전자 장치에 외부 소스로부터 입력되는 수정 정보(patch information)을 수신하는 입력 수단;
    b) 읽기 전용 메모리(ROM)로서, 상기 정보를 고정된 상태로 저장하는 제1기억 수단-여기서 제1기억 수단에 저장되는 정보는 기설정된 어드레스를 호출하는 호출 커맨드를 포함함-;
    c) 상기 기설정 어드레스를 포함하며, 상기 입력 수단에 입력되는 상기 수정 정보-여기서 수정 정보는 상기 기설정 어드레스에서 시작함-가 저장되고 상기 수정 정보의 끝에 리턴 커맨드가 저장되는 제2기억수단;
    d) 상기 제1기억 수단 및 제2기억 수단에 저장되는 정보에 따라 처리하고, 상기 제1기억 수단에 저장되는 호출 커맨드를 처리하며, 상기 호출 커맨드가 처리되는 경우 상기 제2기억 수단 내의 기설정 어드레스에서 상기 수정 정보 시작을 처리하는 처리 수단; 및
    e) 상기 입력 수단으로부터의 수정 정보를 상기 제2기억 수단에 기록하는 기록 수단
    을 포함하며,
    상기 제1기억 수단, 처리 수단, 입력 수단 및 제2기억 수단이 단일칩 마이크로 컴퓨터로서 하나로 집적되며, 상기 수정 정보의 처리시 상기 제1기억 수단에 저장되는 정보의 버그를 수정하는 전자 장치.
KR1019920024561A 1992-01-13 1992-12-17 전자장치 KR100252693B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP92-4,092 1992-01-13
JP04004092A JP3144014B2 (ja) 1992-01-13 1992-01-13 電子装置

Publications (2)

Publication Number Publication Date
KR930016883A KR930016883A (ko) 1993-08-30
KR100252693B1 true KR100252693B1 (ko) 2000-04-15

Family

ID=11575157

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920024561A KR100252693B1 (ko) 1992-01-13 1992-12-17 전자장치

Country Status (4)

Country Link
EP (1) EP0551870A2 (ko)
JP (1) JP3144014B2 (ko)
KR (1) KR100252693B1 (ko)
CA (1) CA2086883C (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0764784A (ja) * 1993-08-31 1995-03-10 Nec Corp マイクロコンピュータ
DE4332769C1 (de) * 1993-09-25 1994-12-15 Bosch Gmbh Robert Mikrorechner
JP2016081150A (ja) * 2014-10-14 2016-05-16 日立オートモティブシステムズ株式会社 自動車用電子制御装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0458559A2 (en) * 1990-05-24 1991-11-27 Schlumberger Industries Limited Mask-programmable microprocessors

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4831517A (en) * 1986-10-10 1989-05-16 International Business Machines Corporation Branch and return on address instruction and methods and apparatus for implementing same in a digital data processing system
US4905200A (en) * 1988-08-29 1990-02-27 Ford Motor Company Apparatus and method for correcting microcomputer software errors

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0458559A2 (en) * 1990-05-24 1991-11-27 Schlumberger Industries Limited Mask-programmable microprocessors

Also Published As

Publication number Publication date
EP0551870A2 (en) 1993-07-21
CA2086883C (en) 2000-04-25
EP0551870A3 (ko) 1994-02-09
JP3144014B2 (ja) 2001-03-07
CA2086883A1 (en) 1993-07-14
KR930016883A (ko) 1993-08-30
JPH05189268A (ja) 1993-07-30

Similar Documents

Publication Publication Date Title
EP0553733B1 (en) Electronic apparatus and method for patching a fixed information
KR100324834B1 (ko) 전자장치
US5623665A (en) Electronic apparatus for patching a read-only memory
US4716521A (en) Microcomputer
US5493674A (en) Electronic apparatus
KR0184346B1 (ko) 롬 프로그램 변경기능을 가진 마이크로컴퓨터
KR100252693B1 (ko) 전자장치
US6081889A (en) Method of resetting a system
US20070016739A1 (en) Data processing device and control method for the same
WO2024179063A1 (zh) 驱动程序加载方法、装置、无线接入装置和存储介质
KR100280590B1 (ko) 전자 장치
JPH0371232A (ja) 電子機器
JP2007047426A (ja) 映像表示装置及び表示用制御回路
US7761679B2 (en) Method for recovering from download failure of program and portable terminal employing the method
KR960001977B1 (ko) 프로그램가능 제어기의 제어방법
KR100862290B1 (ko) Dstb의 부가기능 업데이트 방법
JP7069870B2 (ja) 情報処理装置
KR100365101B1 (ko) 웹박스의 디스크온칩 데이터 카피장치
JP3114907B2 (ja) プログラマブルコントローラのシーケンスプログラムの変更方法
JPH04205144A (ja) マイクロプロセッサ
JPH07281886A (ja) 電子装置
JP2526797B2 (ja) 日付管理方式
CN115987582A (zh) 一种模块可配的防火墙功能构建方法
JPH03266027A (ja) 電子機器
KR100488106B1 (ko) 시스템 다운원인 타스크 추적 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090109

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee