KR100246573B1 - Digital video mixer - Google Patents

Digital video mixer Download PDF

Info

Publication number
KR100246573B1
KR100246573B1 KR1019940020968A KR19940020968A KR100246573B1 KR 100246573 B1 KR100246573 B1 KR 100246573B1 KR 1019940020968 A KR1019940020968 A KR 1019940020968A KR 19940020968 A KR19940020968 A KR 19940020968A KR 100246573 B1 KR100246573 B1 KR 100246573B1
Authority
KR
South Korea
Prior art keywords
data
video
multiplexer
output
video data
Prior art date
Application number
KR1019940020968A
Other languages
Korean (ko)
Inventor
박영규
Original Assignee
유무성
삼성항공산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유무성, 삼성항공산업주식회사 filed Critical 유무성
Priority to KR1019940020968A priority Critical patent/KR100246573B1/en
Application granted granted Critical
Publication of KR100246573B1 publication Critical patent/KR100246573B1/en

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

본 발명은 디지탈 비디오 믹서에 관한 것이다.The present invention relates to a digital video mixer.

본 발명은 복수의 데이타 버스를 통해 입출력되는 비디오 데이타의 동기를 맞추기 위한 복수의 레지스터(register)와, 상기 복수의 레지스터중 적어도 어느 하나의 레지스터를 거쳐 입력되는 비디오 데이타를 집적(集積)하여 선택적으로 출력시키는 복수의 멀티플렉서와, 중앙처리장치(CPU)로부터의 지정된 데이타나 전하결합소자(CCD)의 아날로그/디지탈 변환기를 통해 만들어진 디지탈 비디오 데이타에 그래픽 데이타를 더해주기 위한 가산기를 구비하고 있다.According to the present invention, a plurality of registers for synchronizing video data input and output through a plurality of data buses and video data inputted through at least one of the plurality of registers are selectively integrated. A plurality of multiplexers to output are provided, and an adder for adding graphic data to designated data from a central processing unit (CPU) or digital video data produced by an analog-to-digital converter of a charge coupled device (CCD).

따라서, 별도의 오버레이 메모리를 사용하지 않고도 비디오 신호에 그래픽 데이타를 더해줄 수 있고, 영상값의 반전의 경우 인접된 영상값을 분명하게 구분하여 디스플레이할 수 있으며, 비디오 버스로 출력되는 비디오 데이타와는 다른 임의의 기준값으로 반전된 데이타를 모니터로 출력시킬 수 있는 장점이 있다.Therefore, it is possible to add graphic data to a video signal without using a separate overlay memory, and in case of inversion of image values, adjacent image values can be clearly distinguished and displayed, and different from the video data output to the video bus. There is an advantage that the monitor can output the data inverted to an arbitrary reference value.

Description

디지탈 비디오 믹서Digital video mixer

제1도는 종래 비디오 신호에 그래픽 데이타를 더해주는 매커니즘의 개략적인 시스템 구성도.1 is a schematic system diagram of a mechanism for adding graphic data to a conventional video signal.

제2도는 종래 비디오 데이타 버스 및 모니터 화면에 출력되는 데이타의 전송관계를 나타내 보인 시스템 구성도.2 is a system configuration diagram showing a transmission relationship between data output on a conventional video data bus and a monitor screen.

제3도는 본 발명에 따른 디지탈 비디오 믹서의 개략적인 시스템 구성도.3 is a schematic system diagram of a digital video mixer according to the present invention.

제4도는 본 발명의 디지탈 비디오 믹서가 사용된 영상 시스템에 있어서, 비디오 신호에 그래픽 데이타를 더해주는 경우의 시스템 구성도.4 is a system configuration diagram in which graphic data is added to a video signal in an image system using the digital video mixer of the present invention.

제5도는 본 발명의 디지탈 오디오 믹서가 사용된 영상 시스템에 있어서, 영상반전의 경우의 시스템 운영도.5 is a diagram illustrating a system operation in the case of image inversion in a video system using the digital audio mixer of the present invention.

제6도는 본 발명의 디지탈 비디오 믹서가 사용된 영상 시스템에 있어서, 데이타의 출력관계를 나타내 보인 개략적인 시스템 구성도.6 is a schematic system diagram showing the output relationship of data in an imaging system using the digital video mixer of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

11 : 비디오 데이타 램 12 : 멀티플렉서11 video data RAM 12 multiplexer

13 : 디지탈/아날로그 변환기 14 : 모니터13: digital to analog converter 14: monitor

15 : 오버레이 램 31-43 : 레지스터15: overlay RAM 31-43: register

44 : 제1멀티플렉서 45 : 제2멀티플렉서44: first multiplexer 45: second multiplexer

46 : 제3멀티플렉서 47 : 가산기46: third multiplexer 47: adder

본 발명은 디지탈 비디오 믹서(digital video mixer)에 관한 것으로서, 특히 실시간(real time)으로 영상반전과 오버레이 메모리(overlay memory) 없이 그래픽(graphic) 데이타의 오버레이 및 1:N, N:1의 데이타 조합이 가능한 디지탈 비디오 믹서에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to digital video mixers, in particular overlay of graphic data without image inversion and overlay memory in real time, and 1: N, N: 1 data combinations. This relates to a possible digital video mixer.

통상, 비디오 신호에 그래픽 데이타를 더해주기 위하여, 즉 비디오 신호를 화면에 디스플레이하면서 그 화면상에 글씨를 쓰거나 그래픽을 그려주기 위하여 전용의 오버레이 메모리를 사용해 왔으며, 따라서 오버레이용의 비디오 메모리가 필요했었다. 또한, 영상값의 반전의 경우에는 고정된 몇 개의 기준값으로만 가능했으며 비디오 버스(bus)에 출력시키는 데이타와 동일한 데이타만을 화면으로 출력시킬 수 있었다.In general, a dedicated overlay memory has been used to add graphic data to a video signal, that is, write or draw graphics on the screen while displaying the video signal on a screen, and thus a video memory for overlay has been needed. In addition, in the case of inverting the image value, only a few fixed reference values were possible, and only the same data as the data output to the video bus could be output to the screen.

첨부 도면의 제1도에는 종래 비디오 신호에 그래픽 데이타를 더해주는 매커니즘이 개략적으로 도시되어 있다.In Figure 1 of the accompanying drawings, a mechanism for adding graphical data to a conventional video signal is schematically illustrated.

이를 참조하면, 비디오 데이타 램(Video Data Ram:11)으로부터 송출된 비디오 신호는 멀티플렉서(multiplexer:12 및 D/A컨버터(Digital-to-Analog convertor:13)를 경유하여 최종적으로 모니터 상에 디스플레이 된다. 그런데, 이와 같은 종래 메커니즘에서는 상기 비디오 신호에 그래픽 데이타를 더해주고자 할 경우, 도시된 것과 같이 별도의 오버레이 램(15)을 설치하여 소정의 그래픽 신호를 더해주는 방식을 취하였다. 따라서, 별도의 오버레이 메모리를 마련해야 하는 번거로움이 따르고, 부대 비용이 소요된다는 것이 문제점으로 지적되고 있다.Referring to this, a video signal transmitted from a video data ram 11 is finally displayed on a monitor via a multiplexer 12 and a digital-to-analog converter 13. However, in the conventional mechanism, in order to add graphic data to the video signal, a separate overlay RAM 15 is installed as shown to add a predetermined graphic signal. Problems have been pointed out that it is cumbersome to prepare an overlay memory, and additional costs are required.

한편, 제2도는 종래 비디오 데이타 버스 및 모니터 화면에 출력되는 데이타의 전송관계를 나타내 보인 시스템 구성도이다.2 is a system configuration diagram showing a transmission relationship between data output on a conventional video data bus and a monitor screen.

도시된 것처럼, 종래에는 모니터(24) 화면에 출력되는 데이타는 비디오 버스에 출력되는 데이타와 동일한 데이타만을 출력시킬 수 있도록 구성되어 있다. 따라서, 종래의 이와 같은 구성에서는 인접한 영상 신호를 분명하게 구분해서 디스플레이할 수 없는 결점이 있다. 여기서, 부호 21은 비디오 데이타 램, 22는 룩 업 테이블(look up table), 23은 디지탈/아날로그 변환기이다.As shown, conventionally, the data output on the monitor 24 is configured to output only the same data as the data output on the video bus. Therefore, in such a conventional configuration, there is a drawback in that adjacent video signals cannot be clearly distinguished and displayed. Here, reference numeral 21 denotes a video data RAM, 22 a look up table, and 23 a digital / analog converter.

본 발명은 상기와 같은 문제점들을 개선하기 위하여 창출된 것으로서, 별도의 오버레이용 비디오 메모리를 사용하지 않고도 원하는 비디오 데이타를 사용할 수 있고, 인접한 영상 신호를 분명하게 구분하여 디스플레이할 수 있는 디지탈 비디오 믹서를 제공함에 그 목적이 있다.The present invention has been made to solve the above problems, and provides a digital video mixer which can use desired video data without using a separate overlay video memory and can clearly display adjacent video signals. Has its purpose.

상기의 목적을 달성하기 위하여 본 발명에 따른 디지탈 오디오 믹서는, 복수의 데이타 버스를 통해 입출력되는 비디오 데이타의 동기를 맞추기 위한 복수의 레지스터(register)와, 상기 복수의 레지스터중 적어도 어느 하나의 레지스터를 거쳐 입력되는 비디오 데이타를 집적(集積)하여 선택적으로 출력시키는 복수의 멀티플렉서(multiplexer)와, 중앙처리장치(CPU)로부터의 지정된 데이타나 전하결합소자(CCD)의 아날로그/디지탈 변환기를 통해 만들어진 디지탈 비디오 데이타에 그래픽 데이타를 더해주기 위한 가산기를 구비하여 된 점에 그 특징이 있다.In order to achieve the above object, a digital audio mixer according to the present invention includes a plurality of registers for synchronizing video data input and output through a plurality of data buses, and at least one register among the plurality of registers. A plurality of multiplexers for selectively collecting and selectively outputting video data inputted through the digital data, and digital video made through a designated data from a central processing unit (CPU) or an analog / digital converter of a charge coupled device (CCD) It is characterized by the addition of an adder for adding graphic data to the data.

따라서, 실시간(real time)으로 반전된 영상을 디스플레이 시킬 수 있고, 영상반전의 기준치 변경이 용이하며, 화면에 실시간으로 그래픽 데이타를 오버레이 시킬 수 있다.Therefore, the inverted image can be displayed in real time, the reference value of the image inversion can be easily changed, and graphic data can be overlaid on the screen in real time.

이하 첨부된 도면을 참조하면서 본 발명의 실시예를 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

제3도는 본 발명에 따른 디지탈 오디오 믹서의 개략적인 장치 구성도이다.3 is a schematic device diagram of a digital audio mixer according to the present invention.

이를 참조하면, 본 발명의 디지탈 오디오 믹서는 도시된 것처럼 다수개의 레지스터(31∼43)와 제1,제2,제3멀티플렉서(44,45,46), 그리고 가산기(47)로 구성된다.Referring to this, the digital audio mixer of the present invention is composed of a plurality of registers 31 to 43, first, second and third multiplexers 44, 45 and 46, and an adder 47 as shown.

가산기(47)의 입력단에는 제1멀티플렉서(44)와 제2멀티플렉서(45)가 각각 다른 데이타 버스에 의해 접속되고, 출력단에는 레지스터(39)가 접속된다. 제1멀티플렉서(44)과 제2멀티플렉서(45)의 입력단에는 각각 레지스터(36,38)가 접속되는데, 특히 제2멀티플렉서(45)에는 CCD(Charge Coupled Device)에서 A/D(Analog/Digital) 컨버터(converter)를 통하여 만들어진 디지탈 비디오 데이타를 동기를 맞추어 입력시키기 위한 레지스터(38)가 입력단에 접속된다. 그리고, 출력단에는 제2멀티플렉서(45)를 거쳐 출력되는 비디오 데이타를 다시 한번 동기를 맞추기 위한 4개의 레지스터(40-43)가 접속된다.The first multiplexer 44 and the second multiplexer 45 are connected to the input terminal of the adder 47 by different data buses, and the register 39 is connected to the output terminal. The registers 36 and 38 are connected to the input terminals of the first multiplexer 44 and the second multiplexer 45, respectively. In particular, the second multiplexer 45 has an analog / digital (A / D) in a charge coupled device (CCD). A register 38 for synchronously inputting digital video data produced through a converter is connected to the input terminal. Then, four registers 40-43 are connected to the output terminal for synchronizing the video data output through the second multiplexer 45 once again.

한편, 제3멀티플렉서(46)의 입력단에는 5개의 레지스터(31-35)가 접속된다. 그중의 하나는 화면상의 그래픽이나 영상반전의 기준값의 입력을 위해 CPU(미도시)에서 직접 지정하여 사용하는 데이타(50)를 수신하여 동기를 맞추어 출력시키는 레지스터(31)이고, 나머지 4개의 레지스터(32-35)는 각각 다른 비디오 데이타 버스를 통해 입력된 비디오 데이타(VD1-VD4)를 동기를 맞추어 출력시키는 레지스터이다.On the other hand, five registers 31 to 35 are connected to the input terminal of the third multiplexer 46. One of them is a register 31 which receives data 50 directly designated and used by a CPU (not shown) for input of a reference value of graphic or image inversion on the screen, and outputs them in synchronization with each other. 32-35 are registers for synchronously outputting video data VD1-VD4 inputted through different video data buses.

그러면, 이상과 같이 구성된 본 발명에 따른 디지탈 비디오 믹서의 작동관계에 대해 제3도, 제4도, 제5도 및 제6도를 참조하면서 설명해 보기로 한다.Next, an operation relationship of the digital video mixer according to the present invention configured as described above will be described with reference to FIG. 3, FIG. 4, FIG. 5 and FIG.

제3도에서 화면상의 그래픽이나 영상반전의 기준값의 입력을 위해 CPU(미도시)에서 직접 지정한 데이타(50)가 각각 레지스터(36,31)를 거쳐 제1멀티플렉서(44)과 제3멀티플렉서(46)로 입력되고, CCD(미도시)에서 A/D컨버터를 통하여 만들어진 디지탈 비디오 데이타는 역시 레지스터(37)를 거쳐 제2멀티플렉서(45)로 입력된다. 또한, 상기 제3멀티플렉서(46)에는 각각 다른 비디오 데이타 버스를 통해 전송된 비디오 데이타(VD1,VD2,VD3,VD4)가 각각의 레지스터(32,33,34,35)를 거쳐 입력된다.In FIG. 3, the data 50 directly designated by the CPU (not shown) for input of the reference value of the graphic or image inversion on the screen is passed through the registers 36 and 31, respectively, to the first multiplexer 44 and the third multiplexer 46. The digital video data generated by the A / D converter in the CCD (not shown) is also input to the second multiplexer 45 via the register 37. In addition, the third multiplexer 46 receives video data VD1, VD2, VD3, and VD4 transmitted through different video data buses through respective registers 32, 33, 34, and 35.

이와 같이 CPU 혹은 그외의 제어기나 신호발생기로부터 일반 데이타 또는 비딩 데이타가 멀티플렉서로 입력되는 상황에 있어서, 비디오 신호에 그래픽 데이타를 더해주고자 할 경우, 제4도에서와 같이 D/A 컨버터(48) 쪽으로 출력되는 비디오 데이타에 가산기(47)를 사용하므로 별도의 오버레이 메모리를 사용하지 않아도 되는 것이다.As described above, when the general data or the bidding data is input to the multiplexer from the CPU or other controllers or signal generators, and the graphic data is added to the video signal, the D / A converter 48 as shown in FIG. Since the adder 47 is used for the video data outputted to the side, it is not necessary to use a separate overlay memory.

또한, 영상값이 반전되는 경우, 제5도에 도시된 것처럼 본 발명에서는 가산기(57)의 일측으로는 비디오 데이타 램으로부터의 실제의 비디오 데이타를, 타측으로는 영상값 반전을 위한 기준값을 직접 입력시키게 된다. 이렇게 함으로써 임의의 영상반전 기준값을 사용할 수 있게 된다. 이에 따라 인접한 영상값을 분명하게 구분해서 디스플레이를 할 수 있다. 예를 들어 영상값이 0-255까지 분포하는 경우, 영상값 125와 126를 구분하여 보고싶으면 영상반전 기준값으로 130을 더해주게 된다. 그러면, 영상값 125는 영상값 255로, 영상값 126은 영상값 0(zero)로 구분되어 표현된다. 이와 같이 인접한 영상값이 확연히 다르게 구분되어 표현되므로 사용자가 소망하는 대로 영상구분을 할 수 있게 된다.In addition, when the image value is inverted, as shown in FIG. 5, in the present invention, actual video data from the video data RAM is input to one side of the adder 57 and a reference value for image value inversion is directly input to the other side. Let's go. This makes it possible to use arbitrary image inversion reference values. Accordingly, the adjacent video values can be clearly distinguished and displayed. For example, if the image values are distributed from 0 to 255, if you want to see the image values 125 and 126 separately, 130 is added as the image reversal reference value. Then, the image value 125 is divided into the image value 255 and the image value 126 is expressed by dividing the image value 0 (zero). As such, adjacent image values are clearly distinguished from each other, so that the user can distinguish images as desired.

한편, 제6도는 본 발명에 따른 디지탈 비디오 믹서가 사용된 경우의 데이타의 출력관계를 나타내 보인 영상 데이타 시스템의 개략적인 장치 구성도이다.6 is a schematic structural diagram of an image data system showing an output relationship of data when a digital video mixer according to the present invention is used.

도시된 것과 같이, 가산기(67)가 사용됨에 따라 비디오 버스로의 출력 데이타의 다른 데이타를 모니터 화면에 출력시킬 수 있게 된다.As shown, as the adder 67 is used, it is possible to output other data of the output data to the video bus on the monitor screen.

이상의 설명에서와 같이 본 발명에 따른 디지탈 비디오 믹서는, D/A컨버터 쪽으로 출력되는 비디오 데이타에 가산기를 사용하여 해당하는 어드레스(address)에 원하는 데이타를 직접 쓸 수 있도록 되어 있으므로 별도의 오버레이 메모리를 사용하지 않아도 되므로 원가를 절감할 수 있다. 뿐만 아니라, 영상값의 반전의 경우 임의의 영상 반전값을 사용할 수 있도록 되어 있어 인접된 영상값을 분명하게 구분하여 디스플레이 할 수 있고, 종래와는 달리 비디오 버스로 출력되는 비디오 데이타와 다른 임의의 기준값을 반전된 데이타를 모니터로 출력시킬 수 있는 장점이 있다.As described above, the digital video mixer according to the present invention uses an adder to the video data output to the D / A converter so that desired data can be directly written to a corresponding address. Therefore, a separate overlay memory is used. There is no need to save money. In addition, in the case of the inversion of the image value, an arbitrary image inversion value can be used so that adjacent image values can be clearly distinguished and displayed. Unlike the conventional method, any reference value different from the video data output through the video bus is displayed. Has the advantage of outputting the inverted data to the monitor.

Claims (2)

복수의 데이타 버스를 통해 입출력되는 비디오 데이타의 동기를 맞추기 위한 복수의 레지스터(register)와, 상기 복수의 레지스터중 적어도 어느 하나의 레지스터를 거쳐 입력되는 비디오 데이타를 집적(集積)하여 선택적으로 출력시키는 복수의 멀티플렉서(multiplexer)와, 중앙처리장치(CPU)로부터의 지정된 데이타나 전하결합소자(CCD)의 아날로그/디지탈 변환기를 통해 만들어진 디지탈 비디오 데이타에 그래픽 데이타를 더해주기 위한 가산기를 구비하여 된 것을 특징으로 하는 디지탈 비디오 믹서.A plurality of registers for synchronizing video data input and output through a plurality of data buses, and a plurality of registers for selectively outputting video data input through at least one register among the plurality of registers. Multiplexer and an adder for adding graphics data to digital video data generated by a specified data from a central processing unit (CPU) or an analog-to-digital converter of a charge coupled device (CCD). Digital video mixer. 제1항에 있어서, 상기 멀티플렉서는 화면상의 그래픽이나 영상반전의 기준값의 입력을 위해 CPU로부터 출력된 데이타 및 비디오 그래픽 데이타가 입력되는 제1멀티플렉서와, 제3멀티플렉서를 거쳐 출력된 데이타 및 CCD에서 A/D컨버터를 통하여 만들어진 디지탈 비디오 데이타를 수신하여 상기 가산기 및 복수의 비디오 데이타 버스로 소정의 비디오 데이타를 출력하는 제2멀티플렉서와, 상기 CPU로부터 출력된 데이타 및 복수의 비디오 데이타 버스에 의해 전송된 비디오 데이타를 수신하여 상기 제2멀티플렉서에 소정의 데이타를 전송하는 제3멀티플렉서로 구성된 것을 특징으로 하는 디지탈 비디오 믹서.The multiplexer of claim 1, wherein the multiplexer comprises: a first multiplexer to which data and video graphic data output from a CPU are input for input of a reference value of graphic or image inversion on a screen; A second multiplexer which receives digital video data generated through the / D converter and outputs predetermined video data to the adder and the plurality of video data buses, and the data output from the CPU and the video transmitted by the plurality of video data buses. And a third multiplexer for receiving data and transmitting predetermined data to the second multiplexer.
KR1019940020968A 1994-08-24 1994-08-24 Digital video mixer KR100246573B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940020968A KR100246573B1 (en) 1994-08-24 1994-08-24 Digital video mixer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940020968A KR100246573B1 (en) 1994-08-24 1994-08-24 Digital video mixer

Publications (1)

Publication Number Publication Date
KR100246573B1 true KR100246573B1 (en) 2000-03-15

Family

ID=19391063

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940020968A KR100246573B1 (en) 1994-08-24 1994-08-24 Digital video mixer

Country Status (1)

Country Link
KR (1) KR100246573B1 (en)

Similar Documents

Publication Publication Date Title
JPS63282790A (en) Display controller
US5138307A (en) Display device for multi moving pictures
US5880741A (en) Method and apparatus for transferring video data using mask data
JPH0783454B2 (en) Video signal processor
JPH06332843A (en) Moving image video data transfer device and computer system
KR100246573B1 (en) Digital video mixer
JPH10340338A (en) Display format converter
JPS62175792A (en) Background brightness/color display control system
JPH03192392A (en) Video signal output device
JPS6031355A (en) Facsimile equipment
JPS6292071A (en) Control system for magnified display
SU1667146A1 (en) Device for displaying graphic information
KR940010681A (en) Image display multiple overlapping implementation circuit
JPH0273293A (en) Scan converter circuit
RU2218608C1 (en) Device to display graphic information on screen of raster indicator
JPH02199499A (en) Multiple moving image display device
JPS63109496A (en) Image display control circuit
JPS6390281A (en) Monitor video composing and displaying method
JP3605889B2 (en) Computer system
JPH07181955A (en) Composite image display device
JPH0250681A (en) Dual screen display control circuit and video equipment provided with same circuit
JPH10133616A (en) Display equipment
JP2001078152A (en) Liquid crystal display device
JPS63256065A (en) Video processor unit
JPH02254883A (en) Non-interlace reduced display converter

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111201

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee