KR100241439B1 - 디 플립플롭을 이용한 레벨 인터럽트 변환장치 - Google Patents

디 플립플롭을 이용한 레벨 인터럽트 변환장치 Download PDF

Info

Publication number
KR100241439B1
KR100241439B1 KR1019960075072A KR19960075072A KR100241439B1 KR 100241439 B1 KR100241439 B1 KR 100241439B1 KR 1019960075072 A KR1019960075072 A KR 1019960075072A KR 19960075072 A KR19960075072 A KR 19960075072A KR 100241439 B1 KR100241439 B1 KR 100241439B1
Authority
KR
South Korea
Prior art keywords
interrupt
processing unit
level
central processing
flop
Prior art date
Application number
KR1019960075072A
Other languages
English (en)
Other versions
KR19980055836A (ko
Inventor
김규태
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019960075072A priority Critical patent/KR100241439B1/ko
Publication of KR19980055836A publication Critical patent/KR19980055836A/ko
Application granted granted Critical
Publication of KR100241439B1 publication Critical patent/KR100241439B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

본 발명은 디 플립플롭을 이용한 레벨 인터럽트로 변환장치에 관한 것으로, 종래에는 마이크로 프로세서를 이용한 회로 설계 시에 에지 트리거 인터럽트 신호를 발생하는 인터럽트 장치를 레벨 트리거 인터럽트 신호만 남아있는 중앙처리장치에 연결해야되는 경우에는 그대로 연결하여 중앙처리장치 자체 내에서 레벨 인터럽트로 구현하였으나, 중앙처리장치에 부하가 많아지게 되어 처리속도가 느려지는 문제점이 있었던 바, 본 발명에서는 디 플립플롭을 이용해서 간단하게 에지 인터럽트를 레벨 인터럽트로 변환시키게 할 수 있어 중앙처리장치의 부하가 줄어들어 처리속도가 향상되는 효과가 있다.

Description

디 플립플롭을 이용한 레벨 인터럽트 변환장치
본 발명은 디 플립플롭을 이용한 레벨 인터럽트 변환장치에 관한 것으로, 특히 마이크로 프로세서를 이용한 회로 설계 시에 레벨 트리거 인터럽트만 남아있는 중앙 처리장치에 에지 트리거 인터럽트 장치를 연결하기 위해 디 플립플롭을 사용한 디 플립플롭을 이용한 레벨 인터럽트 변환장치에 관한 것이다.
종래에는 마이크로 프로세서를 이용한 회로 설계 시에 에지 트리거 인터럽트 신호를 발생하는 장치를 중앙처리장치에 연결 해야되는 경우, 에지 트리거 인터럽트가 있는 중앙처리장치에 연결하여 사용하였다.
상기와 같이 종래의 장치에 있어서는 에지 트리거 인터럽트 신호를 발생하는 장치를 중앙처리장치에 연결하는 경우, 중앙처리장치에서 에지 트리거 인터럽트를 인식하지 못하는 경우가 발생하면 레벨 트리거 인터럽트만을 인식하는 중앙처리장치에 연결을 할 수 없었던 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위하여 창안한 것으로, 레벨 트리거 인터럽트만을 인식하는 중앙처리장치와 에지 트리거 인터럽트 장치 사이에 디 플립플롭을 두어 에지 트리거 인터럽트를 레벨 트리거 인터럽트로 변환하게 하는 장치를 제공함에 목적이 있다.
제1도는 본 발명 디 플립플롭을 이용한 레벨 인터럽트 변환장치의 블럭 구성도.
제2도는 본 발명 디 플립플롭을 이용한 레벨 인터럽트 변환장치의 타이밍도.
〈도면의 주요부분에 대한 부호의 설명〉
100 : 중앙처리장치 200 : 에지 트리거 인터럽트 장치
300 : 디 필립플롭(D FF)
상기와 같은 목적을 달성하기 위한 본 발명의 구성인 도1은 본 발명 디 플립플롭을 이용한 레벨 인터럽트 변환장치의 블럭 구성도로서, 이에 도시한 바와 같이 레벨 트리거 인터럽트만 인식하는 중앙처리장치(이하 "씨피유"라 약칭함)(100)와, 에지트리거 인터럽트를 생성하여 디 플립플롭(300)에 전송하는 에지 트리거 인터럽트 장치(200)와, 상기 에지 트리거 인터럽트 장치(200)에서 출력한 에지 트리거 인터럽트를 레벨 트리거 인터럽트로 바꾸어 주는 디 플립플롭(D FF:300)으로 구성되는 것으로, 이를 첨부한 도면을 참조하여 상세히 설명한다.
도2는 본 발명 디 플립플롭을 이용한 레벨 인터럽트 변환장치의 타이밍도로서, 이에 도시한 바와 같이 에지 트리거 인터럽트 장치(200)에서 에지 트리거 인터럽트 신호(EDGE_INT)가 +5볼트에서 그라운드(GND)로 바뀌게 되면 디 플립플롭(D FF:300)의 출력단자인 큐(Q,10)에 디(D,20) 입력단자의 정보가 클럭펄스에 의해 전송되어 그라운드로 바뀌어 인터럽트를 발생하게 되며, 발생한 펄스(인터럽트 신호)가 씨피유(100)에 전송되어 이 씨피유(100)에 인터럽트를 걸게된다. 만약 상기 인터럽트 보다 상위 인터럽트가 있다면 먼저 상위 인터럽트가 실행되고 난 뒤, 본 인터럽트 서비스 루틴을 실행하게 되며, 본 인터럽트보다 하위 인터럽트가 걸려 있으면 바로 인터럽트 서비스 루틴을 수행하게 된다. 실행이 끝난 뒤 상기 씨피유(100)는 인터럽트 액크(Interrupt Ack:INTACK) 신호를 발생하게 되고, 이때 상기 씨피유(100)에서 발생되는 INTACK신호는 그라운드 레벨로 출력되어 디 플립플롭(D FF:300)의 프리세트(Preset)핀으로 전송되며, 이로 이해 큐(Q,10)핀에서 출력되는 전압이 +5볼트로 바뀌어 상기 씨피유(100)에 걸린 인터럽트가 풀리게 된다.
이상에서 설명한 바와 같이 본 발명에 의한 마이크로 프로세서를 이용한 회로 설계시 에지 트리거 인터럽트를 생성하는 장치를 레벨 트리거 인터럽트만 인식하는 중앙처리장치에 연결해야 되는 경우에 디 플립플롭 하나만 사용하여 쉽게 회로를 구현할 수 있어 중앙처리장치의 선택의 폭이 커져 중앙처리장치 주변회로의 구성이 용이해지고, 또한 중앙처리장치의 부하가 줄어들어 처리속도를 향상시킬 수 있는 효과가 있다.

Claims (1)

  1. 레벨 트리거 인터럽트만 인식하는 중앙처리장치와; 에지 트리거 인터럽트를 발생하는 에지 트리거 인터럽트 장치와; 상기 에지 트리거 인터럽트 장치에서 출력한 에지 트리거 인터럽트를 레벨 트리거 인터럽트로 바꾸어 주는 디 플립플롭으로 구성하여 된 것을 특징으로 하는 디 플립플롭을 이용한 레벨 인터럽트 변환장치.
KR1019960075072A 1996-12-28 1996-12-28 디 플립플롭을 이용한 레벨 인터럽트 변환장치 KR100241439B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960075072A KR100241439B1 (ko) 1996-12-28 1996-12-28 디 플립플롭을 이용한 레벨 인터럽트 변환장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960075072A KR100241439B1 (ko) 1996-12-28 1996-12-28 디 플립플롭을 이용한 레벨 인터럽트 변환장치

Publications (2)

Publication Number Publication Date
KR19980055836A KR19980055836A (ko) 1998-09-25
KR100241439B1 true KR100241439B1 (ko) 2000-08-01

Family

ID=19491780

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960075072A KR100241439B1 (ko) 1996-12-28 1996-12-28 디 플립플롭을 이용한 레벨 인터럽트 변환장치

Country Status (1)

Country Link
KR (1) KR100241439B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101356700B1 (ko) * 2008-03-26 2014-01-28 삼성전자주식회사 인터럽트 발생의 인식 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950025534A (ko) * 1994-02-16 1995-09-18 김광호 인터럽트신호의 멀티플렉싱회로

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950025534A (ko) * 1994-02-16 1995-09-18 김광호 인터럽트신호의 멀티플렉싱회로

Also Published As

Publication number Publication date
KR19980055836A (ko) 1998-09-25

Similar Documents

Publication Publication Date Title
KR860001382A (ko) 분할된 개입중단 인터페이스 회로
TW332337B (en) The semiconductor IC
EP0270296A3 (en) Semiconductor logic circuit
TW465188B (en) Clock gate buffer circuit
KR920007341A (ko) Ecl 신호를 cmos신호로 변환시키는 방법 및 장치
CA2130935A1 (en) System and Method for Resetting a Microprocessor System
KR100241439B1 (ko) 디 플립플롭을 이용한 레벨 인터럽트 변환장치
AU616258B2 (en) Process and arrangement for the monitoring of a clock signal
KR890010922A (ko) Dc 테스트 기능을 갖춘 반도체 집적회로
TW362173B (en) Meta-hardened flip-flop
US5673424A (en) Circuit which supplies a clock pulse to a microcomputer
EP1126362A3 (en) Microcomputer with internal reset signal generator
JPH09205496A (ja) モデム装置
KR100236083B1 (ko) 펄스 발생회로
KR100424311B1 (ko) 구형파 발생기 및 그 발생방법
ATE226374T1 (de) Fremdversorgter schnittstellenadapter
SU1398085A1 (ru) Переключающее устройство
KR920003883B1 (ko) 수동 셑/리셑 구동회로
JPS6228838A (ja) 割込制御回路
RU1276222C (ru) Триггерное устройство (его варианты)
SU1444930A1 (ru) Одновибратор
SU1647608A1 (ru) Устройство дл преобразовани изображений
SU1136277A1 (ru) Источник вторичного электропитани
KR950001131Y1 (ko) 펄스에지 지연회로
KR20000000824A (ko) 제로 검출기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081031

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee