RU1276222C - Триггерное устройство (его варианты) - Google Patents

Триггерное устройство (его варианты) Download PDF

Info

Publication number
RU1276222C
RU1276222C SU3921109A RU1276222C RU 1276222 C RU1276222 C RU 1276222C SU 3921109 A SU3921109 A SU 3921109A RU 1276222 C RU1276222 C RU 1276222C
Authority
RU
Russia
Prior art keywords
output
input
flip
flop
trigger
Prior art date
Application number
Other languages
English (en)
Inventor
А.Я. Рыбаков
Г.И. Шишкин
Original Assignee
ВНИИ экспериментальной физики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ВНИИ экспериментальной физики filed Critical ВНИИ экспериментальной физики
Priority to SU3921109 priority Critical patent/RU1276222C/ru
Application granted granted Critical
Publication of RU1276222C publication Critical patent/RU1276222C/ru

Links

Images

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и устройствах управления. Цель изобретения - повышение надежности работы устройства. Триггерное устройство содержит элементы ИЛИ-НЕ (И-НЕ) 1 и 2, резистор 5 и конденсатор 6. Введение элемента ИЛИ-НЕ 7 и тактируемого D - триггера 8 и образование новых функциональных связей уменьшают время нахождения логических элементов триггера в активной области характеристики переключения. В описании приведен второй вариант триггерного устройства, предусматривающий введение элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и тактируемого D - триггера. 2 с.п.ф-лы, 2 ил.

Description

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и устройствах управления.
Целью изобретения является повышение надежности путем уменьшения времени нахождения логических элементов триггера в активной области характеристики переключения.
На фиг. 1 изображена схема первого варианта; на фиг.4 - схема второго варианта триггерного устройства.
Триггерное устройство по первому варианту содержит первый 1 и второй 2 элементы ИЛИ-НЕ, первые входы которых соединены соответственно с входом 3 сброса и входом 4 установки, резистор 5, первый вывод которого подключен к первому выводу конденсатора 6, второй вывод которого соединен с нулевой шиной. Второй вход первого элемента ИЛИ-НЕ 1 соединен с выходом второго элемента ИЛИ-НЕ 2, а выход первого элемента ИЛИ-НЕ 1 подключен к второму выводу резистора. Триггерное устройство по первому варианту содержит также третий логический элемент ИЛИ-НЕ 7 и D-триггер 8, прямой выход которого соединен с вторым входом второго элемента ИЛИ-НЕ 2, а D-вход - с первым выводом резистора 5. Первый и второй входы третьего элемента ИЛИ-НЕ 7 соединены соответственно с входом 3 сброса и входом 4 установки.
Триггерное устройство по второму варианту содержит первый 1 и второй 2 логические элементы ИЛИ-НЕ, первые входы которых соединены соответственно с входом 3 сброса и входом 4 установки, резистор 5, первый вывод которого соединен с первым выводом конденсатора 6, второй вывод которого подключен к нулевой шине. Второй вход первого элемента ИЛИ-НЕ 1 cоединен с выходом второго элемента ИЛИ-НЕ 2, а выход - с вторым выводом резистора 5. Триггерное устройство по второму варианту содержит также элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 И D-триггер 8, прямой выход которого соединен с вторым входом второго элемента ИЛИ-НЕ 2 и первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7, а D-вход - с первым выводом резистора 5. Второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 cоединен с выходом первого элемента ИЛИ-НЕ 1, а выход - с тактовым входом D-триггера.
Триггерное устройство по первому варианту работает следующим образом.
Допустим, что D-триггер 8 находится в состоянии логического "0", на входах сброса 3 и установки 4 - уровень логического "0", на выходах второго 2 и третьего 7 элементов ИЛИ-НЕ - уровень логической "1", на выходе первого элемента ИЛИ-НЕ 1, на конденсаторе 6 и на D-входе D-триггера 8 - уровень логического "0". D-триггер 8 тактируется уровнем логической "1", D-вход D-триггера 8 открыт, D-триггер удерживается в состоянии логического "0" уровнем напряжения на конденсаторе 6.
При поступлении импульса положительной полярности на вход 3 сброса изменяется только состояние третьего элемента ИЛИ-НЕ 7, поэтому закрывается D-вход D-триггера 8, но он сохраняет состояние логического "0", а по окончании входного импульса третий элемент ИЛИ-НЕ 7 возвращается в исходное состояние и D-триггер 8 опять удерживается в состоянии логического "0" уровнем напряжения на конденсаторе 6.
При поступлении единичного импульса на вход 4 установки изменяется состояние выхода всех элементов ИЛИ-НЕ. При этом закрывается D-вход D-триггера 8 уровнем логического "0" на его тактовом входе и начинается заряд конденсатора 6 от уровня логического "0" к уровню логической "1". Если за время действия импульса конденсатор 6 зарядится, то при снятии импульса третий элемент ИЛИ-НЕ 7 возвращается в исходное состояние, D-триггер 8 переключается в состояние логической "1" и удерживается в этом состоянии уровнем логической "1" на выходе первого элемента ИЛИ-НЕ 1 и на конденсаторе 6.
Если длительность импульса недостаточна для перезаряда конденсатора 6 (помеха), то переключение D-триггера 8 не происходит и устройство возвращается в исходное состояние.
Переключение триггерного устройства из состояния логической "1" в состояние логического "0" по входу 3 сброса происходит аналогично.
Вместо элементов ИЛИ-НЕ могут быть использованы элементы И-НЕ, при этом функционирование устройства происходит аналогично описанному, но на установочные входы необходимо подавать нулевые импульсы, вход 3 является входом установки, вход 4 - входом сброса, а D-триггер 8 должен тактироваться уровнем логического "0", а не логической "1".
Вход 3 имеет приоритет по сравнению с входом 4, поэтому при синхронной подаче входных импульсов на входы 3 и 4 триггерное устройство по срезу входных импульсов устанавливается в состояние логического "0", если элементами 1,2,7 являются элементы ИЛИ-НЕ, и в состояние логической "1", если элементами 1,2,7 являются элементы И-НЕ.
Триггерное устройство по второму варианту работает следующим образом.
Допустим, D-триггер 8 находится в состоянии логического "0", на входах 3,4 - уровень логического "0", на выходе второго элемента ИЛИ-НЕ 2 - уровень логической "1", на выходах первого элемента ИЛИ-НЕ 1 и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7, на конденсаторе 6 и на D-входе D-триггера 8 - уровень логического "0". D-триггер 8 тактируется уровнем логического "0", D-вход D-триггера 8 открыт, D-триггер 8 удерживается в состоянии логического "0" уровнем напряжения на конденсаторе 6.
При поступлении единичного импульса на вход 3 сброса состояние элементов триггерного устройства не изменяется.
При поступлении импульса положительной полярности на вход 4 установки изменяется состояние элементов ИЛИ-НЕ 1 и 2 и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7. При этом закрывается D-вход D-триггера 8 уровнем логической "1", на его тактовом входе начинается заряд конденсатора 6 от уровня логического "0" к уровню логической "1". Если за время действия импульса конденсатор 6 зарядится, то при снятии импульса элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 возвращается в исходное состояние, D-триггер 8 переключается в состояние логической "1" и удерживается в таком состоянии уровнем логической 21" на выходе первого элемента ИЛИ-НЕ и на конденсаторе 6.
Если длительность импульса недостаточна для перезаряда конденсатора 6 (помеха), то переключение D-триггера 8 не происходит и устройство возвращается в исходное состояние.
Переключение триггерного устройства из состояния логической "1" в состояние логического "0" по входу 3 сброса происходит аналогично.
Вместо элементов ИЛИ-НЕ могут быть использованы элементы И-НЕ, при этом функционирование устройства происходит аналогично описанному, но на установочные входы необходимо подавать импульсы отрицательной полярности, вход 3 является входом установки, а вход 4 - входом сброса.
Вход 3 имеет приоритет по сравнению с входом 4, поэтому при синхронной подаче входных импульсов на входы 3 и 4 триггерное устройство по срезу входных импульсов устанавливается в состояние логического "0", если элементами 1, 2 являются элементы ИЛИ-НЕ, и в состояние логической "1", если элементами 1, 2 являются элементы И-НЕ.

Claims (3)

  1. ТРИГГЕРНОЕ УСТРОЙСТВО (ЕГО ВАРИАНТЫ).
  2. 1. Триггерное устройство, содержащее первый и второй элементы ИЛИ - НЕ (И - НЕ), первые входы которых соединены с соответствующими установочными входами устройства, резистор, первый вывод которого соединен с первым выводом конденсатора, второй вывод которого подключен к нулевой шине, второй вход первого элемента ИЛИ - НЕ (И - НЕ) соединен с выходом второго элемента ИЛИ - НЕ (И - НЕ), а выход - с вторым выводом резистора, отличающееся тем, что, с целью повышения надежности путем уменьшения времени нахождения логических элементов в активной области характеристики переключения, в него введены третий элемент ИЛИ - НЕ (И - НЕ) и тактируемый D-триггер, прямой выход которого соединен с вторым входом второго элемента ИЛИ - НЕ (И - НЕ), а D - вход - с первым выводом резистора, первый и второй входы третьего элемента ИЛИ - НЕ (И - НЕ) соединены с соответствующими установочными входами устройства, а выход - с тактовым входом D-триггера.
  3. 2. Триггерное устройство, содержащее первый и второй элементы ИЛИ - НЕ (И - НЕ), первые входы которых соединены с соответствующими установочными входами устройства, резистор, первый вывод которого соединен с первым выводом конденсатора, второй вывод которого подключен к нулевой шине, второй вход первого элемента ИЛИ - НЕ (И - НЕ) соединен с выходом второго элемента ИЛИ - НЕ (И - НЕ), а выход - с вторым выводом резистора, отличающееся тем, что, с целью повышения надежности путем уменьшения времени нахождения логических элементов в активной области характеристики переключения, в него введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и тактируемый D-триггер, прямой выход которого соединен с вторым входом второго элемента ИЛИ - НЕ (И - НЕ) и первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а D-вход - с первым выводом резистора, второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с выходом первого элемента ИЛИ - НЕ (И - НЕ), а выход - с тактовым входом D-триггера.
SU3921109 1985-06-28 1985-06-28 Триггерное устройство (его варианты) RU1276222C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU3921109 RU1276222C (ru) 1985-06-28 1985-06-28 Триггерное устройство (его варианты)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU3921109 RU1276222C (ru) 1985-06-28 1985-06-28 Триггерное устройство (его варианты)

Publications (1)

Publication Number Publication Date
RU1276222C true RU1276222C (ru) 1995-01-27

Family

ID=30440284

Family Applications (1)

Application Number Title Priority Date Filing Date
SU3921109 RU1276222C (ru) 1985-06-28 1985-06-28 Триггерное устройство (его варианты)

Country Status (1)

Country Link
RU (1) RU1276222C (ru)

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1045354, кл. H 03K 3/286, 1982. *
Патент США N 4048521, кл. H 03K 3/288, 1977. *

Similar Documents

Publication Publication Date Title
US6297751B1 (en) Low-voltage joystick port interface
US3764920A (en) Apparatus for sampling an asynchronous signal by a synchronous signal
US4965465A (en) Monostable multivibrator capable of generating a predetermined width of pulse without using a delay circuit
US3593036A (en) Mosfet momentary switch circuit
US3504200A (en) Synchronizing circuit
RU1276222C (ru) Триггерное устройство (его варианты)
US4540898A (en) Clocked buffer circuit using a self-bootstrapping transistor
US5506533A (en) Apparatus for generating a monostable signal
US3924193A (en) Logic circuit including J-K flip flop providing output pulse in respose to longer duration input pulse
ES350750A1 (es) Un dispositivo de circuito de cerrojo de polaridad de da- tos.
RU2211528C2 (ru) Триггерное устройство
US4629908A (en) MOS monostable multivibrator
SU961106A2 (ru) Одновибратор
SU1499453A1 (ru) Устройство дл защиты от дребезга контактов
SU983989A1 (ru) Триггерное устройство
RU2047938C1 (ru) Счетный триггер
EP0173052A2 (en) Microcomputer clock circuit
SU1156047A1 (ru) Устройство дл защиты от дребезга контактов
SU968889A2 (ru) Одновибратор
SU1411948A1 (ru) Устройство дл защиты от дребезга контактов
RU2072567C1 (ru) Резервированная ячейка памяти
SU734647A1 (ru) Устройство дл ввода информации
SU1220120A1 (ru) Устройство дл генерации одиночных импульсов
SU1394420A1 (ru) Устройство дл взаимной блокировки и защиты от дребезга контактов
SU1552357A1 (ru) Ждущий мультивибратор