KR100241310B1 - 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법 - Google Patents

터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법 Download PDF

Info

Publication number
KR100241310B1
KR100241310B1 KR1019970048851A KR19970048851A KR100241310B1 KR 100241310 B1 KR100241310 B1 KR 100241310B1 KR 1019970048851 A KR1019970048851 A KR 1019970048851A KR 19970048851 A KR19970048851 A KR 19970048851A KR 100241310 B1 KR100241310 B1 KR 100241310B1
Authority
KR
South Korea
Prior art keywords
programming
program
pdl
board
connector
Prior art date
Application number
KR1019970048851A
Other languages
English (en)
Other versions
KR19990026642A (ko
Inventor
유득형
Original Assignee
서평원
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신주식회사 filed Critical 서평원
Priority to KR1019970048851A priority Critical patent/KR100241310B1/ko
Publication of KR19990026642A publication Critical patent/KR19990026642A/ko
Application granted granted Critical
Publication of KR100241310B1 publication Critical patent/KR100241310B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/30Creation or generation of source code
    • G06F8/38Creation or generation of source code for implementing user interfaces

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Human Computer Interaction (AREA)
  • Logic Circuits (AREA)

Abstract

본 발명은 터미널 인터페이스 포트를 이용하여 피엘디를 프로그래밍하는 구조를 가지면서 서로 다른종류의 피엘디 핀맵을 단일 프로그램 키트와 프로그램 케이블을 통해 프로그래밍하는 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법에 관한 것으로, 피씨의 병렬포트와 접속하고 래티스 디바이스 만의 프로그램밍 인에이블 신호를 출력하기 위한 피씨 커넥터와, 여러종류의 피엘디 프로그램키트를 인터페이스하기 위한 프로그래밍 인터페이스 로직과, 보드의 터미널 인터페이스를 위해 피씨의 직렬 포트 또는 랜카드를 연결하는 보드 커넥터와, 프로그래밍 신호를 멀티플렉싱하기 위한 멀티플렉서와, 프로그래밍을 위한 해당 피엘디로 스위칭하기 위한 스위치와, 프로그래밍 신호의 구동전력을 증가시키고 터미널 인터페이스를 지원하기 위한 버퍼와, 보드와 프로그램 키트 사이를 연결함과 동시에 보드 내부의 프로그램 포트의 일관성있는 핀맵을 지원하기 위한 인터페이스 커넥터와, 피엘디 프로그래밍 케이블, 및 보드 내부의 프로그래밍 및 터미널 인터페이스 포트로 구성되어 있는 피엘디 프로그래밍 구조를 구비하여, 상기 프로그래밍 키트를 피씨와 보드에 연결하고, 스위치를 이용하여 프로그램을 원하는 피엘디를 선택한 후, 프로그램을 위한 프로그래밍 도구를 실행시켜 각 피엘디별로 정해진 직렬 데이타 프로그램 방법을 통해 피엘디를 프로그래밍하는 것을 특징으로 한다.

Description

터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법
본 발명은 멀티 피엘디(Multi-PLD) 프로그래밍 방법에 관한 것으로, 특히 터미널 인터페이스 포트(terminal interface logic)를 이용하여 피엘디를 프로그래밍하는 구조를 가지면서 서로 다른종류의 피엘디 핀맵(pin map)을 단일 프로그램 키트(kit)와 프로그램 케이블(cable)을 통해 프로그래밍하는 터미널 인터페이스 커넥터(connector)를 이용한 멀티 피엘디 프로그래밍 방법에 관한 것이다.
종래에는 아이에스피(ISP; In-System Programming) 피엘디 디바이스(device)의 각 제조메이커에서 제공하는 프로그래밍 키트를 이용해서 그 메이커의 핀에 맞추어 각각의 디바이스에 대한 프로그래밍을 실행하는 방법이 이용되고 있다.
종래의 피엘디 프로그래밍 구조를 도 1을 참조하여 보면, 피씨(PC)의 병렬포트와 접속하기 위한 피씨 커넥터(1)와, 각각의 피엘디 메이커에서 제공하는 피엘디 프로그램 키트를 인터페이스하기 위한 프로그래밍 인터페이스 로직(2)과, 보드와 프로그램 키트 사이를 접속하기 위한 보드 커넥터(3)와, 피엘디 프로그래밍 케이블(4)과, 보드 내부의 프로그래밍 포트인 헤더(header;5)로 되어 있다.
상기한 종래의 피엘디 프로그래밍 구조를 참조하여 프로그래밍 방법을 살펴보면, 우선 피씨 커넥터(1)을 피씨에, 프로그램 케이블(4)를 프로그램 포트(5)에 접속한 후, 각 회사들이 제공하는 프로그래밍 도구를 실행시킨다. 이와 같이 실행된 프로그램은 피씨 커넥터(1), 프로그램 인터페이스 로직(2), 보드 커넥터(3), 프로그램 케이블(4), 및 프로그램 포트(5)를 통해 보드 내부에 있는 피엘디들을 프로그램한다. 피엘디의 종류가 여러가지인 경우에는 위와 같은 방법을 반복해 가면서 모든 종류의 피엘디를 프로그램하게 된다.
그러나, 상기한 종래의 방법에서는 보드의 내부에 여러종류의 피엘디가 다수개 공존해 있을 경우, 다른 메이커의 피엘디를 프로그램할 때마다 다른 프로그래밍 키트를 사용해야 하는 번거로움이 있으며, 각 메이커별 피엘디의 프로그램 포트는 핀맵이 상이하므로 여러개의 피엘디를 사용하는 보드에는 여러개의 피엘디 프로그램 포트를 가지고 있어야 한다는 문제가 있다.
본 발명은 상기한 종래기술의 문제점을 감안하여 창안한 것으로서, 터미널 인터페이스 포트를 이용하여 피엘디를 프로그래밍하는 구조를 가지면서 서로 다른종류의 피엘디 핀맵을 단일 프로그램 키트와 프로그램 케이블을 통해 프로그래밍하는 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법을 제공하는데 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명에 따른 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법은, 피씨의 병렬포트와 접속하고 래티스 디바이스 만의 프로그램밍 인에이블 신호를 출력하기 위한 피씨 커넥터와, 여러종류의 피엘디 프로그램키트를 인터페이스하기 위한 프로그래밍 인터페이스 로직과, 보드의 터미널 인터페이스를 위해 피씨의 직렬 포트 또는 랜카드를 연결하는 터미널 커넥터와, 프로그래밍 신호를 멀티플렉싱하기 위한 멀티플렉서와, 프로그래밍을 위한 해당 피엘디로 스위칭하기 위한 스위치와, 프로그래밍 신호의 구동전력을 증가시키고 터미널 인터페이스를 지원하기 위한 버퍼와, 보드와 프로그램 키트 사이를 연결함과 동시에 보드 내부의 프로그램 포트의 일관성있는 핀맵을 지원하기 위한 인터페이스 커넥터와, 피엘디 프로그래밍 케이블, 및 보드 내부의 프로그래밍 및 터미널 인터페이스 포트로 구성되어 있는 피엘디 프로그래밍 구조를 구비하여, 상기 프로그래밍 키트를 피씨와 보드에 연결하고, 스위치를 이용하여 원하는 피엘디를 선택한 후, 프로그램을 위한 프로그래밍 도구를 실행시켜 각 피엘디별로 정해진 직렬 데이타 프로그램 방법을 통해 피엘디를 프로그래밍하는 것을 특징으로 한다.
상기 피엘디에 프로그램을 프로그래밍하는 과정은, 피씨 커넥터, 멀티플렉서, 버퍼, 인터페이스 커넥터, 프로그램 케이블, 및 프로그램 포트의 순으로 프로그램 데이타를 전송하고, 프로그램 포트, 프로그램 케이블, 인터페이스 커넥터, 버퍼, 멀티플렉서, 및 피씨 커넥터의 순으로 데이타를 읽어 각 피엘디를 프로그램할 수 있다.
도 1은 종래의 피엘디 프로그래밍 구조도,
도 2는 본 발명에 따른 피엘디 프로그래밍의 구조도,
도 3은 본 발명에 따른 피엘디의 터미널 인터페이스와 멀티 피엘디 프로그래밍 신호의 구성도이다.
*** 도면의 주요부분에 대한 부호의 설명**
1,6 : 피씨 커넥터 2,A : 프로그래밍 인터페이스 로직
3 : 보드 커넥터 4,12 : 프로그램 케이블
5,13 : 프로그래밍 포트(헤더) 7 : 터미널 커넥터
8 : 멀티플렉서 9 : 스위치
10 : 버퍼 11 : 인터페이스 커넥터
이하, 첨부도면을 참조하여 본 발명에 따른 실시예를 보다 상세히 설명하기로 한다.
도 2는 본 발명에 따른 피엘디 프로그래밍의 구조도이고, 도 3은 본 발명에 따른 피엘디의 터미널 인터페이스와 멀티 피엘디 프로그래밍 신호의 구성도이다.
먼저, 본 발명에 따른 피엘디 프로그래밍 구조를 도 2을 참조하여 살펴보면, 피씨의 병렬포트와 접속하고 래티스 디바이스(lattice device) 만의 프로그램밍 인에이블(enable) 신호(14)를 출력하기 위한 피씨 커넥터(6)와, 각 피엘디 메이커에서 제공하는 피엘디 프로그램 키트를 인터페이스하기 위한 프로그래밍 인터페이스 로직(A)과, 보드의 터미널 인터페이스를 위해 피씨의 직렬 포트 또는 랜카드를 연결하는 터미널 커넥터(7)와, 프로그래밍 신호를 멀티플렉싱하기 위한 멀티플렉서(8)와, 프로그래밍을 위한 해당 피엘디로 스위칭하기 위한 스위치(9)와, 프로그래밍 신호의 구동전력을 증가시키고 터미널 인터페이스를 지원하기 위한 버퍼(10)와, 보드와 프로그램 키트 사이를 연결함과 동시에 보드 내부의 프로그램 포트의 일관성있는 핀맵을 지원하기 위한 인터페이스 커넥터(11)와, 피엘디 프로그래밍 케이블(12), 및 보드 내부의 프로그래밍 및 터미널 인터페이스 포트(13)로 구성되어 있다.
상기한 프로그래밍 구조를 이용한 본 발명의 피엘디 프로그래밍 방법을 보면, 우선 피씨 커넥터(6)을 피씨에 연결하고, 프로그램 케이블(12)와 프로그램 포트(13)을 연결한 후, 스위치(9)를 이용해서 프로그래밍하기 위한 디바이스를 선택한 후, 해당 디바이스의 프로그래밍 도구를 실행시켜 피엘디 디바이스를 프로그램한다. 만일, 다른 디바이스를 프로그램할 경우에는 스위치(9)를 조정함으로써 간단하게 프로그래밍 할 수 있다.
본 발명의 피엘디 프로그래밍 구조는, 여러개의 피엘디 디바이스를 1개의 프로그램 키트와 보드 내부의 터미널 인터페이스 커넥터를 사용하여 프로그래밍 키트의 스위치 및 프로그래밍 도구에 의해서 피엘디를 프로그래밍하고, 또한 본 발명을 이용해서 보드 터미널 인터페이스를 할 수 있는 구조로 된다.
상기 스위치(9)는 피엘디 디바이스를 선택할 수 있게 한 것으로, 일반적으로 직렬 데이타 인터페이스의 경우, 4개의 프로그래밍 핀을 사용하게 되고, 래티스에서 제조한 피엘디와 같은 경우에는 인에이블을 가지는 특수한 구조를 가지고 있어서, 전자와 후자를 구분하기 위한 방법의 일환으로 사용된다.
프로그래밍 키트를 피씨와 보드에 연결한 후, 스위치를 이용하여 원하는 피엘디를 선택한 후, 프로그램을 위한 프로그래밍 도구를 실행시킨다. 프로그래밍 도구가 실행되면서 각 메이커의 피엘디 별로 정해진 직렬 데이타 프로그램 방법으로 프로그래밍하게 되는데, 피씨 커넥터(6), 멀티플렉서(8), 버퍼(10), 인터페이스 커넥터(11), 프로그램 케이블(12), 및 프로그램 포트(13)의 순으로 프로그램 데이타를 전송하고, 프로그램 포트(13), 프로그램 케이블(12), 인터페이스 커넥터(11), 버퍼(10), 멀티플렉서(8), 및 피씨 커넥터(6)의 순으로 데이타를 읽는 방법으로 각 피엘디를 프로그램한다.
본 발명은 종래기술과는 달리, 터미널 인터페이스 포트를 이용하여 피엘디를 프로그램하는 구조를 가지면서, 피엘디 회사들의 다른 핀맵을 본 발명의 프로그램 키트와 프로그램 케이블을 통해 단일화하는데 특징이 있으며, 터미널 인터페이스 케이블을 프로그래밍 키트에 연결하면 피엘디를 프로그램한 후, 곧바로 보드를 모니터할 수 있는 특징을 갖는다.
터미널 케이블의 구성은 도 3에서 보는 바와 같이, RS232의 경우에는 2,3,5핀을 연결해서 사용할 수 있고, 랜(LAN) 케이블의 경우에는 3,4,5,6핀을 사용할 수 있으며, 그외의 핀을 피엘디 프로그래밍 핀으로 사용한다. 만일, 보드가 랜케이블을 사용할 경우에는 케이블 인터페이스가 다르게 되기 때문에 4개의 프로그래밍 핀을 사용하는 피엘디에만 본 발명의 장점이 적용될 수 있다.
상술한 바의 본 발명에 따르면, 보드의 터미널 케이블을 이용해서 피엘디 디바이스를 프로그래밍할 수 있고, 1개의 프로그래밍 키트를 이용하여 각 메이커의 아이에스피 피엘디 디바이스를 프로그램할 수 있으며, 피엘디를 프로그래밍한 후에는 별도의 조작없이 바로 보드를 모티터링할 수 있는 잇점이 있다.

Claims (4)

  1. 피씨의 병렬포트와 접속하고 래티스 디바이스 만의 프로그램밍 인에이블 신호를 출력하기 위한 피씨 커넥터와, 여러종류의 피엘디 프로그램키트를 인터페이스하기 위한 프로그래밍 인터페이스 로직과, 보드의 터미널 인터페이스를 위해 피씨의 직렬 포트 또는 랜카드를 연결하는 터미널 커넥터와, 프로그래밍 신호를 멀티플렉싱하기 위한 멀티플렉서와, 프로그래밍을 위한 해당 피엘디로 스위칭하기 위한 스위치와, 프로그래밍 신호의 구동전력을 증가시키고 터미널 인터페이스를 지원하기 위한 버퍼와, 보드와 프로그램 키트 사이를 연결함과 동시에 보드 내부의 프로그램 포트의 일관성있는 핀맵을 지원하기 위한 인터페이스 커넥터와, 피엘디 프로그래밍 케이블, 및 보드 내부의 프로그래밍 및 터미널 인터페이스 포트로 구성되어 있는 피엘디 프로그래밍 구조를 구비하여, 상기 프로그래밍 키트를 피씨와 보드에 연결하고, 스위치를 이용하여 프로그램을 원하는 피엘디를 선택한 후, 프로그램을 위한 프로그래밍 도구를 실행시켜 각 피엘디별로 정해진 직렬 데이타 프로그램 방법을 통해 피엘디를 프로그래밍하는 것을 특징으로 하는 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법.
  2. 제1항에 있어서, 상기 피엘디의 프로그램 과정은, 피씨 커넥터, 멀티플렉서, 버퍼, 인터페이스 커넥터, 프로그램 케이블, 및 프로그램 포트의 순으로 프로그램 데이타를 전송하고, 프로그램 포트, 프로그램 케이블, 인터페이스 커넥터, 버퍼, 멀티플렉서, 및 피씨 커넥터의 순으로 데이타를 읽어 프로그램시키는 것을 특징으로 하는 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법.
  3. 제1항에 있어서, 상기 터미널 케이블은 RS232의 경우 2,3,5핀을 연결하여 사용하는 것을 특징으로 하는 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법.
  4. 제1항에 있어서, 상기 터미널 케이블은 랜(LAN) 케이블의 경우 3,4,5,6핀을 연결하여 사용하는 것을 특징으로 하는 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법.
KR1019970048851A 1997-09-25 1997-09-25 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법 KR100241310B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970048851A KR100241310B1 (ko) 1997-09-25 1997-09-25 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970048851A KR100241310B1 (ko) 1997-09-25 1997-09-25 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법

Publications (2)

Publication Number Publication Date
KR19990026642A KR19990026642A (ko) 1999-04-15
KR100241310B1 true KR100241310B1 (ko) 2000-02-01

Family

ID=19521699

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970048851A KR100241310B1 (ko) 1997-09-25 1997-09-25 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법

Country Status (1)

Country Link
KR (1) KR100241310B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100416855B1 (ko) * 2000-12-11 2004-02-05 티테크 (주) 컴퓨터 다중망 선택장치
KR20030071176A (ko) * 2002-02-28 2003-09-03 김희석 프로그램소자의 비주얼 핀 맵 에디터

Also Published As

Publication number Publication date
KR19990026642A (ko) 1999-04-15

Similar Documents

Publication Publication Date Title
CN203277900U (zh) 附件
AU695704B2 (en) Improvement in communication between data processing apparatus and peripheral device thereof
US20040024558A1 (en) Apparatus and method for a reconfigurable pod interface for use with an emulator unit
US5101151A (en) Printed circuit board test system and application thereof to testing printed circuit boards forming a digital signal multiplex-demultiplex equipment
CA2246806A1 (en) An improved optical switching apparatus for use in the construction mode testing of fibers in an optical cable
CN104965168A (zh) 一种用于集成电路测试的fpga配置系统及方法
CN110083560A (zh) 一种多jtag接口切换芯片、方法及单板调试系统
EP0502624B1 (en) Tester interconnect system
EP0366468B1 (en) Connector and interface device
CN106597265A (zh) 一种jtag链路自动实现通道切换的方法及系统
CN208547675U (zh) 一种用于USB Type-C接口的插拔测试模块
EP0500310B1 (en) Automatic circuit tester with separate instrument and scanner busses
KR100241310B1 (ko) 터미널 인터페이스 커넥터를 이용한 멀티 피엘디 프로그래밍 방법
CN108646172B (zh) 一种芯片测试装置
CN209728109U (zh) 在线测试系统及其交换板
JPH1126095A (ja) 電子制御スイッチ付コネクタ装置
KR200272368Y1 (ko) 이이피롬 프로그래밍용 마더보드 회로
CN220325749U (zh) 基于多路选择器实现多光口交换机i2c访问的电路及系统
CN218213859U (zh) 一种ttl串口定义自动识别装置
CN221282516U (zh) 一种便携式多功能接口转换调试小板、待调试件
CN221007786U (zh) 芯片测试装置
JPH09505187A (ja) 電気スイッチングアセンブリ
CN112206003B (zh) 一种多探头超声仪器及其插座的级联结构
KR200296468Y1 (ko) 타켓보드의 멀티포트소켓장치
KR950014725B1 (ko) 피엘씨의 증설랙 선택장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081031

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee