KR100233712B1 - A circuit for compensating horizontal period delay signal - Google Patents

A circuit for compensating horizontal period delay signal Download PDF

Info

Publication number
KR100233712B1
KR100233712B1 KR1019960076718A KR19960076718A KR100233712B1 KR 100233712 B1 KR100233712 B1 KR 100233712B1 KR 1019960076718 A KR1019960076718 A KR 1019960076718A KR 19960076718 A KR19960076718 A KR 19960076718A KR 100233712 B1 KR100233712 B1 KR 100233712B1
Authority
KR
South Korea
Prior art keywords
signal
horizontal
period
delay
synchronization signal
Prior art date
Application number
KR1019960076718A
Other languages
Korean (ko)
Other versions
KR19980057428A (en
Inventor
윤종용
삼성전자주식회사
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960076718A priority Critical patent/KR100233712B1/en
Publication of KR19980057428A publication Critical patent/KR19980057428A/en
Application granted granted Critical
Publication of KR100233712B1 publication Critical patent/KR100233712B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/05Synchronising circuits with arrangements for extending range of synchronisation, e.g. by using switching between several time constants
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • H03K5/1534Transition or edge detectors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

가. 청구범위에 기재된 발명의 속한 기술분야end. The technical field of the invention described in the claims

본 발명은 텔레비젼에 관한 것으로, 특히 수평동기 신호의 지연으로 인한 수평상 지연을 보상하는 회로에 관한 것이다.The present invention relates to televisions, and more particularly to circuitry for compensating for horizontal delays caused by delays in horizontal synchronization signals.

나. 발명이 해결하려고 하는 기술적 과제I. The technical problem that the invention is trying to solve

종래의 텔레비젼의 신호처리과정에서는 상기 두 개의 신호(즉, 동기신호와 색신호/휘도신호)를 각각 분리하여 처리하기 때문에 상기 원 화상데이터의 색신호/휘도신호가 상기 동기신호 보다 지연되어 화면에 디스플레이되는 경우가 발생했던 문제점을 해결한다.In the conventional TV signal processing, the two signals (i.e., the synchronization signal and the color signal / luminance signal) are separately processed so that the color signal / luminance signal of the original image data is delayed than the synchronization signal and displayed on the screen. Solve the problem that occurred.

다. 발명의 해결방법의 요지All. Summary of Solution of the Invention

상기와 같은 문제점을 해소하기 위한 본 발명은, 텔레비젼에서 수평주기 지연신호 보상회로에 있어서, 입력되는 수평동기신호의 에지를 검출하여 상기 수평동기신호의 주기를 검출하는 에지검출부와, 상기 검출된 수평동기신호의 주기를 미리 설정된 주기만큼 지연하여 출력하는 지연회로로 구성된다.According to an aspect of the present invention, there is provided a horizontal period delay signal compensation circuit in a television, comprising: an edge detector for detecting an edge of an input horizontal synchronization signal and detecting a period of the horizontal synchronization signal; And a delay circuit for delaying and outputting the period of the synchronization signal by a predetermined period.

라. 발명의 중요한 용도la. Important uses of the invention

텔레비젼에서 수평주기 지연신호 보상회로.Horizontal period delay signal compensation circuit in television.

Description

텔레비젼에서 수평주기 지연신호 보상회로Horizontal period delay signal compensation circuit in TV

본 발명은 텔레비젼에 관한 것으로, 특히 수평동기 신호의 지연으로 인한 수평상 지연을 보상하는 회로에 관한 것이다.The present invention relates to televisions, and more particularly to circuitry for compensating for horizontal delays caused by delays in horizontal synchronization signals.

통상적으로, 텔레비젼에서 화상을 송신측의 주사 타이밍에 맞도록 수신측의 주사 타이밍을 맞추기 위해 삽입되는 신호로서 동기신호가 있고, 원 화상데이터의 신호인 휘도신호 및 색신호가 있다. 그러므로, 상기 두신호는 텔레비젼 내부의 신호처리부를 거쳐 신호처리되어 출력된다.In general, as a signal inserted in order to match the scanning timing of the receiving side to match the scanning timing of the receiving side in a television, there are a synchronization signal, and a luminance signal and a color signal which are signals of the original image data. Therefore, the two signals are signal processed and output through a signal processing unit inside the television.

하지만, 상기와 같은 경우 신호처리과정에서는 상기 두 개의 신호(즉, 동기 신호와 색신호/휘도신호)를 각각 분리하여 처리하기 때문에 상기 원 화상데이터의 색신호/휘도신호가 상기 동기신호 보다 지연되어 화면에 디스플레이되는 경우가 발생하는 문제점이 발생하였다.However, in the above case, since the two signals (that is, the synchronization signal and the color signal / luminance signal) are separately processed in the signal processing process, the color signal / luminance signal of the original image data is delayed than the synchronization signal and displayed on the screen. There is a problem that occurs when displayed.

따라서, 본 발명의 목적은 텔레비젼에서 수평신호의 지연에 의한 화상의 이동을 보상을 할 수 있는 보상회로를 제공함에 있다.Accordingly, it is an object of the present invention to provide a compensation circuit capable of compensating for the movement of an image due to a delay of a horizontal signal in a television.

상기한 목적을 달성하기 위한 본 발명은, 텔레비젼에서 수평주기 지연신호 보상회로에 있어서, 입력되는 수평동기신호의 에지를 검출하여 상기 수평동기신호의 주기를 검출하는 에지검출부와, 상기 검출된 수평동기신호의 주기를 미리 설정된 주기만큼 지연하여 출력하는 지연회로로 구성됨을 특징으로 한다.According to an aspect of the present invention, there is provided a horizontal period delay signal compensation circuit in a television, comprising: an edge detector for detecting an edge of an input horizontal synchronization signal to detect a period of the horizontal synchronization signal, and the detected horizontal synchronization signal; And a delay circuit for delaying and outputting the signal cycle by a predetermined period.

제1(a)도 및 제1(b)도는 본 발명의 실시예에 따른 텔레비젼에서 수평주기 지연신호 보상회로를 설명하기 위한 예시도이다.1 (a) and 1 (b) are exemplary views for explaining a horizontal period delay signal compensation circuit in a television according to an embodiment of the present invention.

제2도는 본 발명의 실시예에 따른 텔레비젼에서 수평주기 지연신호 보상회로의 전체 타이밍도이다.2 is an overall timing diagram of a horizontal period delay signal compensation circuit in a television according to an embodiment of the present invention.

제3(a)도 및 제3(b)도는 본 발명의 실시예에 따른 텔레비젼 화면에 영상신호가 디스플레이 되는 예시도이다.3 (a) and 3 (b) are exemplary views in which a video signal is displayed on a television screen according to an embodiment of the present invention.

이하 본 발명에 따른 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다. 그리고 본 발명을 설명함에 있어, 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. In the following description of the present invention, if it is determined that a detailed description of a related known function or configuration may unnecessarily obscure the subject matter of the present invention, the detailed description thereof will be omitted.

제1(a)도 및 제1(b)도는 본 발명의 실시예에 따른 텔레비젼에서 수평주기 지연신호 보상회로를 설명하기 위한 예시도로서, 제1(a)도는 상기 수평주기 지연신호 보상회로의 내부를 블록구성으로 나타낸 예시도이고, 제1(b)도는 상기 수평주기 지연신호 보상회로를 나타내는 예시도이다. 그러므로, 제1(a)도 및 제1(b)도를 참조하면, 먼저 제1(a)도를 통해 그 구성을 설명하면, 먼저 상기 수평주기 지연신호 보상회로는 제조사가 도시 바인 형명 TC4538의 집적회로를 사용한 것으로 그 내부에 입력 수평동기신호의 에지를 검출하는 에지검출부(100)와, 외부 지연 조절신호(후술될 가변저항조절)에 의해 정해진 소정의 정수만큼의 주기동안 지연시켜 신호처리에 의해 지연된 원래 화상데이터의 색신호/휘도신호와 일치시켜 주는 지연회로(110)로 구성되어 있다.1 (a) and 1 (b) are diagrams for explaining a horizontal period delay signal compensation circuit in a television according to an embodiment of the present invention, Figure 1 (a) is a diagram of the horizontal period delay signal compensation circuit FIG. 1 is a block diagram showing the inside, and FIG. 1 (b) is a diagram showing the horizontal period delay signal compensation circuit. Therefore, referring to FIGS. 1 (a) and 1 (b), first, the configuration will be described with reference to FIG. 1 (a). First, the horizontal period delay signal compensating circuit may be manufactured by a manufacturer named TC4538. The integrated circuit uses an edge detector 100 for detecting an edge of the input horizontal synchronization signal therein, and delays the signal for a predetermined period of time determined by an external delay adjustment signal (variable resistance adjustment described later). And a delay circuit 110 that matches the color signal / luminance signal of the original image data delayed by the delayed signal.

그러면, 상기와 같은 구성을 제1(b)도 및 제2도를 통해 좀 더 자세히 설명하면, 먼저 입력되는 수평동기신호가 에지검출/지연회로(120)에 제2도의 (a)파형과 같이 입력될 시 그 폴링에지(falling edge)를 검출하여 입력되는 수평동기신호의 1주기를 검출한다. 그런 후, 지연회로(110)인 제1저항(R1)과 가변저항(VR) 그리고, 제1콘덴서(C1)의 내부 시정수에 의해 상기 입력되는 수평동기신호를 지연시켜 제2도의 (b), (c)파형과 같이 출력한다. 이때, 상기 수평동기신호를 1주기동안 지연시키기 위해 입력되는 외부 지연조절 신호는 상기 가변저항(VR)의 저항값을 조절한다. 그러므로, 상기 수평동기회로의 1주기 지연시간(T)는 하기의 수학식 1과 같다.Then, the configuration as described above in more detail with reference to Figures 1 (b) and 2, the horizontal synchronization signal is first input to the edge detection / delay circuit 120 as shown in the waveform (a) of Figure 2 When falling, the falling edge is detected to detect one period of the horizontal synchronization signal. Thereafter, the input horizontal synchronization signal is delayed by the internal resistor of the first resistor R1, the variable resistor VR, and the first capacitor C1, which is the delay circuit 110, and FIG. , (c) output like waveform. At this time, the external delay control signal inputted to delay the horizontal synchronization signal for one period adjusts the resistance value of the variable resistor VR. Therefore, one cycle delay time T of the horizontal synchronization circuit is expressed by Equation 1 below.

[수학식 1][Equation 1]

T=R1+VR+C1T = R1 + VR + C1

결론적으로, 텔레비젼에서 신호처리된 두 개의 신호(즉, 동기신호 및 휘도/색신호)중 휘도/색신호가 지연이 발생하여 서로 타이밍이 맞지 않을 시 상기 수평 동기신호를 소정주기 지연시켜 타이밍이 일치 하도록 하였다. 그러므로, 제3(a)도 같이 지연이 발생할 시 디스플레이된 화면이 상술한 보상회로를 통해 보상되어 제3(b)도와 같은 안정된 화면구성으로 디스플레이 된다.In conclusion, when the luminance / color signals of the two signals processed in the television (i.e., the synchronization signal and the luminance / color signal) are delayed and do not coincide with each other, the horizontal synchronization signal is delayed by a predetermined period so that the timing is matched. . Therefore, when the delay occurs in the third (a) as well, the displayed screen is compensated by the above-described compensation circuit and displayed in the stable screen configuration as shown in the third (b).

상술한 바와 같이 텔레비젼에서 수평신호의 지연에 의한 화상의 이동을 보상을 할 수 있는 보상회로를 제공함으로서, 안정된 화면을 소비자에게 제공할 수 있는 잇점이 있다.As described above, by providing a compensation circuit capable of compensating for the movement of an image due to a delay of a horizontal signal in a television, there is an advantage that a stable screen can be provided to a consumer.

Claims (3)

텔레비젼에서 수평주기 지연신호 보상회로에 있어서, 입력되는 수평동기신호의 에지를 검출하여 상기 수평동기신호의 주기를 검출하는 에지검출부와, 상기 검출된 수평동기신호의 주기를 미리 설정된 주기만큼 지연하여 출력하는 지연회로로 구성됨을 특징으로 하는 텔레비젼에서 수평주기 지연신호 보상회로.In a horizontal period delay signal compensating circuit in a television, an edge detector which detects an edge of an input horizontal synchronization signal and detects a period of the horizontal synchronization signal, and outputs a delayed period of the detected horizontal synchronization signal by a predetermined period. A horizontal period delay signal compensation circuit in a television comprising a delay circuit. 제1항에 있어서, 상기 지연회로는 내부시정수를 조절하여 상기 수평동기신호를 지연함을 특징으로 하는 텔레비젼에서 수평주기 지연신호 보상회로.2. The horizontal period delay signal compensation circuit of claim 1, wherein the delay circuit delays the horizontal synchronization signal by adjusting an internal time constant. 제2항에 있어서, 상기 지연회로는 상기 내부시정수를 조절하기 위한 가변저항을 구비함을 특징으로 하는 텔레비젼에서 수평주기 지연신호 보상회로.3. The horizontal period delay signal compensation circuit of claim 2, wherein the delay circuit includes a variable resistor for adjusting the internal time constant.
KR1019960076718A 1996-12-30 1996-12-30 A circuit for compensating horizontal period delay signal KR100233712B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960076718A KR100233712B1 (en) 1996-12-30 1996-12-30 A circuit for compensating horizontal period delay signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960076718A KR100233712B1 (en) 1996-12-30 1996-12-30 A circuit for compensating horizontal period delay signal

Publications (2)

Publication Number Publication Date
KR19980057428A KR19980057428A (en) 1998-09-25
KR100233712B1 true KR100233712B1 (en) 1999-12-01

Family

ID=19492301

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960076718A KR100233712B1 (en) 1996-12-30 1996-12-30 A circuit for compensating horizontal period delay signal

Country Status (1)

Country Link
KR (1) KR100233712B1 (en)

Also Published As

Publication number Publication date
KR19980057428A (en) 1998-09-25

Similar Documents

Publication Publication Date Title
US5400083A (en) Noise reduction apparatus for video signal
AU7454281A (en) Method and apparatus for preserving or restoring audio to video synchronization
US20070024746A1 (en) Video delay stabilization system and method
US4924315A (en) Video signal processing system
JPH02223869A (en) Noise measuring apparatus
US8144249B2 (en) Multi-slicing horizontal synchronization signal generating apparatus and method
KR100233712B1 (en) A circuit for compensating horizontal period delay signal
KR900015559A (en) Exercise compensation method
JP2953549B2 (en) Video signal jitter correction circuit
KR100277993B1 (en) Synchronization signal generator of digital television receiver
KR960043874A (en) Cathode Ray Display and TV Receiver
JP3458957B2 (en) Video signal processing device
KR100218271B1 (en) A vertical synchronous separator
KR100425687B1 (en) Separation circuit for composition sync-signal of flat pannel display
KR960007562Y1 (en) A.g.c circuit
US5995158A (en) Blanking signal generating control circuit of a video apparatus
JP3510737B2 (en) Phase difference detection circuit and delay circuit used therefor
KR100265037B1 (en) Method and apparatus of automatic kinescope bias level detecting line generation function in television
KR930001698Y1 (en) Picture stabilization device for color monitor
KR930003984Y1 (en) Video signals field discrimination circuit
KR940002154B1 (en) Apparatus for controlling on screen display size and location in image signal processing system
JPH07154639A (en) Vertical blanking generating circuit
KR970004745A (en) KBPS circuitry for televisions with two tuners
Cheon et al. Digital ready TV platform with synchronization shaping circuit
KR950004979A (en) Luminance Signal Delay Control Circuit of Television Receiver

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070830

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee