KR100228664B1 - Image signal distinction device - Google Patents

Image signal distinction device Download PDF

Info

Publication number
KR100228664B1
KR100228664B1 KR1019950061482A KR19950061482A KR100228664B1 KR 100228664 B1 KR100228664 B1 KR 100228664B1 KR 1019950061482 A KR1019950061482 A KR 1019950061482A KR 19950061482 A KR19950061482 A KR 19950061482A KR 100228664 B1 KR100228664 B1 KR 100228664B1
Authority
KR
South Korea
Prior art keywords
signal
synchronization signal
vertical synchronization
video signal
vertical
Prior art date
Application number
KR1019950061482A
Other languages
Korean (ko)
Other versions
KR970056911A (en
Inventor
오정섭
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019950061482A priority Critical patent/KR100228664B1/en
Publication of KR970056911A publication Critical patent/KR970056911A/en
Application granted granted Critical
Publication of KR100228664B1 publication Critical patent/KR100228664B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/284Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator monostable
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • H03K5/1534Transition or edge detectors

Abstract

본 발명은 영상신호의 유무를 판별하는 장치에 관한 것이다. 이를 위해 본 발명은 복합동기신호에서 저역통과필터를 통해 적분한후 정형한 수직동기신호를 이용하여 영상신호의 유무를 판별한다. 수직동기신호를 분리하는 과정에서 펄스폭이 좁은 펄스성 노이즈들이 사라지기 때문에 수직동기신호의 중간에 펄스성 노이즈들이 혼입되지 않아서 정확한 영상신호의 유무를 판별할 수 있는 효과가 있다.The present invention relates to an apparatus for determining the presence or absence of a video signal. To this end, the present invention integrates a low pass filter in the composite synchronous signal and then determines the presence or absence of an image signal by using a normal vertical synchronous signal. Since pulsed noises with narrow pulse widths disappear in the process of separating the vertical synchronous signals, the pulsed noises are not mixed in the middle of the vertical synchronous signal, so that an accurate image signal can be determined.

Description

영상신호 유무판별장치Image signal presence and absence device

제1도는 종래 영상신호 유무판별장치를 나타낸 블럭도.1 is a block diagram showing a conventional video signal discrimination apparatus.

제2도는 본 발명에 의한 영상신호 유무판별장치의 일 실시예를 나타내는 블럭도.2 is a block diagram showing an embodiment of a video signal presence and absence discrimination apparatus according to the present invention.

제3도는 제2도 장치의 동작 타이밍도.3 is an operation timing diagram of the device of FIG.

제4도는 본 발명에 의한 영상신호 유무판별장치의 다른 실시예를 나타내는 블럭도.4 is a block diagram showing another embodiment of a video signal discrimination apparatus according to the present invention.

제5도는 제4도 장치의 동작 타이밍도.5 is an operation timing diagram of the FIG. 4 apparatus.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

21,31 : 수직동기신호분리기 22,32 : 논리곱 게이트21,31: vertical synchronous signal separator 22,32: AND gate

23,33 : 리트리거러블 단안정 멀티바이브레이터23,33: Retriggerable Monostable Multivibrator

본 발명은 영상신호의 유무를 판별하는 장치에 관한 것이다.The present invention relates to an apparatus for determining the presence or absence of a video signal.

일반적으로 영상신호 재생장치에서, 영상신호와 유무를 판별하여 입력되는 영상신호가 없는 경우 화면을 블루스크린 처리하는 장치등에 이용하기 위해 영상신호 유무판별장치가 사용되고 있다.In general, in a video signal reproducing apparatus, a video signal discrimination apparatus is used to determine a video signal and whether there is an input video signal and use it for a device for blue screen processing.

제1도는 종래 영상신호 유무판별장치를 나타낸 블럭도이다. 도시된 바와 같이, 종래의 영상신호 유무판별장치는 복합영상신호를 입력받아 수평동기신호를 분리하여 출력하는 수평동기신호분리기(11)를 구비하고 있다.1 is a block diagram showing a conventional video signal discrimination apparatus. As shown, the conventional video signal discrimination apparatus includes a horizontal synchronous signal separator 11 for receiving a composite video signal and separating and outputting a horizontal synchronous signal.

수평동기신호분리기(11)에는 PLL(Phase Locked Loop)(12)이 연결되며, PLL(12)은 위상비교기(121), 저역통과필터(122), 전압제어발진기(123), 및 분주기(124)를 포함한다. 한편, 수평동기신호분리기(11)와 PLL(12) 사이에는 분리된 수평동기신호와 분주신호를 입력받아 N번째마다의 수평동기신호를 검출하는 1/NfH검출기(13)가 연결된다. 1/NfH검출기(13)에는 수평동기신호분리기(11)와 PLL(12)내 분주기(124)로부터 분리된 수평동기신호와 분주신호를 각 입력받고 N번째마다의 수평동기신호를 입력받아 영상신호 유무판별신호를 출력하는 신호유무판별기(14)가 연결되도록 구성된다.A phase locked loop (PLL) 12 is connected to the horizontal synchronous signal separator 11, and the PLL 12 includes a phase comparator 121, a low pass filter 122, a voltage controlled oscillator 123, and a divider ( 124). On the other hand, between the horizontal synchronous signal separator 11 and the PLL 12, a 1 / Nf H detector 13 which receives the separated horizontal synchronous signal and the divided signal and detects the horizontal synchronous signal for every Nth is connected. The 1 / Nf H detector 13 receives the horizontal synchronous signal and the divided signal which are separated from the horizontal synchronous signal separator 11 and the divider 124 in the PLL 12, and receives the horizontal synchronous signal for every Nth. The signal presence discriminator 14 for outputting an image signal presence / absence discrimination signal is connected.

이와 같이 구성된 종래 영상신호 유무판별장치의 동작을 간단히 설명한다. 우선, 수평동기신호분리기(11)는 입력되는 복합영상신호에서 수평동기신호를 분리하여 출력한다. 분리된 수평동기신호는 PLL(12)로 입력된다.The operation of the conventional video signal presence / absence device configured as described above will be briefly described. First, the horizontal synchronous signal separator 11 separates and outputs a horizontal synchronous signal from an input composite video signal. The separated horizontal synchronization signal is input to the PLL 12.

PLL(12)내의 위상비교기(121)는 수평동기신호분리기(11)에서 분리된 수평동기신호와 궤환신호간의 위상을 비교한다. 위상비교신호는 저역통과필터(Low Pass Filter)(122)를 통해 필터링된 후 32fH전압제어발진기(Voltage Controlled Oscillator)(123)로 입력된다. 32fH전압제어 발진기(123)는 필터링된 신호에 따라 발진하며, 32fH의 주파수로 발진한다. 여기서, fH는 수평동기신호의 주파수를 의미한다. 한편, 1/32분주기(124)는 32fH전압제어발진기(123)의 발진주파수를 32배 분주하여 위상비교기(121)로 궤환한다.The phase comparator 121 in the PLL 12 compares the phase between the horizontal synchronizing signal separated by the horizontal synchronizing signal separator 11 and the feedback signal. The phase comparison signal is filtered through a low pass filter 122 and then input to a 32f H voltage controlled oscillator 123. The 32f H voltage controlled oscillator 123 oscillates according to the filtered signal and oscillates at a frequency of 32f H. Here, f H means the frequency of the horizontal synchronization signal. On the other hand, the 1/32 divider 124 divides the oscillation frequency of the 32f H voltage controlled oscillator 123 by 32 times and returns it to the phase comparator 121.

한편, 수평동기신호분리기(11)에서 분리된 수평동기신호를 입력받는 1/NfH검출기(13)는 PLL(12)내의 1/32분주기(124)에서 분주된 신호를 입력받아 두 신호를 비교한다. 1/NfH검출기(13)는 수평동기신호와 분주신호가 동기하면 수평동기신호의 N번째 신호마다의 수평동기신호를 검출해서 신호유무판별기(14)로 출력한다. 여기서 N은 임의로 설정해 준다. 신호유무판별기(14)는 1/NfH검출기(13)에서 출력된 신호, 수평동기신호분리기(11)에서 분리된 수평동기신호, 및 분주기(124)에서 출력된 신호를 입력받아 세 신호가 동기하는지 판단하여, 동기하고 있으면 수평동기신호의 N번째 신호마다 영상신호가 있음을 나타내는 판별신호를 내보낸다. 즉, 수평동기신호가 들어와서 PLL(12)이 동기한 경우는 영상신호가 있다고 판별하고 PLL(12)이 동기하지 않은 경우에는 영상신호가 없다고 판별한다.Meanwhile, the 1 / Nf H detector 13 which receives the horizontal synchronous signal separated by the horizontal synchronous signal separator 11 receives the signals divided by the 1/32 divider 124 in the PLL 12 and receives the two signals. Compare. The 1 / Nf H detector 13 detects a horizontal synchronous signal for every Nth signal of the horizontal synchronous signal and outputs it to the signal presence discriminator 14 when the horizontal synchronous signal and the division signal are synchronized. Where N is set arbitrarily. The signal presence discriminator 14 receives three signals output from the 1 / Nf H detector 13, a horizontal synchronous signal separated from the horizontal synchronous signal separator 11, and a signal output from the divider 124. If the synchronization is synchronized, a determination signal indicating that there is a video signal for every Nth signal of the horizontal synchronization signal is output. That is, when the PLL 12 is synchronized with the horizontal synchronization signal, it is determined that there is a video signal, and when the PLL 12 is not synchronized, it is determined that there is no video signal.

하지만, 이러한 종래 영상신호 유무판별장치는 펄스(pulse)성 노이즈(noise)들이 수평동기신호의 중간에 혼입된 경우에 이러한 노이즈들도 동기신호로 인식하여 영상신호 유무판별에 오류를 범하는 문제점이 있었다.However, such a conventional video signal discrimination device has a problem in that if the noise noise is mixed in the middle of the horizontal synchronous signal, such noises are also recognized as a synchronization signal and thus make an error in discriminating the presence or absence of the video signal. there was.

따라서, 본 발명의 목적은 전술한 문제점을 해소하여, 영상신호의 유무를 정확하게 판별할 수 있는 영상신호 유무판별장치를 제공하는데 있다.Accordingly, an object of the present invention is to solve the above-described problem, and to provide a video signal discrimination apparatus capable of accurately determining the presence or absence of a video signal.

이와 같은 목적을 달성하기 위한 본 발명의 특징은 영상신호의 유무를 판별하는 장치에 있어서, 영상신호의 수직동기신호를 분리하여 출력하는 수직동기신호분리기, 및 수직동기신호의 매주기가 기설정된 시간간격이내에 존재하는가의 여부를 비교하여 수직동기신호의 매주기가 기설정된 시간간격 이내에 존재하면 영상신호가 있다고 판별하고, 그렇지 않은 경우는 영상신호가 없다고 판별하는 판별부를 포함하는 영상신호 유무판별장치에 있다.A feature of the present invention for achieving the above object is a vertical synchronous signal separator for separating and outputting the vertical synchronous signal of the video signal, and a time interval for each period of the vertical synchronous signal is preset The video signal discrimination apparatus includes a discriminating unit that determines whether there is a video signal when every period of the vertical synchronization signal exists within a preset time interval, and compares whether or not there is a video signal.

이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 기술하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

제2도는 본 발명에 따른 영상신호 유무판별장치의 일 예를 나타내는 블럭도이다. 도시된 바와 같이, 본 발명의 영상신호 유무판별장치는 복합영상신호를 입력받아 수직동기신호를 분리하여 출력하는 수직동기신호분리기(21)를 구비하고 있다. 수직동기신호분리기(21)에는 분리된 수직동기신호(V-sync)와 그라운드(Ground)의 반전신호를 입력받아 논리곱하는 논리곱게이트(AND Gate)(22)가 연결된다. 논리곱게이트(22)에는 리트리거러블 단안정 멀티바이브레이터(Retriggerable Monostable Multivibrator)(23)가 연결된다. 리트리거러블 단안정 멀티바이브레이터(23)에는 시정수를 조절하는 저항과 커패시터를 연결한다.2 is a block diagram showing an example of an image signal presence / absence discrimination apparatus according to the present invention. As shown, the video signal discrimination apparatus of the present invention includes a vertical synchronous signal separator 21 for receiving a composite video signal and separating and outputting a vertical synchronous signal. The vertical synchronous signal separator 21 is connected to an AND gate 22 that receives an AND signal of the separated vertical synchronous signal V-sync and ground. The retriggerable monostable multivibrator 23 is connected to the AND gate 22. The retriggerable monostable multivibrator 23 connects a resistor and a capacitor for adjusting the time constant.

이와 같이 구성된 제2도 장치의 동작을 제3도를 참조하여 좀 더 구체적으로 설명한다.The operation of the apparatus of FIG. 2 configured as described above will be described in more detail with reference to FIG. 3.

먼저, 수직동기신호분리기(21)는 입력되는 복합영상신호에서 수직동기신호를 분리하여 출력한다. 분리된 수직동기신호(V-sync)는 논리곱게이트(22)로 입력된다. 논리곱게이트(22)의 다른 입력단자에는 그라운드에 반전단자를 연결해서 항상 하이레벨(High Level)이 입력되도록한다. 그래서, 논리곱게이트(22)는 수직동기신호(V-sync)가 입력되면 하이 레벨의 논리곱신호를 출력하고, 수직동기신호(V-sync)가 입력되지 않으면 로우레벨의 논리곱신호를 출력한다. 논리곱게이트(22)에 연결된 리트리거러블 단안정 멀티바이브레이터(23)는 입력되는 논리곱신호의 상승엣지(Rising Edge)마다 펄스를 발생시킨다. 즉, 리트리거러블 단안정 멀티바이브레이터(23)는 저항(R1)과 커패시터(C1)에 의한 시정수를 가변시켜서 출력펄스폭을 수직동기신호의 시간간격보다 크게 설정하여 출력펄스폭내에 입력되는 논리곱신호의 상승엣지가 검출되면 영상신호가 있다고 판단하고, 상승엣지가 검출되지 않으면 영상신호가 없다고 판별한다. 예를 들어, NTSC방식의 영상신호에서 수직동기신호는 60Hz의 주파수를 갖기 때문에 16.6ms의 시간간격으로 존재한다.First, the vertical synchronous signal separator 21 separates and outputs the vertical synchronous signal from the input composite video signal. The separated vertical synchronization signal V-sync is input to the logical product gate 22. The other input terminal of the AND gate 22 is connected with an inverting terminal to ground so that a high level is always input. Thus, the logical product gate 22 outputs a high level logical product signal when the vertical synchronization signal V-sync is input, and outputs a low level logical product signal when the vertical synchronization signal V-sync is not input. do. The retriggerable monostable multivibrator 23 connected to the AND gate 22 generates a pulse for each rising edge of the AND signal. That is, the retriggerable monostable multivibrator 23 varies the time constants of the resistor R 1 and the capacitor C 1 , and sets the output pulse width to be larger than the time interval of the vertical synchronization signal to input the output pulse width. If the rising edge of the logical AND signal is detected, it is determined that there is a video signal. If the rising edge is not detected, it is determined that there is no video signal. For example, in the NTSC video signal, since the vertical synchronization signal has a frequency of 60 Hz, it exists at a time interval of 16.6 ms.

이 경우에 리트리거러블 단안정 멀티바이브레이터(23)의 출력펄스폭을 16.6ms보다 크게 설정해준다. 제3(a)도와 제3(b)도에서는 출력펄스폭을 17ms로 설정해 주었다.In this case, the output pulse width of the retriggerable monostable multivibrator 23 is set larger than 16.6 ms. In Figures 3 (a) and 3 (b), the output pulse width was set to 17 ms.

한편, 영상신호가 없다가 있을 경우 수직동기신호분리기(21)에서 분리된 제3(a)와 같은 수직동기신호(V-sync)가 논리곱게이트(22)로 입력된다. 논리곱게이트(22)는 제3(a)도와 동일한 논리곱신호를 리트리거러블 단안정 멀티바이브레이터(23)로 출력한다. 리트리거러블 단안정 멀티바이브레이터(23)는 제3(a)도 신호의 상승엣지에서 동기하여 로우레벨에서 하이레벨로 전환된 펄스를 출력한다. 그리고, 리트리거러블 단안정 멀티바이브레이터(23)는 저항과 커패시터에 의해 결정된 시정수동안 상승엣지가 검출되면 하이레벨상태를 계속 유지하여 영상신호가 있음을 나타낸다. 반면에, 영상신호가 있다가 없을 경우 수직동기신호분리기(21)에서 분리된 제3(b)도와 같은 수직동기신호(V-sync)가 논리곱게이트(22)로 입력된다. 논리곱게이트(22)는 제3(b)도와 동일한 논리곱신호를 리트리거러블 단안정 멀티바이브레이터(23)로 출력한다. 리트리거러블 단안정 멀티바이브레이터(23)는 제3(b)도 신호중 마지막으로 들어온 상승엣지로부터 임의로 설정한 17ms만큼 시간이 지난후 하이레벨에서 로우레벨로 전환된 펄스를 출력한다.On the other hand, if there is no video signal, the vertical synchronous signal V-sync, such as the third (a) separated by the vertical synchronous signal separator 21, is input to the logical product gate 22. The AND gate 22 outputs the same AND signal as the third (a) diagram to the retriggerable monostable multivibrator 23. The retriggerable monostable multivibrator 23 outputs a pulse which is switched from the low level to the high level in synchronization with the rising edge of the third (a) degree signal. When the rising edge is detected for the time constant determined by the resistor and the capacitor, the retriggerable monostable multivibrator 23 maintains a high level state to indicate that there is an image signal. On the other hand, when there is no video signal, the vertical synchronous signal V-sync as shown in FIG. 3 (b) separated from the vertical synchronous signal separator 21 is input to the logical product gate 22. The AND gate 22 outputs the same AND signal as the third diagram (b) to the retriggerable monostable multivibrator 23. The retriggerable monostable multivibrator 23 outputs a pulse which is switched from the high level to the low level after a time set by 17 ms arbitrarily set from the last rising edge of the third (b) signal.

저항(R1)과 커패시터(C1)에 의해 조절되는 시정수를 가변시켜서 리트리거러블 단안정 멀티바이브레이터(22)의 펄스폭을 설정해주면 수직동기신호가 있는 동안에는 리트리거러블 단안정 멀티바이브레이터(22)의 출력은 항상 하이레벨을 유지하게 된다. 여기서, 리트리거러블 단안정 멀티바이브레이터(22)는 현재 펄스를 입력중에 중복해서 트리거 입력이 있으면 이후부터의 트리거 입력 타이밍에서 설정한 시간폭만큼 출력이 연장되는 기능을 가진 단안정 멀티바이브레이터이다. 따라서 도시된 것같이 16.6ms의 간격으로 수직동기신호가 계속 들어오고 있으면 리트리거러블 단안정 멀티바이브레이터(22)의 출력은 항상 하이레벨을 내보내고 수직동기신호가 들어오지 않으면 출력은 수직동기신호가 마지막으로 들어온 신호의 상승엣지로부터 17ms만큼 하이레벨을 유지한 후에 로우레벨(Low Level)로 내려간다.By setting the pulse width of the retriggerable monostable multivibrator 22 by varying the time constant controlled by the resistor R 1 and the capacitor C 1 , the retriggerable monostable multivibrator ( The output of 22 always remains at a high level. Here, the retriggerable monostable multivibrator 22 is a monostable multivibrator having a function of extending the output by the time width set in the subsequent trigger input timing when there is a trigger input overlapping the current pulse. Therefore, as shown, the output of the retriggerable monostable multivibrator 22 always outputs a high level when the vertical synchronization signal is continuously coming in at an interval of 16.6 ms, and when the vertical synchronization signal does not come in, the output is the last vertical synchronization signal. After the high level is maintained for 17ms from the rising edge of the incoming signal, the signal is lowered to the low level.

제4도는 본 발명에 따른 영상신호 유무판별장치의 다른 예를 나타내는 블럭도이다. 제4도는 수직동기신호가 부극성일 경우이다. 도시한 바와 같이 본 발명의 장치는 제2도의 장치와 유사한 구성요소로 이루어지나, 제2도의 장치에서 논리곱게이트(22)의 입력이 달라진다. 즉, 제4도의 논리곱게이트(32)의 입력은 수직동기신호분리기(31)에서 부극성으로 들어오는 수직동기신호(V-sync)를 반전시킨 신호가 된다. 논리곱게이트(32)의 다른 입력단자에는 항상 하이레벨이 입력되도록 한다. 그래서, 논리곱게이트(32)는 수직동기신호분리기(31)에서 분리된 부극성의 수직동기신호(V-sync)가 입력되면 수직동기신호를 반전시킨후 입력을 받기 때문에 하이레벨의 논리곱신호를 리트리거러블 단안정 멀티바이브레이터(33)로 출력하고 수직동기신호가 입력되지 않으면 로우레벨의 논리곱신호를 리트리거러블 단안정 멀티바이브레이터(33)로 출력한다. 이하, 제4도 장치의 동작은 제2도 장치의 동작과 유사하므로 설명을 생략한다.4 is a block diagram showing another example of an image signal presence / absence discrimination apparatus according to the present invention. 4 shows a case where the vertical synchronization signal is negative. As shown, the apparatus of the present invention consists of components similar to the apparatus of FIG. 2, but the input of the logical product gate 22 is different in the apparatus of FIG. That is, the input of the logical multiplication gate 32 of FIG. 4 becomes a signal inverting the vertical synchronous signal V-sync coming into the negative polarity from the vertical synchronous signal separator 31. A high level is always input to the other input terminal of the AND gate 32. Thus, when the logical multiplication gate 32 receives the negative vertical synchronizing signal V-sync separated from the vertical synchronizing signal separator 31 and receives the input after inverting the vertical synchronizing signal, the logical multiplication signal of the high level is received. Is outputted to the retriggerable monostable multivibrator 33, and if the vertical synchronization signal is not input, the low level logical product signal is output to the retriggerable monostable multivibrator 33. Hereinafter, since the operation of the FIG. 4 apparatus is similar to that of the FIG. 2 apparatus, description thereof is omitted.

이와같이 수직동기신호를 이용한 영상신호 유무판별장치의 효과는 수직동기신호는 복합동기신호에서 저역통과필터를 통하여 신호를 적분한 후에 정형하여 출력하기 때문에 이 과정에서 펄스폭이 좁은 노이즈들은 당연히 사라지게 되므로 펄스성 노이즈들의 혼입을 막을 수 있어서 정확한 영상신호의 유무를 판별할 수 있다.As such, the effect of the video signal discrimination apparatus using the vertical synchronous signal is that the vertical synchronous signal is output after integrating the signal through the low pass filter in the composite synchronous signal, and thus the noise having a narrow pulse width disappears in this process. The mixing of sex noises can be prevented, so it is possible to determine the presence or absence of an accurate video signal.

Claims (5)

영상신호의 유무를 판별하는 장치에 있어서, 상기 영상신호의 수직동기신호를 분리하여 출력하는 수직동기신호분리기; 및 상기 수직동기신호의 매주기가 기설정된 시간간격 이내에 존재하는가의 여부를 비교하여 수직동기신호의 매주기가 기설정된 시간간격 이내에 존재하면 영상신호가 있다고 판별하고, 그렇지 않은 경우는 영상신호가 없다고 판별하는 판별부를 포함하는 영상신호 유무판별장치.An apparatus for determining the presence or absence of a video signal, comprising: a vertical synchronous signal separator for separating and outputting a vertical synchronous signal of the video signal; And if each period of the vertical synchronization signal exists within a preset time interval, and if the period of the vertical synchronization signal exists within a predetermined time interval, it is determined that there is a video signal, otherwise it is determined that there is no video signal. Image signal discrimination apparatus comprising a discriminating unit. 제1항에 있어서, 상기 기설정된 시간간격은 상기 수직동기신호의 한 주기보다 큰 것을 특징으로 하는 영상신호 유무판별장치.The apparatus of claim 1, wherein the predetermined time interval is greater than one period of the vertical synchronization signal. 제1항 또는 제2항에 있어서, 상기 판별부는 상기 분리된 수직동기신호의 첫에지가 검출되면 제1레벨에서 제2레벨로 전환하여 펄스를 출력하고, 상기 기설정된 시간내에 상기 분리된 수직동기신호의 소정엣지가 검출되면 제2레벨의 펄스를 그대로 유지하고, 소정엣지가 검출되지 않으면 제1레벨로 전환하는 것을 특징으로 하는 영상신호 유무판별장치.The method according to claim 1 or 2, wherein the determination unit switches from the first level to the second level when the first edge of the separated vertical synchronization signal is detected, and outputs a pulse. And if the predetermined edge of the signal is detected, the pulse of the second level is kept as it is, and if the predetermined edge is not detected, the video signal discrimination apparatus. 제1항에 있어서, 상기 판별부는 리트리거러블 단안정 멀티바이브레이터(Retriggerable Monostable Multivibrator)로 이루어진 것을 특징으로 하는 영상신호 유무판별장치.The apparatus of claim 1, wherein the discriminating unit comprises a retriggerable monostable multivibrator. 제4항에 있어서, 상기 판별부에는 정극성 수직동기신호가 들어오면 상기 분리된 수직동기신호의 상승엣지에서 동작하도록 하고 부극성동기신호가 들어오면 상기 분리된 수직동기신호의 하강엣지에서 동작할 수 있도록 상기 분리된 수직동기신호와 일정레벨로 고정된 신호를 논리곱하는 논리곱게이트가 연결되는 것을 특징으로 하는 영상신호 유무판별장치.The method of claim 4, wherein the determination unit operates at the rising edge of the separated vertical synchronization signal when the positive vertical synchronization signal is input, and operates at the falling edge of the separated vertical synchronization signal when the negative synchronization signal is input. And a logical multiplying gate for logically multiplying the separated vertical synchronization signal and the fixed signal to a predetermined level so as to be connected to each other.
KR1019950061482A 1995-12-28 1995-12-28 Image signal distinction device KR100228664B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950061482A KR100228664B1 (en) 1995-12-28 1995-12-28 Image signal distinction device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950061482A KR100228664B1 (en) 1995-12-28 1995-12-28 Image signal distinction device

Publications (2)

Publication Number Publication Date
KR970056911A KR970056911A (en) 1997-07-31
KR100228664B1 true KR100228664B1 (en) 1999-11-01

Family

ID=19445934

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950061482A KR100228664B1 (en) 1995-12-28 1995-12-28 Image signal distinction device

Country Status (1)

Country Link
KR (1) KR100228664B1 (en)

Also Published As

Publication number Publication date
KR970056911A (en) 1997-07-31

Similar Documents

Publication Publication Date Title
US4958228A (en) Automatic frequency change device
KR840004844A (en) Line Synchronization Circuit for Image Display
US5519444A (en) Phase synchronizing loop apparatus for digital audio signals
US5877640A (en) Device for deriving a clock signal from a synchronizing signal and a videorecorder provided with the device
KR100228664B1 (en) Image signal distinction device
EP0762754A2 (en) Automatic mode detector for TV broadcasting system
US4872055A (en) Line synchronizing circuit in a picture display device
US6008693A (en) FM-sound demodulator for TV sound signals and method of detecting sound carriers
JP3209741B2 (en) Synchronizer
US7940879B2 (en) Method and system of detecting and locking to multi-standard video streams
KR0153976B1 (en) Method for detecting horizontal synchronizing signal
JPH0218636B2 (en)
KR100205820B1 (en) Method for driving clock of tv and vcr
JPS62114330A (en) Phase synchronizing circuit
JPS63244980A (en) Synchronizing signal detecting circuit
KR970000759B1 (en) Automatic circuit for controlling aspect ratio of a screen
JPS6058632B2 (en) Synthesizer television channel selection device
JPH0628382B2 (en) Vertical sync signal generation circuit
KR960008991B1 (en) Color signal phase detecting device of tv
JPH051180Y2 (en)
JPH082085B2 (en) Synchronization detection device
JPH0556303A (en) Synchronizing circuit
JPS6350166A (en) Vertical synchronization discriminating circuit
KR20030002066A (en) Synchronous signal stabilization apparatus
JPH11220635A (en) Synchronization processing circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070727

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee