KR100227506B1 - 코드분할 다원접속 기지국 송신기의 신호처리장치 - Google Patents
코드분할 다원접속 기지국 송신기의 신호처리장치 Download PDFInfo
- Publication number
- KR100227506B1 KR100227506B1 KR1019970047133A KR19970047133A KR100227506B1 KR 100227506 B1 KR100227506 B1 KR 100227506B1 KR 1019970047133 A KR1019970047133 A KR 1019970047133A KR 19970047133 A KR19970047133 A KR 19970047133A KR 100227506 B1 KR100227506 B1 KR 100227506B1
- Authority
- KR
- South Korea
- Prior art keywords
- digital
- signal
- frequency
- serial
- base station
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/24—Radio transmission systems, i.e. using radiation field for communication between two or more posts
- H04B7/26—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
- H04B7/2628—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using code-division multiple access [CDMA] or spread spectrum multiple access [SSMA]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
본 발명은 기지국 송신기의 주파수 상향부를 디지탈 상향기로 구현하여 소자의 균일성을 향상시켜 제조비용을 절감할 수 있는 코드분할다원접속 기지국 송신기의 신호처리장치에 관한 것으로, 한 섹터의 모든 CDMA 순방향신호의 합을 직렬로 입력받아서 12비트의 병렬데이타를 출력하는 복수의 직렬/병렬 변환기와, 상기 복수의 직/병렬 변환기에서 받은 병렬데이타의 샘플링 레이트를 상향 조정하기 위한 복수의 오버샘플러와, 상기 오버샘플러를 통해 샘플링 레이트가 상향 조정된 데이타의 선형적인 위상변화를 만들어 주기 위한 복수의 디지탈 위상등화기와, 상기 위상등화기의 출력에 I 및 Q 국부신호를 곱하여 디지탈 주파수를 상향조정하기 위한 복수의 디지탈 주파수 상향기와, 상기 복수의 디지탈 주파수 상향기의 각 I 및 Q출력을 합하여 중간주파수 대역의 샘플링신호를 만들기 위한 합산기와, 상기 합산기의 디지탈 출력신호를 아날로그 신호로 변환하기 위한 디지탈/아날로그 변환기와, 중간주파수로 변환된 아날로그 신호의 고조파성분을 제거하기 위한 대역필터와, 임피던스 정합을 위한 버퍼로 구성된다.
Description
본 발명은 코드분할다원접속방식의 기지국 송신기 신호처리장치에 관한 것으로, 특히 기지국의 설비단가 및 유지보수 비용을 절감하기 위하여 기지국을 소형화할 수 있는 기지국 송신기의 신호처리장치에 관한 것이다.
종래의 코드분할다원접속방식의 기지국 송신기 신호처리장치는 도 1에서 보는 바와 같이, 한 섹터의 모든 CDMA 순방향신호의 합을 직렬로 입력받아서 12비트의 병렬데이타를 출력하는 복수의 직렬/병렬 변환기(111,112)와, 각 섹터별로 I 12비트와 Q 12비트로 컴바인된 CDMA 디지탈신호를 아날로그 신호로 변환하기 위한 복수의 디지탈/아날로그 변환기(121,122)와, 상기 디지탈/아날로그 변환기의 파형을 CDMA 규격을 만족시키기 위하여 양자화 잡음을 제거하기 위한 복수의 저역필터(131,132)와, 상기 저역필터의 기저대역 신호의 선형적인 위상변화를 만들어 주기 위한 복수의 위상등화기(141,142)와, 상기 위상변화기의 선형 기저대역 신호를 중간주파수 대역의 신호로 만들어 주기 위한 복수의 혼합기(151,152)와, 상기 혼합기의 I 및 Q출력을 합하여 최종 출력주파수로의 변환을 위한 중간주파수를 만들는 합산기(160)와, 임피던스 정합을 위한 버퍼(170)로 구성되어 있다.
상기 복수의 직렬/병렬 변환기(111,112)는 한 섹터의 모든 CDMA 순방향신호의 합을 직렬로 입력받아서 12비트의 병렬데이타를 디지탈/아날로그 변환기로 출력하며, 이때 샘플링 레이트는 CDMA 칩레이트(1.2288Mcps)의 2배인 2.4576Mcps이다.
각 섹터별로 I 12비트와 Q 12비트로 컴바인된 CDMA 디지탈신호는 복수의 디지탈/아날로그 변환기(121,122)를 통해 아날로그 신호로 변환되며, 상기 디지탈/아날로그 변환기의 파형을 CDMA 규격을 만족시키기 위하여 상기 복수의 저역필터(131,132)에서는 양자화 잡음을 제거한다.
상기 복수의 위상등화기(141,142)에서는 상기 저역필터에서 출력되는 기저대역 신호의 선형적인 위상변화를 만들어 주며, 상기 위상변화기의 선형 기저대역 신호를 복수의 혼합기(151,152)를 통해 중간주파수 대역의 신호로 만든다. 상기 혼합기의 I 및 Q출력을 합산기(160)에서 합하여 최종 출력주파수로의 변환을 위한 중간주파수를 만들고, 버퍼(170)을 통해 임피던스 정합을 하여 외부로 신호를 출력하게 된다.
그러나, 상기한 구성의 종래 코드분할다원접속 기지국 송신기의 신호처리장치는 아날로그 회로를 사용함으로 인해 인쇄회로기판에 장착할 경우 부피가 커지고 소자의 불균일성으로 인하여 출하전 가변저항을 이용하여 신호특성을 조정해야 하는 문제가 있다.
본 발명은 상기한 종래기술의 문제점을 감안하여 창안한 것으로서, 기지국 송신기의 주파수 상향부를 디지탈 상향기로 구현하여 소자의 균일성을 향상시켜 제조비용을 절감할 수 있는 코드분할다원접속 기지국 송신기의 신호처리장치를 제공하는데 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명에 따른 코드분할다원접속 기지국 송신기의 신호처리장치는, 한 섹터의 모든 CDMA 순방향신호의 합을 직렬로 입력받아서 12비트의 병렬데이타를 출력하는 복수의 직렬/병렬 변환기와, 상기 복수의 직/병렬 변환기에서 받은 병렬데이타의 샘플링 레이트를 상향 조정하기 위한 복수의 오버샘플러와, 상기 오버샘플러를 통해 샘플링 레이트가 상향 조정된 데이타의 선형적인 위상변화를 만들어 주기 위한 복수의 디지탈 위상등화기와, 상기 위상등화기의 출력에 I 및 Q 국부신호를 곱하여 디지탈 주파수를 상향조정하기 위한 복수의 디지탈 주파수 상향기와, 상기 복수의 디지탈 주파수 상향기의 각 I 및 Q출력을 합하여 중간주파수 대역의 샘플링신호를 만들기 위한 합산기와, 상기 합산기의 디지탈 출력신호를 아날로그 신호로 변환하기 위한 디지탈/아날로그 변환기와, 중간주파수로 변환된 아날로그 신호의 고조파성분을 제거하기 위한 대역필터와, 임피던스 정합을 위한 버퍼를 구비하여 이루어진다.
도 1은 종래 코드분할다원접속 기지국 송신기의 신호처리장치의 블럭구성도,
도 2는 본 발명에 따른 코드분할다원접속 기지국 송신기의 신호처리장치의 블럭구성도,
도 3은 본 발명에 따른 디지탈 주파수 상향기의 입력신호 파형도이다.
*** 도면의 주요부분에 대한 부호의 설명***
111,112,211,212 : 직/병렬 변환기 121,122,220 : 디지탈/아날로그 변환기
131,132 : 저역필터 141,142,241,242 : 위상등화기
151,152 : 혼합기 161,260 : 합산기
170,270 : 버퍼 201,202 : 오버샘플러
291,292 : 디지탈 주파수 상향기 280 : 대역필터
이하, 첨부도면을 참조하여 본 발명에 따른 실시예를 보다 상세히 설명하기로 한다.
도 2를 참조하여 본 발명에 따른 코드분할다원접속 기지국 송신기의 신호처리장치의 구성을 살펴보면, 한 섹터의 모든 CDMA 순방향신호의 합을 직렬로 입력받아서 12비트의 병렬데이타를 출력하는 복수의 직렬/병렬 변환기(211,212)와, 상기 복수의 직/병렬 변환기(211,212)에서 받은 병렬데이타의 샘플링 레이트를 상향 조정하기 위한 복수의 오버샘플러(201,202)와, 상기 오버샘플러(201,202)를 통해 샘플링 레이트가 상향 조정된 데이타의 선형적인 위상변화를 만들어 주기 위한 복수의 디지탈 위상등화기(241,242)와, 상기 위상등화기(241,242)의 출력에 I 및 Q 국부신호를 곱하여 디지탈 주파수를 상향조정하기 위한 복수의 디지탈 주파수 상향기(291,292)와, 상기 복수의 디지탈 주파수 상향기(291,292)의 각 I 및 Q출력을 합하여 중간주파수 대역의 샘플링신호를 만들기 위한 합산기(260)와, 상기 합산기(260)의 디지탈 출력신호를 아날로그 신호로 변환하기 위한 디지탈/아날로그 변환기(220)와, 중간주파수로 변환된 아날로그 신호의 고조파성분을 제거하기 위한 대역필터(280)와, 임피던스 정합을 위한 버퍼(270)로 구성된다.
상기 복수의 직렬/병렬 변환기(211,212)는 한 섹터의 모든 CDMA 순방향신호의 합을 직렬로 입력받아서 12비트의 병렬데이타를 디지탈/아날로그 변환기로 출력하며, 이때 샘플링 레이트는 CDMA 칩레이트(1.2288Mcps)의 2배인 2.4576Mcps이다.
상기 복수의 직렬/병렬 변환기(211,212)로 부터 받은 각각의 CHIP×2(2.4576Mcps)의 샘플링 레이트는 그 각각에 대응하는 오버샘플러(201,202)를 통해 올려져서 디지탈 위상등화기(241,242)의 오차를 줄이고 디지탈 주파수 상향기(291,292)의 구현을 용이하게 한다. 이 부분에서는 CHIP×2의 샘플링 레이트를 샘플 앤드 홀드회로를 써서 CHIP×16(19.6608Msps)로 오버샘플링한 후 다음의 표 1에서 나타낸 계수를 갖는 FIR 저역필터로 630KHz 까지의 기저대역 신호만을 추출한다. 이때의 FIR 저역필터의 해당하는 해밍 윈도우(hamming window) 임펄스응답이 표 1에 나타나 있다.
h(nT) = h(nT-10T) | 임펄스 응답 |
h(0T) = h(20T) | 0.03183 |
h(1T) = h(19T) | 0.02501 |
h(2T) = h(18T) | 0 |
h(3T) = h(17T) | -0.03251 |
h(4T) = h(16T) | -0.05305 |
h(5T) = h(15T) | -0.04502 |
h(6T) = h(14T) | 0 |
h(7T) = h(13T) | 0.07503 |
h(8T) = h(12T) | 0.1592 |
h(9T) = h(19T) | 0.2251 |
h(10T) | 0.25 |
디지탈 위상등화기(241,242)는 DC에서 0도의 위상변화, CHIP/2(614.4KHz)에서 270도의 위상변화가 있어야 하므로, 지연수 = (2CHIP 기간동안 없는 샘플수)*(3/4) = 32*(3/4) = 24 숫자만큼의 시간지연이 필요하다(단, 이 경우는 샘플링 레이트가 19.6608Msps로 가정한 것이다).
디지탈 주파수 상향기(291,292)에서는 위상등화기(241,242)의 출력에 도 3에서 나타낸 바와 같은 파형의 I 및 Q 국부신호를 곱하게 되며, 그 결과 시간별로 행해지는 디지탈 주파수 상향기의 동작은 아래 표 2와 같다.
시 간 | I 주파수 상향기 | Q 주파수 상향기 |
첫째 CHIP×16블럭 | 0 × 기저밴드 샘플 | 1 × 기저밴드 샘플 |
둘째 CHIP×16블럭 | 1 × 기저밴드 샘플 | 0 × 기저밴드 샘플 |
셋째 CHIP×16블럭 | 0 × 기저밴드 샘플 | -1 × 기저밴드 샘플 |
넷째 CHIP×16블럭 | -1 × 기저밴드 샘플 | 0 × 기저밴드 샘플 |
다섯째 CHIP×16블럭 | 0 × 기저밴드 샘플 | 1 × 기저밴드 샘플 |
여섯째 CHIP×16블럭 | 1 × 기저밴드 샘플 | 0 × 기저밴드 샘플 |
일곱째 CHIP×16블럭 | 0 × 기저밴드 샘플 | -1 × 기저밴드 샘플 |
여덟째 CHIP×16블럭 | -1 × 기저밴드 샘플 | 0 × 기저밴드 샘플 |
상기 디지탈 주파수 상향기(291,292)의 I 및 Q출력은 합산기(260)에서 합하여 4.9152 중간주파수 대역의 디지탈 샘플신호를 만들고, 상기 합산기(260)에서 I와 Q가 컴바인된 출력은 디지탈/아날로그 변환기(220)를 통해 아날로그 신호로 변환된다. 중간주파수로 변환된 아날로그 신호의 고조파성분은 대역필터(280)를 통해 제거되어서 버퍼(270)을 통해 임피던스 정합을 하여 외부로 신호를 출력하게 된다.
상술한 바의 본 발명에 따르면, 기지국 송신기의 주파수 상향부를 디지탈 상향기로 구현하여 소자의 균일성을 향상시켜 제조비용은 물론 유지보수비용을 절감할 수 있으며, 기지국을 소형화시킬 수 있으므로 기지국 건설비용이 절감되는 잇점이 있다.
Claims (1)
- 한 섹터의 모든 CDMA 순방향신호의 합을 직렬로 입력받아서 12비트의 병렬데이타를 출력하는 복수의 직렬/병렬 변환기와, 상기 복수의 직/병렬 변환기에서 받은 병렬데이타의 샘플링 레이트를 상향 조정하기 위한 복수의 오버샘플러와, 상기 오버샘플러를 통해 샘플링 레이트가 상향 조정된 데이타의 선형적인 위상변화를 만들어 주기 위한 복수의 디지탈 위상등화기와, 상기 위상등화기의 출력에 I 및 Q 국부신호를 곱하여 디지탈 주파수를 상향조정하기 위한 복수의 디지탈 주파수 상향기와, 상기 복수의 디지탈 주파수 상향기의 각 I 및 Q출력을 합하여 중간주파수 대역의 샘플링신호를 만들기 위한 합산기와, 상기 합산기의 디지탈 출력신호를 아날로그 신호로 변환하기 위한 디지탈/아날로그 변환기와, 중간주파수로 변환된 아날로그 신호의 고조파성분을 제거하기 위한 대역필터와, 임피던스 정합을 위한 버퍼를 구비하여 이루어진 것을 특징으로 하는 코드분할다원접속 기지국 송신기의 신호처리장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970047133A KR100227506B1 (ko) | 1997-09-12 | 1997-09-12 | 코드분할 다원접속 기지국 송신기의 신호처리장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970047133A KR100227506B1 (ko) | 1997-09-12 | 1997-09-12 | 코드분할 다원접속 기지국 송신기의 신호처리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990025477A KR19990025477A (ko) | 1999-04-06 |
KR100227506B1 true KR100227506B1 (ko) | 1999-11-01 |
Family
ID=19521237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970047133A KR100227506B1 (ko) | 1997-09-12 | 1997-09-12 | 코드분할 다원접속 기지국 송신기의 신호처리장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100227506B1 (ko) |
-
1997
- 1997-09-12 KR KR1019970047133A patent/KR100227506B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19990025477A (ko) | 1999-04-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5801654A (en) | Apparatus and method for frequency translation in a communication device | |
US8417750B2 (en) | Filters for communication systems | |
US5831879A (en) | Digital transmit filter | |
JPH01212108A (ja) | Ssb信号発生器 | |
US5519732A (en) | Digital baseband to IF conversion in cellular base stations | |
Freeny et al. | Design of digital filters for an all digital frequency division multiplex-time division multiplex translator | |
US5440503A (en) | Digital filtering circuit operable as a three-stage moving average filter | |
US4013842A (en) | Method and apparatus for interfacing digital and analog carrier systems | |
US4990867A (en) | Modulator | |
KR100227506B1 (ko) | 코드분할 다원접속 기지국 송신기의 신호처리장치 | |
JPS59207768A (ja) | デイジタル式直交振幅変調方法 | |
JPH0974364A (ja) | Fm多重受信装置 | |
US6466277B1 (en) | VSB digital modulator | |
WO1996015585A1 (en) | Rf transmitter | |
US4755961A (en) | Digital tank circuit | |
US20020002572A1 (en) | Fir filter,method of operating the same, semiconductor integrated circuit including fir filter, and communication system for transmiting data filtered by fir filter | |
US5784419A (en) | Efficient digital filter and method using coefficient precombing | |
US3689844A (en) | Digital filter receiver for frequency-shift data signals | |
JPH084277B2 (ja) | デジタル通信システム | |
US5272655A (en) | Sample rate converting filter | |
US6229464B1 (en) | Pulse code modulated to DC centered VSB converter | |
KR100269746B1 (ko) | 디지탈 필터 | |
JPH06104943A (ja) | 四相位相変調装置 | |
US6968016B1 (en) | Device and method for I/Q modulation, frequency translation and upsampling | |
JP3109316B2 (ja) | 波形発生装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100728 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |