KR100210394B1 - Multi-value logic data transmitting system - Google Patents

Multi-value logic data transmitting system Download PDF

Info

Publication number
KR100210394B1
KR100210394B1 KR1019960030117A KR19960030117A KR100210394B1 KR 100210394 B1 KR100210394 B1 KR 100210394B1 KR 1019960030117 A KR1019960030117 A KR 1019960030117A KR 19960030117 A KR19960030117 A KR 19960030117A KR 100210394 B1 KR100210394 B1 KR 100210394B1
Authority
KR
South Korea
Prior art keywords
signal
data
generating means
outputting
logic data
Prior art date
Application number
KR1019960030117A
Other languages
Korean (ko)
Other versions
KR980012927A (en
Inventor
김인철
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019960030117A priority Critical patent/KR100210394B1/en
Publication of KR980012927A publication Critical patent/KR980012927A/en
Application granted granted Critical
Publication of KR100210394B1 publication Critical patent/KR100210394B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Dc Digital Transmission (AREA)

Abstract

본 발명은, 제 1 내지 제 6 비교수단(10∼15)과; 이 비교수단(10∼15)으로부터의 비교신호에 의해 시스템 제어부로부터 입력되는 시스템클록에 대해 소정 다치 논리 데이터를 출력하는 제 1 내지 제 6 신호발생수단(16∼21); 캐리신호 발생수단(30)으로부터의 캐리신호에 의해 상기 신호발생수단(16∼21)으로부터의 다치 논리 데이터를 선택적으로 출력하는 제 1, 제 2 및 제 3 멀티플렉서(22, 23, 24); 상기 제 1, 제 2 및 제 3 신호발생수단(16, 17, 18)으로부터의 다치 논리 데이터신호에 의해 소정 신호를 출력하는 제 1 오아게이트(25); 이 오아게이트(25)로부터의 출력신호에 의해 동기신호를 출력하는 동기신호 발생수단(26); 이 동기신호 발생수단(26)으로부터의 동기신호와 지연수단(28)으로부터의 동기신호를 출력하는 제 2 오아게이트(27); 상기 제 4, 제 5 및 제 6 신호발생수단(19, 20, 21)으로부터의 다치 논리 데이터신호에 의해 소정 신호를 출력하는 제 3 오아게이트(29); 이 제 3 오아게이트(29)로부터의 출력신호에 의해 캐리신호를 출력하는 캐리신호 발생수단(30) 및; 이 캐리신호 발생수단(30)으로부터의 출력신호에 의해 상기 동기신호 발생수단(26)으로부터의 동기신호를 소정 클록 지연시키는 지연수단(28)으로 구성된 것을 특징으로 한다.The present invention, the first to sixth comparison means (10 to 15); First to sixth signal generating means (16 to 21) for outputting predetermined multi-valued logic data to the system clock input from the system control section by the comparison signal from the comparing means (10 to 15); First, second and third multiplexers (22, 23, 24) for selectively outputting multi-valued logic data from the signal generating means (16 to 21) by the carry signal from the carry signal generating means (30); A first orifice (25) for outputting a predetermined signal by the multi-valued logic data signal from the first, second and third signal generating means (16, 17, 18); Synchronizing signal generating means (26) for outputting a synchronizing signal according to the output signal from the orifice (25); A second orifice 27 for outputting the synchronization signal from the synchronization signal generation means 26 and the synchronization signal from the delay means 28; A third orifice (29) for outputting a predetermined signal by the multivalued logic data signal from said fourth, fifth and sixth signal generating means (19, 20, 21); A carry signal generating means (30) for outputting a carry signal by the output signal from the third orifice (29); And a delay means (28) for delaying a predetermined clock delay of the synchronization signal from the synchronization signal generation means (26) by the output signal from the carry signal generation means (30).

Description

다치 논리데이터 송신시스템(A system for transmitting the multiple-valued logic data)A system for transmitting the multiple-valued logic data

본 발명은 다치 논리데이터 송신시스템에 관한 것으로, 특히 2치 부호화를 기초로 한 시스템으로부터의 2치 논리데이터를 다치 논리데이터로 변환한 후 동기신호와 캐리신호를 이용하여 데이터의 전송을 수행함으로써 데이터 라인의 수가 더욱 감소되어 내부배선의 복잡함이 감소됨과 더불어 데이터 처리속도가 고속화될 수 있도록 된 다치 논리데이터 송신시스템에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a multivalued logical data transmission system, and in particular, converts binary logic data from a system based on binary encoding into multivalued logical data, and then transmits data using a synchronization signal and a carry signal. The present invention relates to a multi-value logical data transmission system in which the number of lines is further reduced to reduce the complexity of internal wiring and to speed up data processing.

도 1은 일반적인 2치 논리데이터 전송시스템의 개념을 개략적으로 나타낸 도면으로, 여기서 2치 논리데이터 송신시스템으로부터 2치 논리데이터 수신시스템으로 소정 16치 데이터, 예컨대 30212116를 2치 논리데이터 11000000100001001000012전송하고자 하는 경우 도 1에 나타낸 바와 같이 2치 논리데이터 전송시스템간의 데이터 버스는 22 개의 데이터선이 필요하게 된다. 또한, 상기 데이터선에 대해 여러 종류의 모듈이 접속되는 경우에는 상기 2치 논리 시스템간의 회로가 더욱 복잡하게 된다.1 is a view schematically illustrating a concept of a general binary logic data transmission system, wherein predetermined 16-value data, for example, 302121 16 is transmitted to a binary logic data reception system from a binary logic data transmission system to binary data 1100000010000100100001 2 As shown in FIG. 1, the data bus between the binary logical data transfer systems requires 22 data lines. In addition, when several types of modules are connected to the data line, the circuit between the binary logic systems becomes more complicated.

이와 같이, 종래의 2치 논리 전송시스템간에 2치 논리를 사용하여 데이터를 전송하는 경우에는 입·출력 회로 및 내부배선이 복잡하게 됨과 더불어 일정한 면적에 대한 데이터의 처리 기능 및 처리 속도가 저하되는 문제점이 있었다.As described above, when data is transmitted using binary logic between conventional binary logic transmission systems, input / output circuits and internal wiring become complicated, and data processing functions and processing speeds of a predetermined area are deteriorated. There was this.

이에 본 발명은 상기한 문제점을 해결하기 위한 것으로, 2치 부호화를 기초로 한 시스템으로부터의 2치 논리데이터를 다치 논리데이터로 변환한 후 동기신호와 캐리신호를 이용하여 데이터의 전송을 수행함으로써 데이터 라인의 수가 더욱 감소되어 내부배선의 복잡함이 감소됨과 더불어 데이터 처리속도가 고속화될 수 있도록 된 다치 논리데이터 송신시스템을 제공하는데 그 목적이 있다.Accordingly, the present invention is to solve the above problems, by converting the binary logic data from the system based on the binary encoding into multi-valued logical data, and then transmitting data using the synchronization signal and the carry signal. It is an object of the present invention to provide a multi-value logical data transmission system in which the number of lines is further reduced, the complexity of internal wiring is reduced, and the data processing speed can be increased.

상기한 바의 목적을 달성하기 위한 본 발명은, 2치 논리 시스템으로부터 2치 논리 데이터가 입력되면, 설정된 기준치 신호와 비교하여 해당 2치 논리 데이터에 대한 비교신호를 출력하는 제 1 내지 제 6 비교수단과; 이 비교수단으로부터의 비교신호에 의해 시스템 제어부로부터 입력되는 시스템클록에 대해 소정 다치 논리 데이터를 출력하는 제 1 내지 제 6 신호발생수단; 캐리신호 발생수단으로부터의 캐리신호에 의해 상기 신호발생수단으로부터의 다치 논리 데이터를 선택적으로 출력하는 제 1, 제 2 및 제 3 멀티플렉서; 상기 제 1, 제 2 및 제 3 신호발생수단으로부터의 다치 논리 데이터신호에 의해 소정 신호를 출력하는 제 1 오아게이트; 이 오아게이트로부터의 출력신호에 의해 동기신호를 출력하는 동기신호 발생수단; 이 동기신호 발생수단으로부터의 동기신호와 지연수단으로부터의 동기신호를 출력하는 제 2 오아게이트; 상기 제 4, 제 5 및 제 6 신호발생수단으로부터의 다치 논리 데이터신호에 의해 소정 신호를 출력하는 제 3 오아게이트; 이 제 3 오아게이트로부터의 출력신호에 의해 캐리신호를 출력하는 캐리신호 발생수단 및; 이 캐리신호 발생수단으로부터의 출력신호에 의해 상기 동기신호 발생수단으로부터의 동기신호를 소정 클록 지연시키는 지연수단(28)으로 구성된 것을 특징으로 한다.According to the present invention for achieving the object described above, when binary logic data is input from a binary logic system, first to sixth comparisons outputting a comparison signal with respect to the binary data in comparison with the set reference value signal. Means; First to sixth signal generating means for outputting predetermined multi-valued logic data to the system clock input from the system control section by the comparison signal from the comparing means; First, second and third multiplexers for selectively outputting multivalued logic data from the signal generating means by the carry signal from the carry signal generating means; A first orifice outputting a predetermined signal by the multivalued logic data signal from said first, second and third signal generating means; Synchronizing signal generating means for outputting a synchronizing signal by an output signal from the orifice; A second orifice for outputting a synchronization signal from the synchronization signal generating means and a synchronization signal from the delay means; A third orifice outputting a predetermined signal by the multivalued logic data signal from said fourth, fifth and sixth signal generating means; Carry signal generating means for outputting a carry signal by the output signal from the third orifice; And a delay means 28 for delaying the synchronization signal from the synchronization signal generation means by a predetermined clock by the output signal from the carry signal generation means.

상기한 바와 같이 구성된 본 발명은, 2치 부호화를 기초로 한 시스템으로부터의 2치 논리데이터를 다치 논리데이터로 변환한 후 동기신호와 캐리신호를 이용하여 데이터의 전송을 수행함으로써 데이터 라인의 수가 더욱 감소되어 데이터 처리속도가 고속화되고, 입·출력회로와 내부배선의 복잡함이 감소될 수 있게 된다.According to the present invention configured as described above, the number of data lines is further increased by converting binary logic data from a system based on binary coding into multivalued logic data and then transferring data using a synchronization signal and a carry signal. As a result, the data processing speed is increased, and the complexity of the input / output circuit and the internal wiring can be reduced.

도 1은 일반적인 2치 논리데이터 전송시스템의 개념을 개략적으로 나타낸 도면,1 is a view schematically showing a concept of a general binary logic data transmission system;

도 2는 다치 논리데이터 전송시스템의 개념을 개략적으로 나타낸 도면,2 is a diagram schematically illustrating a concept of a multi-valued logical data transmission system;

도 3은 본 발명에 따른 다치 논리데이터 송신시스템의 세부블록도,3 is a detailed block diagram of a multi-value logical data transmission system according to the present invention;

도 4는 본 발명에 따른 다치 논리데이터 송신시스템의 동작을 설명하기 위한 동작 파형도을 나타낸 도면이다.4 is a view showing an operation waveform diagram for explaining the operation of the multi-value logical data transmission system according to the present invention.

* 도면의 주요 부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings

10,11,12 : 제 1, 제 2 및 제 3 비교기,10,11,12: first, second and third comparators,

15,16,17 : 제 1, 제 2 및 제 3 신호발생기,15,16,17: first, second and third signal generator,

20∼25 : 제 1 내지 제 6 지연소자, 26 : 오아게이트,20 to 25: first to sixth delay elements, 26 to an oragate,

27 : 동기신호 출력부, 50 : 다치 논리데이터 송신시스템,27: synchronization signal output unit, 50: multi-value logical data transmission system,

51 : 다치 논리데이터 수신시스템, 100 : 2치 논리데이터 송신시스템,51: multi-valued logical data receiving system, 100: binary data transmission system,

101 : 2치 논리데이터 수신시스템.101: binary logic data receiving system.

이하, 본 발명의 바람직한 실시예를 첨부한 예시도면을 참조하여 상세히 설명한다.Hereinafter, with reference to the accompanying drawings, preferred embodiments of the present invention will be described in detail.

한편, 다치논리(multiple-valued logic)는 현재의 2치 디지탈 시스템, 예컨대 2치 부호화에 기초한 정보 시스템에 대해 다치 부호화를 기본으로 한 알고리즘으로부터 디지탈 시스템을 구성하는 방식으로 현재의 2치 디지탈 집적회로의 한계를 극복하는 새로운 하드웨어 실현이 가능하게 된다.On the other hand, multiple-valued logic is a current binary digital integrated circuit in such a manner that a digital system is constructed from an algorithm based on multivalued coding for a current binary digital system, such as an information system based on binary coding. It is possible to realize new hardware that overcomes the limitations.

따라서, 다치논리는 입·출력의 복잡함을 감소시키면서 집적밀도를 증대시키고, 내부배선의 복잡함을 줄일 수 있게 된다. 그리고, 일정한 면적에 대한 데이터의 처리기능과 기억밀도를 증대시키고, 외부신호와의 상호변환을 용이하게 하면서 시스템 하드웨어량의 모듈 수를 감소시킴으로서 하드웨어의 복잡함을 줄일 수 있게 된다.Therefore, multi-value logic can increase the integration density and reduce the complexity of internal wiring while reducing the complexity of input and output. In addition, the complexity of the hardware can be reduced by increasing the data processing function and the storage density of a certain area, and by reducing the number of modules of the system hardware amount while facilitating mutual conversion with external signals.

또한, 직렬접속의 단수와 연산의 반복 회수를 줄임으로서 처리시간을 고속화할 수 있고, 이러한 특징을 갖는 4치 마스크 ROM의 실용화, 다이나믹 RAM, 32 비트 승산기 등이 계속 연구되고 있다. 그리고, 현재의 2치 논리와의 범용이 있을 경우 고속 및 칩면적의 축소가 가능하고, 2치로 시스템이 구성되어 있는 기존의 회로를 수정없이 다치 논리 연산을 수행함으로써 2치 논리와의 혼용이 가능하게 된다.Further, the processing time can be increased by reducing the number of steps of serial connection and the number of repetitions of operations, and the practical use of a quaternary mask ROM having such a feature, a dynamic RAM, a 32-bit multiplier, and the like are continuously studied. In addition, if there is general use with current binary logic, high speed and chip area can be reduced, and mixed with binary logic by multi-valued logic operation without modification of existing circuit that is composed of binary system. Done.

한편, 다치논리는 현재 정보와 통신시스템의 모든 분야에서 널리 사용되고 있는 2치 논리를 확장한 개념이고, 2치 회로는 전압의 높고 낮음 또는 전류의 흐름에 따라 논리 0 과 논리 1만을 인식하여 처리하지만, 다치논리에서의 회로는 전압의 크기와 전류의 세기 및 전하량에 따라 여러 논리값, 예컨대 4 치의 경우 0, 1, 2, 3을 처리하게 된다.On the other hand, multivalued logic is an extension of the binary logic that is widely used in all fields of information and communication systems, and the binary circuit recognizes and processes only logic 0 and logic 1 according to high and low voltage or current flow. In multi-valued logic, the circuit processes various logic values, such as 0, 1, 2, or 3, depending on the magnitude of the voltage, the strength of the current, and the amount of charge.

그리고, 다치논리 회로의 실현은 전압의 크기와 극성으로 정보가 표현되는 전압모드와 전류의 크기와 방향으로 정보가 표현되는 전류모드 및 전하량에 의해 정보가 표현되는 전하모드로 나눌 수 있게 된다.The multi-value logic circuit can be divided into a voltage mode in which information is expressed in magnitude and polarity of a voltage, and a current mode in which information is expressed in magnitude and direction of a current, and a charge mode in which information is expressed by an amount of charge.

도 2는 다치 논리데이터 전송시스템의 개념을 개략적으로 나타낸 도면으로, 먼저 본 실시예에서의 다치 논리는 16치 논리를 예로 하여 다치 논리데이터 전송시스템을 설명하게 된다. 따라서, 16치 논리데이터 송신시스템으로부터 16치 논리데이터 수신시스템으로 소정 데이터, 예컨대 30212116의 데이터를 전송하고자 하는 경우에는 도 2에 나타낸 바와 같이 16치 논리데이터 전송시스템간의 데이터 버스는 5 개의 데이터선만이 필요하게 된다.2 is a diagram schematically illustrating the concept of a multi-valued logical data transmission system. First, the multi-valued logic in the present embodiment will be described with reference to 16-valued logic. Therefore, in the case where it is desired to transfer predetermined data, for example, data of 302121 16 from the 16-value logical data transmission system to the 16-value logical data reception system, as shown in Fig. 2, the data bus between the 16-value logical data transmission system has five data lines. Only need.

이와 같이, 16치 논리데이터 전송시스템간에 16치 논리를 사용하여 데이터를 전송하는 경우에는 상기한 바와 같이 입·출력 회로 및 내부배선이 간단하고, 일정한 면적에 대한 데이터의 처리 기능 및 처리 속도가 향상되게 된다.As described above, in the case of transferring data using the 16-value logic between the 16-value logic data transmission systems, the input / output circuit and the internal wiring are simple as described above, and the data processing function and processing speed for a certain area are improved. Will be.

도 3은 본 발명에 따른 다치 논리데이터 송신시스템의 세부블록도로, 여기서 다치 논리데이터 송신시스템은 제 1 내지 제 6 비교기(10∼15)와; 제 1 내지 제 6 신호발생기(16∼21); 제 1, 제 2 및 제 3 멀티플렉서(22, 23, 24); 제 1, 제 2 및 제 3 오아게이트(25, 27, 29); 제 1 및 제 2 동기신호 발생기(26, 30) 및; 16 클록 지연소자(28)로 구성되게 된다.3 is a detailed block diagram of a multi-valued logical data transmission system according to the present invention, wherein the multi-valued logic data transmission system includes first to sixth comparators 10 to 15; First to sixth signal generators 16 to 21; First, second and third multiplexers 22, 23 and 24; First, second and third orifices 25, 27, 29; First and second synchronization signal generators (26, 30); 16 clock delay elements 28.

한편, 상기 제 1 내지 제 6 비교기(10∼15)로 각각 9 개의 2치 신호중 소정 2치 신호가 입력되면, 상기 제 1 내지 제 6 비교기(10∼15)는 설정된 기준치 신호와 입력되는 2치 신호를 비교하여 설정된 신호와 일치하는 경우에는 해당 2치 신호에 대한 비교신호를 각 제 1 내지 제 6 신호발생기(16∼21)로 출력하게 된다.On the other hand, when a predetermined binary signal of the nine binary signals is input to the first to sixth comparators 10 to 15, respectively, the first to sixth comparators 10 to 15 are set to a reference value signal and a binary value to be input. When the signals are compared and match the set signals, the comparison signals for the corresponding binary signals are output to the first to sixth signal generators 16 to 21, respectively.

그리고, 상기 제 1 내지 제 6 신호발생기(16∼21)는 상기 제 1 내지 제 6 비교기(10∼15)로부터의 비교신호에 의해 시스템 제어부(도시되지 않음)로부터 입력되는 시스템클록에 대해 소정 다치 논리데이터, 예컨대 16치 논리데이터로 출력하게 된다.In addition, the first to sixth signal generators 16 to 21 have a predetermined multi-value for the system clock input from a system controller (not shown) by the comparison signals from the first to sixth comparators 10 to 15. The logical data is output as, for example, 16-value logical data.

이후, 상기 제 1 신호발생기(16)로부터의 16치 논리데이터, 예컨대 160자리수의 데이터가 제 1 멀티플렉서(22)를 통해 다치 논리데이터 수신시스템(51)으로 송신되고, 상기 제 2 신호발생기(17)로부터의 16치 논리데이터, 예컨대 161자리수의 데이터가 제 2 멀티플렉서(23)를 통해 다치 논리데이터 수신시스템(51)으로 송신되며, 상기 제 3 신호발생기(18)로부터의 16치 논리데이터, 예컨대 162자리수의 데이터가 제 3 멀티플렉서(24)를 통해 다치 논리데이터 수신시스템(51)으로 송신되게 된다.Thereafter, 16-value logic data, for example, 16 0 digit data, from the first signal generator 16 is transmitted to the multi-value logic data receiving system 51 through the first multiplexer 22, and the second signal generator ( 16-value logical data from 17), for example, 16 one- digit data, is transmitted to the multi-value logical data receiving system 51 through the second multiplexer 23, and 16-value logical data from the third signal generator 18. For example, 16 two digits of data are transmitted to the multivalued logical data receiving system 51 through the third multiplexer 24.

그리고, 상기 제 1, 제 2 및 제 3 신호발생기(16, 17, 18)로부터의 출력신호가 제 1 오아게이트(25)를 매개로 동기신호 발생기(26)로 입력되고, 이후 상기 동기신호 발생기(26)로부터의 동기신호가 제 2 오아게이트(27)를 통해 다치 논리데이터 수신시스템(51)으로 송신되게 된다.The output signals from the first, second and third signal generators 16, 17, and 18 are input to the synchronization signal generator 26 via the first or gate 25, and then the synchronization signal generator. The synchronization signal from (26) is transmitted to the multi-value logical data receiving system 51 through the second orifice 27.

이와 동시에, 상기 제 4 신호발생기(19)로부터의 16치 논리데이터, 예컨대 163자리수의 데이터가 제 1 멀티플렉서(22)로 입력되고, 상기 제 5 신호발생기(20)로부터의 16치 논리데이터, 예컨대 164자리수의 데이터가 제 2 멀티플렉서(23)로 입력되며, 상기 제 6 신호발생기(21)로부터의 16치 논리데이터, 예컨대 165자리수의 데이터가 제 3 멀티플렉서(24)로 입력되게 된다.At the same time, 16-value logic data from the fourth signal generator 19, for example, 16 3- digit data, is input to the first multiplexer 22, and 16-value logic data from the fifth signal generator 20, For example, 16 4 digits of data are input to the second multiplexer 23, and 16-value logic data from the sixth signal generator 21, for example, 16 5 digits of data, are input to the third multiplexer 24.

또한, 상기 제 4, 제 5 및 제 6 신호발생기(19, 20, 21)로부터의 출력신호가 제 3 오아게이트(29)를 매개로 캐리신호 발생기(30)로 입력되고, 이후 상기 캐리신호 발생기(30)로부터의 캐리신호(carry)가 다치 논리데이터 수신시스템(51)으로 송신되며, 이와 동시에 상기 캐리신호가 16 클록 지연소자(28; 16D)와 제 1, 제 2 및 제 3 멀티플렉서(22, 23, 24)로 입력되게 된다.In addition, the output signals from the fourth, fifth and sixth signal generators 19, 20, and 21 are input to the carry signal generator 30 via the third orifice 29, and then the carry signal generator A carry signal from 30 is transmitted to the multivalued logic data receiving system 51, and at the same time the carry signal is transmitted to the 16 clock delay elements 28 (16D) and the first, second and third multiplexers 22. , 23, 24).

이후, 상기 캐리신호 발생기(30)로부터의 출력신호에 의해 상기 제 1, 제 2 및 제 3 멀티플렉서(22, 23, 24)가 상기 제 4, 제 5 및 제 6 신호발생기(19, 20, 21)로부터의 163, 164, 165자리수의 데이터를 다치 논리데이터 수신시스템(51)으로 송신하게 된다. 또한, 상기 캐리신호 발생기(30)로부터의 캐리신호에 의해 상기 16 클록 지연소자(28)가 상기 동기신호 발생기(26)로부터 입력되는 동기신호를 16 클록을 지연시킨 후 제 2 오아게이트(27)로 입력하게 된다. 따라서, 상기 제 2 오아게이트(27)는 동기신호 발생기(27)로부터의 동기신호와 16 클록이 지연된 동기신호를 다치 논리데이터 수신시스템(51)으로 송신하게 된다.Thereafter, the first, second and third multiplexers 22, 23, and 24 are configured to output the fourth, fifth and sixth signal generators 19, 20, and 21 by an output signal from the carry signal generator 30. 16 3 , 16 4 , and 16 5 digits of data are transmitted to the multi-value logical data receiving system 51. In addition, after the 16 clock delay element 28 delays 16 clocks of the synchronous signal input from the synchronous signal generator 26 by the carry signal from the carry signal generator 30, the second oracle 27 is delayed. Will be entered. Accordingly, the second orifice 27 transmits the synchronization signal from the synchronization signal generator 27 and the synchronization signal delayed by 16 clocks to the multi-value logic data receiving system 51.

도 4는 본 발명에 따른 다치 논리데이터 송신시스템의 동작을 설명하기 위한 동작 파형도을 나타낸 도면으로, 여기서 16치 논리에 의해 데이터를 전송하고자 하는 경우에는 16 개의 시스템클록당 1개의 데이터를 전송하게 된다. 따라서, 소정 16치 논리 데이터, 예컨대 30212116를 전송하고자 하는 경우 시스템 제어부(도시되지 않음)로부터 데이터의 전송의 시작을 위한 캐리신호가 출력되면 160, 161, 162자리수의 데이터, 121이 출력되고, 이후 상기 캐리신호에 의해 16 클록이 지연된 163, 164, 165자리수의 데이터, 예컨대 203 이 출력되게 된다.4 is an operation waveform diagram for explaining the operation of the multi-value logical data transmission system according to the present invention. In this case, when data is to be transmitted by 16-value logic, one data is transmitted per 16 system clocks. . Therefore, if a carry signal for starting transmission of data is output from a system control unit (not shown) when a predetermined 16-value logical data, for example, 302121 16 is to be transmitted, 16 0 , 16 1 , 16 2- digit data, 121 is After that, 16 3 , 16 4 , 16 5 digits of data, for example, 203, which is delayed by 16 clocks by the carry signal, is output.

이후, 상기 다치 논리데이터 수신시스템(51)은 상기 다치 논리데이터 송신시스템(50)으로부터의 동기신호와 캐리신호 및 16치 논리 데이터를 수신한 후 2치 논리 데이터로 변환하게 된다. 이와 같이, 2치 논리 데이터를 16치 논리 데이터로 변환하여 전송하는 경우에는 각각 1 개의 동기신호선과 캐리신호선 및 3 개의 16치 논리 데이터선만이 필요하게 되어 데이터선을 감소시킬 수 있게 된다.Thereafter, the multi-value logic data receiving system 51 receives the synchronization signal, the carry signal, and the 16-value logic data from the multi-value logic data transmission system 50 and converts the binary data into binary data. In this way, when the binary logic data is converted into 16-value logic data and transmitted, only one synchronization signal line, a carry signal line, and three 16-value logic data lines are required, respectively, thereby reducing the data line.

한편, 본원 청구범위의 각 구성요건에 병기된 도면참조부호는 본원 발명의 이해를 용이하게 하기 위한 것으로, 본원 발명의 기술적 범위를 도면에 도시한 실시예로 한정할 의도에서 병기한 것은 아니다. 또한, 발명의 요지를 이탈하지 않는 범위내에서 여러 가지로 변형하여 실시할 수 있다.On the other hand, the reference numerals written in the components of the claims of the present application to facilitate the understanding of the present invention, and are not written in the intention to limit the technical scope of the present invention to the embodiments shown in the drawings. Further, various modifications can be made without departing from the scope of the invention.

이상에서 설명한 바와 같이 본 발명에 의하면, 2치 부호화를 기초로 한 시스템으로부터의 2치 논리데이터를 다치 논리데이터로 변환한 후 동기신호와 캐리신호를 이용하여 데이터의 전송을 수행함으로써 데이터 라인의 수가 더욱 감소되어 데이터 처리속도가 고속화되고, 입·출력회로와 내부배선의 복잡함이 감소될 수 있게 된다.As described above, according to the present invention, the number of data lines is converted by converting binary logic data from a system based on binary coding into multivalued logic data and then transferring data using a synchronization signal and a carry signal. This further reduces the data processing speed, and reduces the complexity of the input / output circuit and the internal wiring.

Claims (6)

2치 논리 시스템으로부터 2치 논리 데이터가 입력되면, 설정된 기준치 신호와 비교하여 해당 2치 논리 데이터에 대한 비교신호를 출력하는 제 1 내지 제 6 비교수단(10∼15)과; 이 비교수단(10∼15)으로부터의 비교신호에 의해 시스템 제어부로부터 입력되는 시스템클록에 대해 소정 다치 논리 데이터를 출력하는 제 1 내지 제 6 신호발생수단(16∼21); 캐리신호 발생수단(30)으로부터의 캐리신호에 의해 상기 신호발생수단(16∼21)으로부터의 다치 논리 데이터를 선택적으로 출력하는 제 1, 제 2 및 제 3 멀티플렉서(22, 23, 24); 상기 제 1, 제 2 및 제 3 신호발생수단(16, 17, 18)으로부터의 다치 논리 데이터신호에 의해 소정 신호를 출력하는 제 1 오아게이트(25); 이 오아게이트(25)로부터의 출력신호에 의해 동기신호를 출력하는 동기신호 발생수단(26); 이 동기신호 발생수단(26)으로부터의 동기신호와 지연수단(28)으로부터의 동기신호를 출력하는 제 2 오아게이트(27); 상기 제 4, 제 5 및 제 6 신호발생수단(19, 20, 21)으로부터의 다치 논리 데이터신호에 의해 소정 신호를 출력하는 제 3 오아게이트(29); 이 제 3 오아게이트(29)로부터의 출력신호에 의해 캐리신호를 출력하는 캐리신호 발생수단(30) 및; 이 캐리신호 발생수단(30)으로부터의 출력신호에 의해 상기 동기신호 발생수단(26)으로부터의 동기신호를 소정 클록 지연시키는 지연수단(28)으로 구성된 것을 특징으로 하는 다치 논리데이터 송신시스템.First to sixth comparison means (10 to 15) for outputting a comparison signal for the corresponding binary logic data when the binary logic data is input from the binary logic system; First to sixth signal generating means (16 to 21) for outputting predetermined multi-valued logic data to the system clock input from the system control section by the comparison signal from the comparing means (10 to 15); First, second and third multiplexers (22, 23, 24) for selectively outputting multi-valued logic data from the signal generating means (16 to 21) by the carry signal from the carry signal generating means (30); A first orifice (25) for outputting a predetermined signal by the multi-valued logic data signal from the first, second and third signal generating means (16, 17, 18); Synchronizing signal generating means (26) for outputting a synchronizing signal according to the output signal from the orifice (25); A second orifice 27 for outputting the synchronization signal from the synchronization signal generation means 26 and the synchronization signal from the delay means 28; A third orifice (29) for outputting a predetermined signal by the multivalued logic data signal from said fourth, fifth and sixth signal generating means (19, 20, 21); A carry signal generating means (30) for outputting a carry signal by the output signal from the third orifice (29); And a delay means (28) for delaying a predetermined clock delay of the synchronization signal from said synchronization signal generation means (26) by the output signal from said carry signal generation means (30). 제 1 항에 있어서, 상기 제 1, 제 2 및 제 3 멀티플렉서(22, 23, 24)는 각각 제 1 및 제 4 신호발생수단(16, 19), 제 2 및 제 5 신호발생수단(17, 20), 제 3 및 제 6 신호발생수단(18, 21)으로부터의 다치 논리데이터를 각각 선택적으로 출력하는 것을 특징으로 하는 다치 논리데이터 전송시스템.2. The apparatus of claim 1, wherein the first, second and third multiplexers 22, 23 and 24 respectively comprise first and fourth signaling means 16 and 19 and second and fifth signaling means 17, respectively. 20), multi-valued logic data transmission system, characterized in that selectively outputting the multi-valued logic data from the third and sixth signal generating means (18, 21), respectively. 제 1 항에 있어서, 상기 다치 논리데이터 송신시스템은 2치 논리 데이터를 16치 논리 데이터로 변환하여 전송하는 것을 특징으로 하는 다치 논리데이터 송신시스템.The multi-value logical data transmission system according to claim 1, wherein the multi-value logical data transmission system converts binary logic data into 16-value logical data and transmits the converted binary data. 제 1 항에 있어서, 상기 동기신호 발생수단(26)은 상기 제 1, 제 2 및 제 3 신호발생기(16, 17, 18)로부터 160, 161, 162자리수의 데이터가 출력되는 경우 1 클록의 동기신호가 발생하는 것을 특징으로 하는 다치 논리데이터 송신시스템.The synchronization signal generating means (26) according to claim 1, wherein the synchronization signal generating means (26) outputs 16 0 , 16 1 , 16 2- digit data from the first, second, and third signal generators (16, 17, 18). A multivalued logic data transmission system, wherein a synchronization signal of a clock is generated. 제 1 항에 있어서, 상기 캐리신호 발생수단(30)은 상기 제 4, 제 5 및 제 6 신호발생기(19, 20, 21)로부터 163, 164, 165자리수의 데이터가 출력되는 경우 1 클록의 캐리신호가 발생하는 것을 특징으로 하는 다치 논리데이터 송신시스템.The method of claim 1, wherein the carry signal generating means 30 is 1 when 16 3 , 16 4 , 16 5 digits of data are output from the fourth, fifth and sixth signal generators 19, 20, 21. A multivalued logic data transmission system, wherein a carry signal of a clock is generated. 제 1 항에 있어서, 상기 지연수단(28)은 상기 동기신호 발생수단(26)으로부터의 동기신호를 16 클록 지연시키는 것을 특징으로 하는 다치 논리데이터 전송시스템.2. A multivalued logic data transfer system as claimed in claim 1, wherein said delay means (28) delays the synchronization signal from said synchronization signal generating means (26) by 16 clocks.
KR1019960030117A 1996-07-24 1996-07-24 Multi-value logic data transmitting system KR100210394B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960030117A KR100210394B1 (en) 1996-07-24 1996-07-24 Multi-value logic data transmitting system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960030117A KR100210394B1 (en) 1996-07-24 1996-07-24 Multi-value logic data transmitting system

Publications (2)

Publication Number Publication Date
KR980012927A KR980012927A (en) 1998-04-30
KR100210394B1 true KR100210394B1 (en) 1999-07-15

Family

ID=19467380

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960030117A KR100210394B1 (en) 1996-07-24 1996-07-24 Multi-value logic data transmitting system

Country Status (1)

Country Link
KR (1) KR100210394B1 (en)

Also Published As

Publication number Publication date
KR980012927A (en) 1998-04-30

Similar Documents

Publication Publication Date Title
US5247652A (en) Parallel to serial converter enabling operation at a high bit rate with slow components by latching sets of pulses following sequential delays equal to clock period
EP0477582B1 (en) Digital frequency multiplication and data serialization circuits
EP0150072B1 (en) Decoder
US6031473A (en) Digital communications using serialized delay line
US6741193B2 (en) Parallel in serial out circuit having flip-flop latching at multiple clock rates
US7889763B2 (en) Data transmission apparatus and data transmission method
US6177891B1 (en) Serial-parallel conversion apparatus
EP0913954A2 (en) Circuit and methodology for transferring signals between semiconductor devices
JPH11316737A (en) Method and system for accelerating data transmission speed through parallel bus
US5332975A (en) Sine wave generator utilizing variable encoding for different frequency signals
KR100210394B1 (en) Multi-value logic data transmitting system
US5278902A (en) Method and apparatus for transition direction coding
JP3434149B2 (en) Frame synchronization signal detection device
KR100202943B1 (en) A system for transmitting the multiple-valued logic data
US5913075A (en) High speed communication between high cycle rate electronic devices using a low cycle rate bus
US6040709A (en) Ternary signal input circuit
CA2017539A1 (en) Method and apparatus for receiving a binary digital signal
US5260977A (en) Communication terminal equipment
KR980013167A (en) A system for transmitting multiple-valued logic data
JPH05250316A (en) Inter-device interface system
EP0282924A2 (en) Bipolar with eight-zeros substitution and bipolar with six-zeros substitution coding circuit
JPH01243783A (en) Digital chip with input data synchronism
KR100282420B1 (en) Input buffer circuit
KR100314675B1 (en) Apparatus for bi-phase in digital television
KR20020079872A (en) Information processing system

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120413

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20130401

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee