KR100200096B1 - 메모리의 전송데이타 인터페이스 장치 및 방법 - Google Patents

메모리의 전송데이타 인터페이스 장치 및 방법 Download PDF

Info

Publication number
KR100200096B1
KR100200096B1 KR1019960026449A KR19960026449A KR100200096B1 KR 100200096 B1 KR100200096 B1 KR 100200096B1 KR 1019960026449 A KR1019960026449 A KR 1019960026449A KR 19960026449 A KR19960026449 A KR 19960026449A KR 100200096 B1 KR100200096 B1 KR 100200096B1
Authority
KR
South Korea
Prior art keywords
data
memory
address
signal
outputting
Prior art date
Application number
KR1019960026449A
Other languages
English (en)
Other versions
KR980004764A (ko
Inventor
조찬동
심재성
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960026449A priority Critical patent/KR100200096B1/ko
Publication of KR980004764A publication Critical patent/KR980004764A/ko
Application granted granted Critical
Publication of KR100200096B1 publication Critical patent/KR100200096B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2562DVDs [digital versatile discs]; Digital video discs; MMCDs; HDCDs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야 :
디지탈 비디오 디스크 재생장치의 시스템 디코더에서 메모리의 전송 데이타 인터페이스에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제 :
광디스크 재생장치에서 메모리의 데이타를 롬 디코더로 전송하기 위한 메모리의 전송데이타 인터페이스 장치 및 방법을 제공한다.
3. 발명의 해결방법의 요지 :
마이컴의 제어하에 데이타들을 소정단위로 저장한 데이타 영역과, 상기 소정 단위 데이타들에 상응하는 에러정보를 저장한 에러영역을 구비한 메모리를 구비한 디지탈 비디오 디스크를 기록매체로 하는 재생장치의 시스템 디코더에서, 마이컴의 제어하에 상기 메모리에 저장된 데이타를 데이타 전송요구신호를 출력하는 롬 디코더로 상기 데이타를 전송하기 위한 인터페이스 방법은 상기 마이컴으로 부터 전송시작신호가 발생될 시 상기 마이컴으로부터 발생되는 상기 에러 영역의 제2시작번지에 해당되는 상기 에러 어드레스의 에러 데이타를 출력하는 과정과, 상기 에러 데이타 출력과정 이후 상기 마이컴으로부터 상기 데이타 전송 요구 신호에 의해 데이타 전송 허가 신호를 출력하고, 상기 데이타 전송 허가 신호가 활성화일 시 상기 마이컴으로 부터 인가되는 제1시작번지를 기점으로 상기 데이타 영역의 데이타 어드레스를 카운터하여 해당되는 전송 데이타들을 출력하는 과정과, 상기 전송데이타 출력과정에서, 상기 전송되는 데이타가 상기 소정 단위의 데이타가 될 시 상기 제2시작번지 기점으로 카운팅하여 해당 상기 에러 어드레스의 상기 에러 데이타를 출력하는 과정으로 이룬다.
4. 발명의 중요한 용도 :
DVD재생장치의 시스템 디코더에서 메모리로부터 데이타를 읽어서 롬 디코더로 전송하기 위해 이를 구현한다.

Description

메모리의 전송데이타 인터페이스 장치 및 방법
제1도는 본 발명을 수행하기 위한 디지탈 비디오 디스크 재생장치의 블럭구성도를 보여주는 도면.
제2도는 제1도에서 시스템 디코더의 블럭구성도를 보여주는 도면.
제3도는 제2도에서 메모리의 맵구조를 보여주는 도면.
제4도는 본 발명의 바람직한 실시예에 따라 메모리의 전송데이타를 롬 디코더로 인터페이스하기 위한 장치의 블럭구성도를 보여주는 도면.
제5도는 제4도의 바람직한 실시예에 따른 신호 파형도를 보여주는 도면.
* 도면의 주요부분에 대한 부호의 설명
100 : 디지탈 비디오 디스크 120 : 광헤드
121 : A/V디코더 인터페이스 제어부 122 : ROM 디코더 인터페이스 제어부
200 : 시스템 디코더 210 : 메모리 제어부
240 : 우선순위제어부 280 : 메모리
500 : 마이컴
본 발명은 디지탈 비디오 디스크(Digital Video(or Versatile) Disc : 이하 DVD라 칭함) 재생장치에 관한 것으로, 특히 메모리로 부터 전송데이타를 리드하여 롬 디코더로 전송하기 위한 인터페이스 장치 및 방법에 관한 것이다.
DVD 재생장치는 디지탈 동화 디스크 매체의 하나로서, MPEG(Moving Picture Experts Group)2의 디지탈 영상을 2시간 이상 저장하는 차세대 고화질고음질의 보급형 멀티미디어 기억매체이다.
상기 DVD 재생장치에서 광디스크로 부터의 데이타를 복조하여 재생하기 위한 시스템 디코더는 처리과정에서 발생되는 데이타를 일시 저장하는 메모리를 구비한다. 이에 상기 메모리에 저장된 데이타를 롬(ROM) 디코더로 전송하기 위한 인터페이스 장치는 필요한다.
따라서 본 발명의 목적은 광디스크 재생장치에서 메모리의 데이타를 롬 디코더로 전송하기 위한 메모리의 전송데이타 인터페이스 장치 및 방법을 제공함에 있다.
이러한 본 발명의 목적들을 달성하기 위하여 마이컴의 제어하에 데이타들을 소정단위로 저장한 데이타 영역과, 상기 소정 단위 데이타들에 상응하는 에러정보를 저장한 에러영역을 구비한 메모리를 구비한 디지탈 비디오 디스크를 기록매체로 하는 재생장치의 시스템 디코더에서, 마이컴의 제어하에 상기 메모리에 저장된 데이타를 데이타 전송요구신호를 출력하는 롬 디코더로 상기 데이타를 전송하기 위한 인터페이스 방법에 있어서, 상기 마이컴으로부터 전송시작신호가 발생될 시 상기 마이컴으로 부터 발생되는 상기 에러 영역의 제2시작번지에 해당되는 상기 에러 어드레스의 에러 데이타를 출력하는 과정과, 상기 에러 데이타 출력과정 이후 상기 마이컴으로부터 상기 데이타 전송요구신호에 의해 데이타 전송 허가 신호를 출력하고, 상기 데이타 전송 허가 신호가 활성화일 시 상기 마이컴으로부터 인가되는 제1시작번지를 기점으로 상기 데이타 영역의 데이타 어드레스를 카운터하여 해당되는 전송데이타들을 출력하는 과정과, 상기 전송데이타 출력과정에서, 상기 전송되는 데이타가 상기 소정 단위의 데이타가 될 시 상기 제2시작번지기점으로 카운팅하여 해당 상기 에러 어드레스의 상기 에러 데이타를 출력하는 과정으로 이루어지는 것을 특징으로 한다.
이하 본 발명의 바람직한 실시예가 첨부된 도면의 참조와 함께 상세히 설명될 것이다. 도면들중 동일한 구성요소들은 가능한한 어느곳에서든지 동일한 참조부호들을 나타내고 있음을 유의하여야 한다.
제1도는 본 발명의 일실시예에 따른 DVD 재생장치의 블럭구성도를 보여주는 도면이다. 이하 상기 제1도를 참조하여 상세하게 설명하고자 한다.
디지탈 비디오 디스크 100를 재생시키면 디스크 모터 160가 어떤 속도로 회전을 시작하고, 헤드 120를 구비한 광픽업에서는 디스크 100정보가 아나로그의 고주파(RF)신호로 변환되어 출력된다. 이 신호는 펄스 파형으로 정형되어 데이타 스트림(ESM)이 하기 디지탈 위상동기루프(Phase Locked Loop : 이하 PLL이라 함.) 300와 시스템 디코더 200에 전달된다.
상기 시스템 디코더 200는 디지탈 비디오 디스크 100로 부터 읽은 데이타를 처리한다. 하기 마이컴 500으로 부터의 전송개시신호에 의거하여 하기 비디오 디코더/오디오 디코더 600 혹은 호스트의 롬디코더의 950으로 하기 메모리 280에 저장된 복조 데이타를 전송한다.
메모리 280은 상기 시스템 디코더 200의 처리과정에서 발생되는 데이타를 일시저장한다. 이때 메모리 280은 다이나믹램이다.
상기 마이컴 500은 DVD 재생장치의 전반적인 동작을 총괄적으로 제어하는 장치제어부이다. 오디오/비디도 디코더 600 혹은 롬디코더 950으로부터 데이타 전송 개시 신호를 받으면 상기 전송제어신호를 발생한다.
디지탈 위상동기루프 300은 프레임동기신호 Sf에 따라 주파수서보. 위상서보등을 고려하여 디지탈 비디오 디스크 100로부터 재생된 신호에 동기된 클럭을 발생한다.
디스크 구동 제어부 400은 위상제어부, 속도제어부, 이상회전제어부 등으로 이루어져 디스크 회전의 정선속도(Constant Linear Velocity) 및 기타 디스크 관련 동작을 제어한다.
데이타 파서(parser)에 의해 오디오신호와 비디오신호를 각각 AC3/MPEG의 오디오디코더 600와 MPEG2의 비디오디코더 600으로 전달하면 상기 비디오/오디오디코더 600에서 복조된 오디오 및 비디오 데이타는 각각 NTSC(혹은 PAL)엔코더 700와 디지탈/아날로그변환부 800로 전달되어 각각 모니터 960와 스피커 970를 통해 출력된다.
롬 디코더 950는 주로 호스트(예 : 개인용 컴퓨터)에 내장되며, 상기 호스트의 사용자에 의해 정보검색등을 위해 상기 시스템 디코더 200으로부터 데이타를 입력하여 디코딩 동작을 한다.
제2도는 제1도에서 시스템 디코더의 블럭구성도를 보여주는 도면이다. 이하 상기 제2도를 참조하여 상세하게 설명하고자 한다.
마이컴 인터페이스 제어부 111는 마이컴 500과 시스템 디코더 200의 인터페이싱을 담당한다. 상기 마이컴 500은 DVD 재생장치의 전반적인 동작을 총괄적으로 제어하는 장치제어부로서, 시스템 디코더 200의 전반적인 동작도 총괄적으로 제어함은 물론이다.
디스크를 재생시키면 디스크 모터가 소정의 선 속도로 회전을 시작하고, 헤드를 구비한 광픽업에서는 디스크 정보가 아나로그의 고주파(RF)신호로 변환되어 출력된다. 이 신호는 펄스 파형으로 정형되어 데이타 스트림의 ESM 데이타는 증폭기 114에 의해 증폭되고, ESM 복조부 115에 전달된다.
상기 ESM 복조부 115는 상기 ESM 데이타를 소정 비트들로 이루어진 심볼단위로 복조하여 출력한다. 다시 말해서, 상기 ESM 복조부 115는 상기 ESM 데이타를 32비트 쉬프트레지스터(도시되지 않음)로 입력하고, 상기 32비트 쉬프트레지스터의 출력 32비트중 하위(혹은 상위) 16비트를 선택하여 16-8복조부(도시되지 않음)로 전달한다. 상기 16-8복조부는 입력된 16비트의 데이타를 하나의 심볼을 이루는 8비트로 변환하여 출력한다. 이는 데이타를 디지탈 비디오 디스크 100에 기록할 때 8-16변조(Eight to Sixteen Modulation)를 했기 때문이다.
에러 정정부 116은 디스크에서 읽은 데이타로 이루어지는 소정의 블럭에 대하여 가로방향 및 세로방향으로 에러정정을 한다.
이때 상기 메모리 280은 상기 데이타 버스 230 및 메모리 제어부 210을 통해 상기 ESM 복조부 115에서 출력되는 ID 데이타 및 주된 데이타들을 모아 소정의 블럭단위로 저장하게 된다. 다시 말해서, 상기 마이컴 500의 제어를 받은 메모리 제어부 210가 상기 메모리 280에 적절한 어드레스를 할당하고 대응하되 상기 복조된 데이타를 제공함으로써 에러정정블럭을 형성한다. 상기 에러정정블럭은 16섹터에 대한 데이타들로 이루어진다. 또한 상기 메모리 280는 상기 두 방향의 에러정정 사이에 데이타를 버퍼링하고 정정 완료된 데이타를 저장하는 역할도 한다.
디스크램블럭 117은 상기 메모리 280에 저장된 정정 완료된 데이타중 주데이타에 해당하는 부분만을 독출한 것을 입력받아 스크램블링으로 인한 시간 지연정도를 보상함으로써 원래의 데이타로 복원한다. 이때 상기 주데이타는 2킬로바이트(Kbyte)이다.
마이컴 메모리 억세스부 119는 상기 마이컴 500이 상기 메모리 280을 억세스할 수 있도록 한다.
A/V(Audio/Video) 디코더 인터페이스 121은 본 시스템 디코더 200과 오디오/비디오 디코더 600와의 인터페이싱을 담당한다. 예를 들면, 상기 오디오/비디오 디코더 100으로 부터의 데이타전송요구신호에 의거 메모리 280에 저장되어 있는 디스크램블링된 데이타는 상기 오디오/비디오 디코더 600로 출력된다. 또한 ROM(Read Only Memory)디코더 인터페이스 122도 호스트의 롬디코더 950과의 인터페이스를 담당한다. 즉, 디스크램블의 끝난 데이타를 저장한 메모리 280은 롬디코더 950의 데이타 전송요구에 의해 상기 ROM디코더 인터페이스 122를 통해 전송데이타를 상기 롬디코더 950으로 출력한다. 이때 A/V디코더 인터페이스 121 및 ROM 디코더 인터페이스 122는 디스크램블링된 데이타를 디스크의 종류에 따라 상기 비디오/오디오 디코더 600으로 전송하거나 혹은 롬 디코더 950으로 전송하기 위해 인터페이스를 한다. 이에 상기 전송데이타가 상기 비디오/오디오 디코더 600으로 전송되는 경우는 디스크가 DVD일 경우 예를 들면, 영화감상 등을 위한 사용자의 의도에 따라 발생된다. 또한 상기 전송데이타가 상기 롬 디코더 950으로 전송되는 경우는 디스크가 DVD-ROM일 경우로 예를 들면, 정보검색등을 위한 발생된다.
메모리 리플래쉬부 220은 상기 메모리 280의 데이타 소거 방지를 위한 것이다.
우선순위 제어부 240은 상기 ESM 복조부 115, 에러 정정부 116, 디스크램블러 117, 마이컴 메모리 억세스부 119, A/V 디코더 인터페이스 121 혹은 ROM 디코더 인터페이스 122, 메모리 리플래쉬부 220에서 발생되는 메모리를 억세스하기 위한 요구신호(REQuest : 이하 REQ라 칭함)를 입력하여 우선순위에 따라 허가 신호(ACKnowlege:이하 ACK라 칭함)를 해당 장치들로 출력한다. 또한 상기 우선순위 제어부 240은 상기 허가신호를 출력함과 동시에 이하 메모리 제어부 210으로 억세스 요구신호(ACCess REQuest:이하 ACC REQ라 칭함)를 출력한다.
상기 메모리제어부 210은 마이컴 500의 제어를 받아 메모리 억세스를 위한 제어신호들을 발생하고, 억세스를 요구한 장치들과 데이타 버스 230로의 통로를 형성하여 억세스 동작을 한다.
즉 상기 디스크에서 읽은 데이타를 메모리 280에 저장시키고 소정의 블럭단위로 읽어내어 에러정정부 116에 제공하며, 상기 에러정정부 116에서 정정한 데이타가 상기 메모리 280의 해당 영역에 다시 저장되도록 하고, 디스크램블 및 디인터리브를 할 때도 그 복원된 데이타를 상기 메모리 280에 다시 저장하거나 이미 저장되어 있는 데이타를 독출한다. 또한 상기 ACC_REQ를 입력한 메모리 제어부 210은 상기 각 장치들로부터 인가되는 리드/라이트(Read/Write:이하 R/W라 칭함)신호에 대해 해당하는 메모리 280의 어드레스를 독출하여 억세스를 수행한다. 이에 상기 각 장치들은 상기 R/W와 더불어 메모리 280의 억세스 어드레스를 출력한다. 상기 어드레스 발생은 각 장치들에 어드레스 카운터를 구비하여 마이컴 500의 제어하에 메모리 제어부 210으로 출력한다.
마이컴 레지스터 112는 마이컴 500으로부터 데이타를 입력받아 시스템 디코더 200의 각 장치들을 제어하는 신호들을 저장하고, 상기 장치들로부터 발생되는 상태정보를 상기 마이컴 500이 읽어갈 수 있도록 일시 저장한다.
마이컴 인터페이스 111은 마이컴 500이 상기 마이컴 레지스터 112 및 메모리 280의 메모리 내용을 읽고 쓰기 위해 인터페이스를 수행한다.
상기한 바와 같이 여러 장치들은 하나의 메모리 280을 공유하여 디코더를 수행한다. 그리고 우선 순위 제어부 240에 의해 억세스가 허락된 장치들이 상기 메모리 280을 억세스할 수 있도록 한다.
이에 본 발명은 ROM 디코더 인터페이스 122에 관한 것이다. 상기 ROM 디코더 인터페이스 122은 롬 디코더 950으로 부터 인가되는 데이타 전송요구신호에 의해 메모리 280의 디스크램블링된 데이타를 전송하기 위해 인터페이스 기능을 수행한다.
제3도는 제2도에서 메모리 280의 맵구조를 보여주는 도면이다. 이하 상기 제3도를 참조하여 상세하게 설명하고자 한다.
메모리 280은 섹터단위로 저장된다. 1섹터는 2048바이트(byte)이다. 디스크램블러 117에 의해 처리된 디스크램블링 데이타는 섹터단위로 데이타 영역에 저장된다. 그리고 각 섹터단위의 데이타에 대한 에러 검출 코드(Error Detection Code:이하 EDC라 칭함)는 섹터(Sector)에 대한 에러정정부 116에서 에러정정후 앞으로 전송될 데이타의 에러유무정보를 말한다. 이에 각각의 EDC 0, 1, n영역은 섹터에 대한 EDC정보가 있으며, 1워드(word)당 1섹터의 EDC정보가 있다. 즉, 섹터(Sector) 0에 대한 에러유무정보는 1워드의 EDC 0영역에 저장되어 있다. 또한 메모리 280은 마이컴 영역을 구비하여, 상기 마이컴 영역에 마이컴 500의 처리데이타 및 마이컴 500에 필요한 데이타를 저장한다.
제4도는 본 발명의 바람직한 실시예에 따라 메모리의 전송데이타를 ROM(Read Only Memory)디코더로 인터페이스하기 위한 장치의 블럭구성도를 보여주는 도면이다. 이하 상기 제4도를 참조하여 상세하게 설명하기로 한다.
인터페이스 제어부 30은 롬 디코더 950과 접속되어 상기 롬 디코더 950으로부터의 데이타 전송요구신호(Data REQuest:이하 DREQ라 칭함)를 입력하여 여러가지 제어신호들을 발생한다. 이때 상기 인터페이스 제어부 30는 마이컴 500으로 부터 전송시작신호(TRansmitter STart:이하 TRST라 칭함)를 입력하여 제2섹터 시작 신호(Top Of Sector:이하 제2TOS라 칭함)을 발생한다. 또한 제1섹터 시작 신호(이하 제1TOS라 칭함)가 인가될 시 상기 제2TOS를 출력한다. 그리고 상기 제2TOS가 발생됨과 동시에 억세스 요구신호(REQuest:이하 REQ라 칭함)는 발생된다.
제1어드레스 카운터부 31은 마이컴 500으로 부터 제1시작번지를 입력하여 상기 제1시작번지를 시발점으로 하여 상기 인터페이스 제어부 14로부터 인가되는 카운터클럭(CouNTerClock:이하 CNTCK라 칭함)에 의거하여 카운터동작을 하여 데이타 영역의 어드레스 D_ADR을 출력한다. 마이컴 500은 디스크램블링되어 전송된 데이타의 종료 어드레스를 기억하여 마이컴 레지스터 112에 상기 종료어드레스 다음의 어드레스인 시작번지를 라이트한다. 또한 상기 제1어드레스 카운터부 31은 상기 제1시작번지를 카운터한 후 1섹터인 2048바이트가 카운터될 시 상기 제1TOS를 출력한다.
제2어드레스 카운터부 32은 마이컴 500으로 부터 제2시작번지를 입력하여 상기 제2시작번지를 시발점으로 하여 상기 제2TOS에 의거하여 카운터 동작을 하여 EDC영역의 어드레스 E_ADR을 출력한다. 이때 상기 제2시작번지는 마이컴 500의 제어하에 제3도의 데이타 영역에 해당되는 EDC영역의 주소로 발생된다.
즉, 상기 제1시작번지에 의해 1섹터의 데이타가 전송될 때마다 제1TOS가 발생되고, 제2TOS는 초기에 TRST에 의해 발생되고, 이후 부터는 상기 제1TOS에 의해 발생된다. 그러므로 1섹터에 해당하는 데이타 어드레스 DADR들이 발생되고, 이후 에러 어드레스 E_ADR이 발생된다.
제1선택부 33은 상기 제2TOS에 의거하여 상기 데이타 어드레스 D_ADR 및 상기 에러 어드레스 E_ADR 중 어느 하나를 선택하여 출력한다. 즉, 상기 제2TOS가 발생될 경우 상기 제1선택부 33은 상기 에러 어드레스 E_ADR를 선택하여 출력하고, 이외의 경우에는 상기 데이타 어드레스 D_ADR을 선택하여 출력한다.
3상태버퍼 34는 활성화된 ACK를 입력하여 상기 제1선택부 33에서 출력되는 어드레스들을 어드레스 버스를 통해 하기 메모리 제어부 210에 출력한다.
상기 메모리 제어부 210은 상기 인터페이스 제어부 14로부터 R신호를 입력하고, RAS, CAS, MOE(Memory Output Enable)를 출력하고, 상기 3상태버퍼 24에서의 어드레스에 의해 ROW 어드레스(RADR), COLUMN 어드레스(CADR)를 출력한다.
메모리 280은 상기 ROW 어드레스(RADR), COLUMN 어드레스(CADR)의 메모리 어드레스(Memory ADRress: 이하 MADR이라 칭함)에 해당되는 메모리 데이타(Memory DATa:이하 MDAT)를 출력한다.
3상태 버퍼 35는 ACK에 의해 통로가 형성된 데이타 버스를 통해 상기 MDAT를 출력한다.
제1래치부 36은 상기 메모리 제어부 210으로 부터 활성화된 상기 MOE에 의거하여 상기 MDAT를 래치한다.
제2래치부 37은 상기 제1래치부 36으로 부터의 MDAT를 상기 인터페이스 제어부 30로 부터의 로드클럭(Load Clock:이하 LCK라 칭함)에 의거하여 래치하여 출력한다.
제2선택부 38은 상기 롬 디코더 950으로 데이타를 전송하는 마지막단계로 8바이트의 데이타를 전송한다. 그러므로 상기 제2선택부 38은 상기 인터페이스 제어부 30으로 부터의 선택신호(SELection:이하 SEL이라 칭함)에 따라 상기 제2래치부 37로부터 인가되는 16바이트의 데이타에서 상위(혹은 하위)바이트의 8바이트 데이타(RDAT)를 출력하고, 이후 하위(혹은 상위)바이트의 8바이트 데이타(RDAT)를 출력한다. 즉, 상기 제2선택부 38은 SEL이 하이레벨일 시 상위 바이트의 데이타를 선택하여 출력하고, 상기 SEL이 로우레벨일 시 하위바이트의 데이타를 선택하여 출력한다.
전송 바이트수 카운터 39는 상기 인터페이스 제어부 30에서 발생되는 DACK를 입력하여 전송데이타 RDAT의 바이트를 체크한다. 이는 상기 DACK는 상기 DREQ가 발생될 때마다 발생되어 전송 데이타 RDAT는 롬디코더 950에 전송되기 때문이다. 그리하여 상기 전송 바이트수 카운터 39는 마이컴 500으로 부터 전송된 데이타의 바이트 설정값을 지정받아 상기 DACK에 의해 상기 전송 바이트 설정값으로 카운터될 시 마이컴 500으로 전송 인터럽트(TRanmitter INTerrupt)를 출력한다. 그리하여 마이컴 500은 전송 데이타량을 체크할 수가 있다.
제5도는 제4도의 바람직한 실시예에 따른 신호 파형도를 보여주는 도면이다. 이하 상기 제5도를 참조하여 상세하게 설명하고자 한다.
마이컴 500으로 부터 TRST가 상승에지가 되어 하이레벨이 될 시 인터페이스 제어부 30은 제2TOS를 활성화레벨인 하이레벨로 천이하고, 또한 REQ신호를 활성화레벨인 하이레벨로 천이한다. 그러면 제2시작번지를 입력한 제2어드레스 카운터 32는 에러 어드레스 E_ADR를 출력한다. 그러면 제1선택부 33은 3상태 버퍼 34를 통해 에러 어드레스 E_ADR를 출력한다. 상기 메모리 제어부 210은 상기 우선순위제어부 240에서 ACC_REQ가 인가될 시 억세스 수행중임을 알리는 ACC_ACT를 출력한다. 한편 상기 ACC_ACT는 상기 우선순위제어부 240에게 현재 메모리 280이 억세스 중임을 이외의 장치들이 억세스할 수없도록 하기 위한 신호이다. 상기 메모리 제어부 210은 3상태버퍼 34로부터 인가되는 에러 어드레스 E_ADR인 01201을 입력하여 ROW 어드레스(RADR), COLUMN 어드레스(CADR), RAS, CAS, MOE를 메모리 280으로 출력한다. 이에 메모리 280은 활성화된 MOE기간에 활성화된 RAS, CAS에 의거하여 해당 어드레스에 해당되는 MDAT인 0000을 출력한다. 상기 0000 데이타는 에러가 없음을 알린다. 이때 여기서 3상태버퍼 35는 ACK가 활성화상태이므로 제1래치부 16은 상기 MDAT를 상기 MOE에 의거하여 래치한다.
제2래치부 37은 인터페이스 제어부 30에서 활성화된 LCK을 입력하여 상기 0000을 래치한다. 이후 인터페이스 제어부 30은 DACK의 하강에지에 동기하여 상승에지 혹은 하강에지하여 하이레벨 및 로우레벨이 교차된 SEL를 출력한다. 그리하여 상기 SEL의 하이레벨을 입력한 제2선택부 38은 상기 MDAT의 하위 바이트 데이타를 출력한다. 즉 T1주기에서 TRST의 활성화신호와 함꼐 에러 데이타를 출력한다.
이후 DREQ가 활성화레벨로 하강에지될 시 DACK가 활성화레벨로 상승에지하며 또한 인터페이스 제어부 14는 REQ를 활성화하여 하이레밸로 출력함과 더불어 CNTCK를 출력한다. 그러면 제1어드레스 카운터부 31은 마이컴 500으로 부터 제1시작번지 00F00을 입력하여 상기 CNTCK에 의거하여 카운팅하여 출력한다. 상기 ACK가 활성화된 하이레벨기간동안 3상태버퍼 34는 상기 제1선택부 33에서 출력되는 데이타 어드레스 D_ADR을 메모리 제어부 210으로 출력한다.
이후 메모리 제어부 210은 ROW 어드레스(RADR), COLUMN 어드레스(CADR), RAS, CAS, MOE를 메모리 280으로 출력한다. 이에 메모리 280은 해당되는 MDAT인 CD09를 출력한다. 그리고 제1, 제2래치부 36, 37에 의해 제2선택부 38에 상기 CD09는 입력된다. SEL의 하이레벨에서 CD를 출력하고, SEL의 로우레벨에서 09를 출력한다. 그리하여 전송데이타 CD09는 롬 디코더 950으로 전송된다. 그리고 또한 롬 디코더 950은 인터페이스 제어부 30에서 인가되는 활성화된 DACK의 로우레벨기간에 인가되는 데이타를 실질적인 전송데이타 RDAT임을 인지한다.
상기와 같은 방법으로 계속하여 전송데이타인 00A0, 4567 1234는 롬디커더 950으로 전송되고, 상기 전송 데이타가 1섹터가 될 시 제1어드레스 카운터 31은 제1TOS를 발생하고, 이에 따라 제2TOS는 발생되어, 다음 전송데이타의 1섹터에 대한 에러정보를 제2선택부 38를 통해 출력한다.
전술된 바와 같이 롬 디코더 950은 정보검색을 위한 것이므로 에러정보를 전송데이타와 함께 입력하여 롬 디코더 950의 호스트에서 처리할 수 있도록 한다. 그리고 하나의 메모리 280가 데이타 영역과 EDC영역을 공유함으로 메모리의 공간 효율은 증대될 수 있다.
한편, 본 발명의 상세한 설명에서는 구체적인 실시예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도내에서 여러가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시예에 국한되어 정해져서는 않되며 후술하는 특허청구의 범위뿐 만 아니라 이 특허청구의 범위가 균등한 것들에 의해 정해져야 한다.

Claims (8)

  1. 데이타들을 소정단위로 저장한 데이타 영역과, 상기 소정 단위 데이타들에 상응하는 에러정보를 저장한 에러영역을 구비한 메모리 및 마이컴에서, 메모리의 전송데이타를 리드하여 인터페이스하는 장치에 있어서, 전송요구측의 데이타 전송 요구신호에 의거하여 데이타 전송 허가 신호, 카운터클럭, 로드클럭, 선택신호 및 전송시작시 제2시작신호를 출력하며, 제1시작신호를 입력하여 상기 제2시작신호를 출력하는 인터페이스 제어부와, 상기 마이컴으로 부터의 제1시작번지를 상기 카운터클럭에 의거하여 카운팅하며, 상기 시작 번지가 소정경과된 후 상기 제1시작신호를 출력하는 제1어드레스카운터부와, 상기 마이컴으로 부터의 제2시작번지를 상기 제2시작신호에 의거하여 카운팅하여 출력하는 제2어드레스 카운터부와, 활성화된 상기 제2시작신호에 의해 상기 제2어드레스 카운터부의 출력을 선택하여 출력하며, 비활성화된 상기 제2시작신호에 의해 상기 제1어드레스 카운터부의 출력을 선택하여 출력하는 제1선택부와, 상기 제1선택부의 어드레스에 의거하여 라스신호, 카스신호, 메모리 어드레스를 상기 메모리로 출력하며, 이후 상기 메모리로부터 인가되는 메모리 데이타를 출력하는 메모리 제어부와, 상기 메모리 데이타를 상기 로드클럭에 의거하여 래치하는 래치부와, 상기 래치부의 데이타를 입력하여 상기 선택신호에 의거하여 상기 메모리 데이타의 상위비트 데이타 및 하위비트 데이타을 선택하여 출력하는 제2선택부로 구성됨을 특징으로 하는 메모리의 전송데이타 인터페이스 장치.
  2. 제1항에 있어서, 상기 데이타 전송허가신호가 발생될 시 상기 메모리 제어부와 상기 제1선택부 및 상기 래치부의 버스통로가 형성되도록 하는 버퍼부가 더 추가됨을 특징으로 하는 메모리의 전송데이타 인터페이스 장치.
  3. 마이컴의 제어하에 데이타들을 소정단위로 저장한 데이타 영역과, 상기 소정 단위 데이타들에 상응하는 에러정보를 저장한 에러영역을 구비한 메모리와 상기 메모리의 억세스의 우선순위를 결정하기 위한 우선순위제어부를 구비하며, 디지탈 비디오 디스크를 기록매체로 하는 재생장치의 시스템 디코더에서, 상기 메모리에 저장된 데이타를 롬디코더로 전송하기 위한 롬 디코더 인터페이스 장치에 있어서, 상기 롬 디코더의 데이타 전송 요구신호에 의거하여 상기 우선순위제어부로 억세스 요구신호를 출력하고, 상기 우선순위제어부에서의 허가번호를 입력하고, 상기 데이타 전송요구신호에 의거하여 데이타 전송 허가 신호, 카운터클럭, 로드클럭, 선택신호 및 전송시작시 제2시작신호를 출력하며, 제1시작신호를 입력하여 상기 제2시작신호를 출력하는 인터페이스 제어부와, 상기 마이컴으로 부터의 제1시작번지를 상기 카운터클럭에 의거하여 카운팅하며, 상기 시작 번지가 소정 경과된 후 상기 제1시작신호를 출력하는 제1어드레스 카운터부와, 상기 마이컴으로 부터의 제2시작번지를 상기 제2시작신호에 의거하여 카운팅하여 출력하는 제2어드레스 카운터부와, 활성화된 상기 제2시작신호에 의해 상기 제2어드레스 카운터부의 출력을 선택하여 출력하며, 비활성화된 상기 제2시작신호에 의해 상기 제1어드레스 카운터부의 출력을 선택하여 출력하는 제1선택부와, 상기 허가신호에 의해 통로가 형성된 어드레스 버스로 상기 제1선택부의 출력 어드레스를 출력하는 제1버퍼부와, 상기 제1선택부의 어드레스에 의거하여 라스신호, 카스신호, 메모리 어드레스를 상기 메모리로 출력하며, 이후 상기 메모리로 부터 인가되는 메모리 데이타를 출력한 메모리 제어부와, 상기 허가신호에 의해 통로가 형성된 데이타 버스로 상기 메모리 제어부의 메모리 데이타를 출력하는 제2버퍼부와, 상기 메모리 데이타를 상기 로드클럭에 의거하여 래치하는 래치부와, 상기 래치부의 데이타를 입력하여 상기 선택신호에 의거하여 상기 메모리 데이타의 상위비트 데이타 및 하위비트 데이타를 선택하여 출력하는 제2선택부로 구성됨을 특징으로 하는 메모리의 전송데이타 인터페이스 장치.
  4. 제3항에 있어서, 상기 데이타 전송 허가 신호를 입력하여 전송데이타의 량이 상기 마이컴에 의해 미리 설정된 전송 바이트 설정값이 될 시 전송 인터럽트를 발생하는 전송 바이트수 카운터를 더 첨가됨을 특징으로 하는 메모리의 전송데이타 인터페이스 장치.
  5. 제3항에 있어서, 상기 래치부는, 상기 메모리 제어부로 부터의 리드신호에 의거하여 상기 제2버퍼부로 부터의 상기 메모리 데이타를 래치하는 제1래치부와, 상기 제1래치부로 부터의 상기 메모리 데이타를 상기 로드클럭에 의거하여 래치하는 제2래치부로 구성됨을 특징으로 하는 메로리의 전송데이타 인터페이스 장치.
  6. 제3항 또는 제4항 또는 제5항 어느 한 항에 있어서, 상기 소정 단위의 데이타는, 1섹터의 2048바이트로 구성됨을 특징으로 하는 메모리의 전송데이타 인터페이스 장치.
  7. 마이컴의 제어하에 데이타들을 소정 단위로 저장한 데이타 영역과, 상기 소정 단위 데이타들에 상응하는 에러정보를 저장한 에러영역을 구비한 메모리를 구비한 디지탈 비디오 디스크를 기록매체로 하는 재생장치의 시스템 디코더에서, 마이컴의 제어하에 상기 메모리에 저장된 데이타를 데이타 전송요구신호를 출력하는 롬 디코더로 상기 데이타를 전송하기 위한 인터페이스 방법에 있어서, 상기 마이컴으로 부터 전송시작신호가 발생될 시 상기 마이컴으로 부터 발생되는 상기 에러 영역의 제2시작번지에 해당되는 상기 에러 어드레스의 에러 데이타를 출력하는 과정과, 상기 에러 데이타 출력과정 이후 상기 마이컴으로 부터 상기 데이타 전송 요구신호에 의해 데이타 전송 허가 신호를 출력하고, 상기 데이타 전송 허가 신호가 활성화일 시 상기 마이컴으로 부터 인가되는 제1시작번지를 기점으로 상기 데이타 영역의 데이타 어드레스를 카운터하여 해당되는 전송데이타들을 출력하는 과정과, 상기 전송데이타 출력과정에서, 상기 전송되는 데이타가 상기 소정 단위의 데이타가 될 시 상기 제2시작번지기점으로 카운팅하여 해당 상기 에러 어드레스의 상기 에러 데이타를 출력하는 과정으로 이루어짐을 특징으로 하는 메모리 전송 데이타 인터페이스 방법.
  8. 제7항에 있어서, 상기 소정 단위의 데이타는, 1섹터의 2048바이트로 구성됨을 특징으로 하는 메모리의 전송데이타 인터페이스 방법.
KR1019960026449A 1996-06-29 1996-06-29 메모리의 전송데이타 인터페이스 장치 및 방법 KR100200096B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960026449A KR100200096B1 (ko) 1996-06-29 1996-06-29 메모리의 전송데이타 인터페이스 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960026449A KR100200096B1 (ko) 1996-06-29 1996-06-29 메모리의 전송데이타 인터페이스 장치 및 방법

Publications (2)

Publication Number Publication Date
KR980004764A KR980004764A (ko) 1998-03-30
KR100200096B1 true KR100200096B1 (ko) 1999-06-15

Family

ID=19465155

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960026449A KR100200096B1 (ko) 1996-06-29 1996-06-29 메모리의 전송데이타 인터페이스 장치 및 방법

Country Status (1)

Country Link
KR (1) KR100200096B1 (ko)

Also Published As

Publication number Publication date
KR980004764A (ko) 1998-03-30

Similar Documents

Publication Publication Date Title
KR100195015B1 (ko) 메모리 제어장치 및 방법
KR100242448B1 (ko) 디지털 비디오 디스크 고속 재생 제어장치 및 방법
KR100223634B1 (ko) 고속 데이타 처리 및 전송을 위한 에러정정용 메모리를 구비하는 시스템 디코더 및 에러정정용 메모리 제어방법
KR100217181B1 (ko) 데이타 고속 전송을 위한 시스템 디코더 및 트랙버퍼링 제어방법
US6269220B1 (en) System decoder and method using a single memory for a digital video disc playback device
US6233394B1 (en) Device for playing back multiple kinds of optical disc selectively
KR100233722B1 (ko) 디지털 비디오 디스크 재생장치의 디지털신호처리부 테스트장치
US6859614B1 (en) Apparatus and method for controlling priority order of access to memory
KR19990060321A (ko) 디지털 비디오 디스크-램 시스템에서 디펙트 섹터 데이터의처리방법
KR100200096B1 (ko) 메모리의 전송데이타 인터페이스 장치 및 방법
US6072755A (en) Optical disk player having multidomain memory for storing demodulated, error-corrected and descrambled data
JP3564910B2 (ja) データ再生装置及びデータ再生方法
KR100194044B1 (ko) 메모리 억세스를 위한 인터페이스 장치 및 방법
KR100217747B1 (ko) 메모리의 전송데이타 인터페이스 장치 및 방법
JPH09265730A (ja) データ再生装置、再生方法
KR0183298B1 (ko) 억세스를 위한 메모리 제어 장치 및 방법
US5815691A (en) Method for controlling an external memory for a CD-ROM decoder and apparatus therefor
KR0182970B1 (ko) 메모리 잔량 제어장치
KR100270695B1 (ko) 데이타처리장치및방법그리고그에따른디지탈비디오디스크구동장치
JPH1186465A (ja) 信号処理装置
JP2000090595A (ja) デ・スクランブル装置
KR100214310B1 (ko) 기록재생이 가능한 디지털 비디오 디스크 재생시 디펙트 섹터의 데이터 처리방법
KR100189529B1 (ko) 디브이디피용 디스크 데이타 디코더의 메모리 제어장치 및 방법
KR100238667B1 (ko) 디지탈 비디오 디스크 재생장치의 시스템 디코더
KR100255215B1 (ko) 디지탈 비디오 디스크 드라이브의 데이타 처리방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee