KR100195206B1 - Semiconductor isolation method using trench - Google Patents

Semiconductor isolation method using trench Download PDF

Info

Publication number
KR100195206B1
KR100195206B1 KR1019960002381A KR19960002381A KR100195206B1 KR 100195206 B1 KR100195206 B1 KR 100195206B1 KR 1019960002381 A KR1019960002381 A KR 1019960002381A KR 19960002381 A KR19960002381 A KR 19960002381A KR 100195206 B1 KR100195206 B1 KR 100195206B1
Authority
KR
South Korea
Prior art keywords
trench
substrate
etch stop
insulating material
stop layer
Prior art date
Application number
KR1019960002381A
Other languages
Korean (ko)
Other versions
KR970060450A (en
Inventor
박문한
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960002381A priority Critical patent/KR100195206B1/en
Publication of KR970060450A publication Critical patent/KR970060450A/en
Application granted granted Critical
Publication of KR100195206B1 publication Critical patent/KR100195206B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76232Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/3115Doping the insulating layers
    • H01L21/31155Doping the insulating layers by ion implantation

Abstract

반도체 소자의 분리 방법에 있어서, 트렌치 어깨부에만 불순물층을 형성하는 트렌치를 이용한 반도체 소자의 분리 방법에 대하여 기재되어 있다. 이는 기판 전면 상에 패드 절연막 및 식각 방지층을 순차적으로 적층하는 단계, 식각 방지층 및 패드 절연막을 패터닝함으로써 기판의 비활성 영역을 노출시키는 식각 방지층 패턴 및 패드 절연막 패턴을 형성하는 단계, 식각 방지층 패턴을 식각 마스크로 이용하여 노출된 기판을 식각함으로써 트렌치를 형성하는 단계, 트렌치 측벽 및 저면 상에 절연막을 형성하는 단계, 트렌치의 내부를 채우도록 결과물 기판 전면에 절연 물질을 증착함으로써 절연 물질층을 형성하는 단계, 식각 방지층 패턴이 노출되도록 절연 물질층을 식각하는 단계, 식각 방지층 패턴을 제거하는 단계, 식각된 절연 물질층의 표면이 기판의 표면보다 낮게 위치하도록 절연 물질층을 식각하는 단계, 절연 물질층이 재식각된 결과물 기판 전면에 불순물을 이온 주입함으로써 불순물층을 형성하는 단계 및 트렌치의 어께부에만 불순물층이 잔존토록 활성 영역의 기판을 식각하는 단계를 포함하는 것을 특징으로 하는 트렌치를 이용한 반도체 소자의 분리 방법을 제공한다. 이로써, 반도체 소자의 분리 특성을 향상시킬 수 있도록 트렌치 어깨부에만 불순물층을 형성할 수 있다.In the method of separating a semiconductor device, a method of separating a semiconductor device using a trench in which an impurity layer is formed only in the trench shoulder portion is described. This method includes sequentially depositing a pad insulating film and an etch stop layer on the entire surface of the substrate, forming an etch stop layer pattern and a pad insulating film pattern to expose an inactive region of the substrate by patterning the etch stop layer and the pad insulating film, and etching the etch stop layer pattern. Forming a trench by etching the exposed substrate using an insulating film, forming an insulating film on the trench sidewalls and the bottom surface, and forming an insulating material layer by depositing an insulating material on the entire surface of the resultant substrate to fill the trench; Etching the insulating material layer to expose the etch stop layer pattern, removing the etch stop layer pattern, etching the insulating material layer so that the surface of the etched insulating material layer is lower than the surface of the substrate, and the insulating material layer is planted. Impurities by ion implantation of impurities into the front surface of each resulting substrate A method of separating a semiconductor device using a trench, the method comprising forming a layer and etching a substrate in an active region so that an impurity layer remains only in the shoulder portion of the trench. As a result, an impurity layer may be formed only on the trench shoulders so as to improve separation characteristics of the semiconductor device.

Description

트렌치를 이용한 반도체 소자 분리 방법Semiconductor Device Separation Method Using Trench

제1도 내지 제4도는 종래의 트렌치를 이용한 반도체 소자의 분리 방법을 설명하기 위하여 순차적으로 도시한 단면도들이다.1 through 4 are cross-sectional views sequentially illustrating a method of separating a semiconductor device using a conventional trench.

제5도 및 제6도는 종래의 트렌치를 이용한 소자 분리 방법이 갖는 문제를 해결하기 위한 종래의 방법을 설명하기 위하여 도시한 단면도들이다.5 and 6 are cross-sectional views illustrating a conventional method for solving the problem of the device isolation method using a conventional trench.

제7도 내지 제13도는 본 발명에 의한 일 실시예를 설명하기 위하여 순차적으로 도시한 단면도들이다.7 to 13 are cross-sectional views sequentially shown to explain an embodiment of the present invention.

본 발명은 반도체 소자 분리 방법에 있어서, 특히 트렌치 어깨부에 불순물층을 형성함으로써 반도체 소자간의 소자 분리를 실현하는 트렌치를 이용한 반도체 소자 분리 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device isolation method using a trench that realizes device separation between semiconductor devices by forming an impurity layer in the trench shoulder.

종래의 반도체 소자를 제조함에 있어서, 동일 기판에 형성되는 각 소자간의 전기적인 분리 방법은 국부적 산화(LoCal Oxidation of Silicon, 이하 LOCOS라 한다) 방법을 이용한 소자 분리 방법과 트렌치를 이용한 소자 분리 방법으로 대별할 수 있다. 반도체 소자의 집적도가 낮은 반도체 소자 제조의 초기 단계에는 자체 공정의 간편함을 이유로 주로 전자의 방법, 즉 LOCOS 방법을 이용하여 반도체 소자의 분리를 실현하였다.In manufacturing a conventional semiconductor device, the electrical separation method between the devices formed on the same substrate is roughly divided into a device isolation method using a local oxidation (LoCal Oxidation of Silicon, LOCOS) method and a device separation method using a trench can do. In the early stages of fabrication of semiconductor devices with low integration of semiconductor devices, separation of semiconductor devices was realized mainly by the former method, that is, the LOCOS method, due to the simplicity of self-process.

그러나, LOCOS 방법을 이용한 소자 분리 방법은 반도체 소자의 집적도가 증가됨에 따라, 소자 분리 영역의 미세 선폭 구현이 곤란하고, 소자 분리 영역의 형성 과정 중에 수반되는 열산화시, 소자 분리 영역과 활성 영역의 경계에서 버즈 빅(Bird's beak) 현상이 발생함과 아울러, 필드 산화막을 더욱 더 박막으로 형성하여야 하는 필요성 등의 이유로 인하여 현재의 고집적된 반도체 소자를 제조에서는 더 이상 소자 분리를 위한 효과적인 소자 분리 방법이 될 수 없게 되었다.However, in the device isolation method using the LOCOS method, as the degree of integration of semiconductor devices increases, it is difficult to realize a fine line width of the device isolation region, and when thermal oxidation occurs during the formation of the device isolation region, Due to the occurrence of bird's beak at the boundary and the necessity of forming the field oxide film in a thin film, the current method of separating the device is no longer effective in the fabrication of highly integrated semiconductor devices. It could not be.

따라서, 현재는 전자의 방법보다는 후자의 방법, 즉 기판의 소자 분리 영역에 트렌치를 형성함으로써 반도체 소자 상호 간의 전기적인 분리를 실현하고 있다. 상기 트렌치를 이용한 반도체 소자의 분리 방법은, 전술한 전자의 방법, 즉 LOCOS 방법에 의한 소자 분리 방법이 갖는 전술한 문제점을 어느 정도 극복할 수 있다는 점, 특히 동일한 소자 분리 폭에 대한 유효 소자 분리 길이(Effective Isolation Length)를 길게 실현할 수 있는 측면에서 현재의 반도체 소자의 분리를 위한 방법으로 일반화되고 있다.Therefore, at present, electrical separation between semiconductor elements is realized by forming a trench in the latter method, that is, in the device isolation region of the substrate, rather than the former method. The method of separating a semiconductor device using the trench can overcome some of the above-described problems of the former method, that is, the device separation method by the LOCOS method, in particular, the effective device separation length for the same device separation width. In view of the fact that the (Effective Isolation Length) can be realized at a long time, it has been generalized as a method for separating semiconductor devices.

그러나, 상기 트렌치를 이용한 반도체 소자 분리 방법도 실제 반도체 소자의 제조에 있어서는 또다른 여러 문제점이 갖고 있는데, 이는 다음과 같다.However, the semiconductor device isolation method using the trench also has another problem in the manufacture of the actual semiconductor device, which is as follows.

첫째, 트렌치를 이용한 소자 분리 방법은 트렌치와 경계를 이루는 트렌치 어깨부에서 소자 활성 영역 표면에 대하여 트렌치의 측벽이 거의 수직으로 형성되기 때문에, MOS 트랜지스터에서의 게이트 전계가 트렌치 어깨부에 집중됨으로써 트랜지스터가 두 번 턴-온(Turn-On)되는 험프(HUMP) 특성이 발생하는 문제이다.First, in the device isolation method using trenches, since the sidewalls of the trenches are formed almost perpendicular to the surface of the device active region at the trench shoulders bordering the trenches, the gate electric field in the MOS transistor is concentrated at the trench shoulders. This is a problem in which the Humph characteristic that is twice turned on is generated.

둘째, 기판의 소자 활성 영역의 폭이 작아짐에 따라 트랜지스터의 문턱 전압(Vth)이 작아지는 역협폭 효과(Inverse Narrow Width Effect)가 발생하는 문제이다.Second, as the width of the device active region of the substrate decreases, an inverse narrow width effect occurs in which the threshold voltage V th of the transistor decreases.

따라서, 현재의 트렌치를 이용한 소자 분리 방법은 전술한 두 가지 문제점을 해결하기 위하여 기판의 소자 분리 영역에 트렌치를 일차 형성한 후, 후속 공정에 의하여 트렌치 어깨부의 슬로우프를 완만하게 형성하거나 트렌치 어깨분에 불순물을 도핑하는 방법을 이용하고 있다.Therefore, in order to solve the above-mentioned two problems, the current isolation method using trenches may first form a trench in the device isolation region of the substrate, and then form a slow loop of the trench shoulder portion or a trench shoulder portion by a subsequent process. A method of doping impurities is used.

그러나, 전술한 두 가지의 소자 특성 개선 방법 중, 후자의 방법, 즉 트렌치 어깨부에 불순물을 도핑하는 방법은 불순물 도핑시, 예컨대 불순물을 이온 주입 방법에 의하여 도핑하는 방법은 트렌치 어깨부 외의 영역, 즉 소자가 직접 형성될 동일 기판의 활성 영역에도 불순물이 도핑될 수 있다. 다행히 이러한 불순물의 도핑이 필요한 경우는 별론으로 하고 만일, 불순물의 도핑이 필요하지 않는 경우에는 다른 문제가 발생될 수 있다. 즉, 반도체 기판의 활성영역에 윈치않는 불순물의 도핑이 이루어지는 경우에는 그 영역에 형성되는 MOS 트랜지스터에서 기생 접합 정전 용량의 증가를 초래할 수 있는 것이 그 첫째 문제이며, 상기 불순물을 도핑하기 위한 불순물 이온 주입시, 고에너지를 갖는 이온 주입물이 기판 표면과 충돌하면서 기판 표면에 손상을 주어 접합 누설 전류를 증가시킴으로써 소자의 리플래쉬(Refresh) 특성을 열화시킴에 그 둘째 문제이고, 상기 트렌치를 채우는 절연 물질의 조밀화를 위하여 후속되는 고온 열처리 공정을 진행하는 데, 이에 의하여 소자 활성 영역에 상기 불순물과 반대의 도전형을 갖는 불순물을 후속 공정에 의하여 카운터 도핑된 불순물이 열적 확산에 의한 재분포를 일으켜 소자 특성을 제어하기가 곤란하게 되는 것이 그 셋째 문제이다.However, of the above two device characteristic improvement methods, the latter method, that is, the method of doping the impurities in the trench shoulder portion, is used when doping impurities, for example, the method of doping the impurities by the ion implantation method is a region other than the trench shoulder portion, That is, impurities may be doped in the active region of the same substrate where the device is directly formed. Fortunately, when doping of such impurities is required separately, other problems may arise if doping of impurities is not necessary. That is, in the case where doping of impurity dopants in the active region of the semiconductor substrate occurs, the first problem may cause an increase in parasitic junction capacitance in the MOS transistor formed in the region, and impurity ion implantation for doping the impurity The second problem is that the ion implant having high energy impinges on the surface of the substrate while colliding with the surface of the substrate, thereby degrading the refresh characteristics of the device by increasing the junction leakage current, and the insulating material filling the trench. A subsequent high temperature heat treatment process is carried out for densification of the device, whereby impurity having a conductivity type opposite to the impurity in the device active region is redistributed by thermal diffusion of impurity counter-doped by a subsequent process. The third problem is that it becomes difficult to control.

이하에서는, 첨부 도면을 참조하여 종래의 트렌치를 이용한 반도체 소자의 일반적인 분리 방법에 대하여 설명하고, 그 문제점을 구체적으로 살펴보기로 한다.Hereinafter, a general separation method of a semiconductor device using a conventional trench will be described with reference to the accompanying drawings, and the problem thereof will be described in detail.

첨부 도면 제1도 내지 제6도는 종래의 트렌치를 이용한 반도체 소자의 분리 방법을 설명하기 위하여 순차적으로 도시한 단면도들이다.1 through 6 are cross-sectional views sequentially illustrating a method of separating a semiconductor device using a conventional trench.

제1도는 기판(10) 상의 소정 부위를 노출시키는 개구부(25)를 갖는 패드 절연막 패턴(15) 및 식각 방지층 패턴(20)을 형성한 것을 도시한 단면도로서, 이는 기판(10) 상에 패드 절연막 및 식각 방지층을 순차적으로 적층하는 제1 공정 및 상기 패드 절연막 및 식각 방지층을 패터닝하여 상기 기판(10)의 소정 부위를 노출시키는 개구부(25)가 형성된 상기 패드 절연막 패턴(15) 및 식각 방지층 패턴(20)을 형성하는 제2 공정으로 진행한다.FIG. 1 is a cross-sectional view illustrating the formation of a pad insulating film pattern 15 and an etch stop layer pattern 20 having an opening 25 exposing a predetermined portion on a substrate 10, which is a pad insulating film on a substrate 10. And the pad insulating layer pattern 15 and the etch stop layer pattern having a first process of sequentially stacking an etch stop layer and an opening 25 to expose a predetermined portion of the substrate 10 by patterning the pad insulating layer and the etch stop layer. It proceeds to the 2nd process of forming 20).

제2도는 상기 패드 절연막 패턴(15) 및 식각 방지층 패턴(20)에 의하여 노출된 기판(10) 내에 트렌치(30)를 형성하고, 그 측벽에 박막의 절연막(35)을 형성한 것을 도시한 단면도로서, 이는 상기 식각 방지층 패턴(20)을 식각 마스크로 이용하여 상기 노출된 기판(10) 부위를 식각하여 상기 트렌치(30)를 형성하는 제1 공정 및 상기 트렌치(30)의 측벽 및 저면 상에 열산화 방법에 의하여 상기 박막의 절연막(35)을 형성하는 제2 공정으로 진행한다.FIG. 2 is a cross-sectional view illustrating the formation of the trench 30 in the substrate 10 exposed by the pad insulating film pattern 15 and the etch stop layer pattern 20 and the thin film insulating film 35 formed on the sidewall thereof. As an etching mask, the first process of forming the trench 30 by etching the exposed portion of the substrate 10 using the etch stop layer pattern 20 as an etch mask and on the sidewalls and the bottom surface of the trench 30 is performed. The thermal process proceeds to the second step of forming the insulating film 35 of the thin film.

제3도는 상기 트렌치(30) 내부를 완전히 채우도록 기판(10) 전면에 증착된 절연 물질층(40)을 형성한 것을 도시한 단면로서, 이는 상기 트렌치(30) 내부를 완전히 채우면서, 상기 식각 방지층 패턴(20) 상에 화학 기상 증착(CVD) 방법에 의하여 두껍게 절연 물질층(40)을 형성하는 공정으로 진행한다.FIG. 3 is a cross-sectional view illustrating the formation of an insulating material layer 40 deposited on the entire surface of the substrate 10 to completely fill the trench 30, which completely fills the trench 30 while the etching is performed. The process of forming the insulating material layer 40 thickly by chemical vapor deposition (CVD) on the prevention layer pattern 20 is performed.

제4도는 상기 기판(10)의 소자 분리 영역에 평탄화된 절연 물질층 패턴(40a)이 형성된 것을 도시한 단면도로서, 이는 상기 제3도의 가 표시부까지 평탄화하는 제1 공정, 상기 제3도의 나 표시부까지 기판(10) 상에 적층된 물질층(20 및 15)을 제거하는 제2 공정 및 결과물에 대해 평탄화하여 상기 절연 물질층 패턴(40a)을 형성하는 제3 공정으로 진행한다.4 is a cross-sectional view illustrating a planarized insulating material layer pattern 40a formed in an isolation region of the substrate 10, which is a first process of planarizing to a display part of FIG. 3 and a display part of FIG. 3. The second process of removing the material layers 20 and 15 stacked on the substrate 10 and the resultant are planarized to form the insulating material layer pattern 40a.

전술한 트렌치를 이용한 반도체 소자의 분리 방법의 실현은 종래의 LOCOS 방법을 이용한 소자 분리 방법에 비해서는 집적화 추세의 반도체 소자의 제조에서는 유용한 방법임에 틀림없다. 그러나, 전술한 단순한 트렌치를 이용한 방법도 전술한 바와 같은 두 가지의 문제를 갖는 바, 다음과 같은 개선 노력이 진행되었다.The implementation of the semiconductor device isolation method using the above-described trenches must be a useful method in the fabrication of semiconductor devices in the integration trend as compared to the device isolation method using the conventional LOCOS method. However, the method using the simple trench described above also has two problems as described above, and the following improvement efforts have been made.

첨부 도면 제5도 및 제6도는 종래의 트렌치를 이용한 소자 분리 방법이 갖는 문제를 해결하기 위한 종래의 개선 방법을 설명하기 위하여 도시한 단면도들이다.5 and 6 are cross-sectional views illustrating a conventional improvement method for solving a problem of a device isolation method using a conventional trench.

제5도는 상기 제2도의 결과물 기판 전면에 대하여 불순물(36)을 이온 주입함으로써 상기 트렌치(30) 내벽을 따라 불순물층(37)을 형성한 것을 도시한 단면도로서, 이는 상기 불순물(36)을 상기 식각 방지층 패턴(20) 및 패드 절연막 패턴(15)을 이온 주입 마스크로 이용하여 상기 트렌치(30) 상의 절연막(35)을 통하여 얇게 주입함으로써 상기 불순물층(37)을 형성하는 공정으로 진행한다.FIG. 5 is a cross-sectional view illustrating the formation of an impurity layer 37 along the inner wall of the trench 30 by ion implantation of impurities 36 over the entire surface of the resultant substrate of FIG. 2. The impurity layer 37 is formed by thinly injecting the etch stop layer pattern 20 and the pad insulating layer pattern 15 as an ion implantation mask through the insulating layer 35 on the trench 30.

그러나, 제5도에서 설명한 개선 방법은 트렌치(30) 어깨부에만 효과적으로 불순물이 도핑되지 아니하고 트렌치(30) 내벽 전체에 걸쳐 불순물이 도핑된 불순물층(37)이 형성됨으로써 MOS 트렌지스터의 기생 정전 용량을 증가시킴은 물론, 불순물 주입시, 기판 표면에 손상이 초래되어 접합 누설 전류를 증가시키는 문제점이 초래되고 있다.However, the improvement method described in FIG. 5 improves the parasitic capacitance of the MOS transistor by forming an impurity doped layer 37 which is not doped with impurities only in the shoulder of the trench 30 and is doped with impurities throughout the inner wall of the trench 30. In addition to the increase, as well as impurity implantation, the substrate surface is damaged to increase the junction leakage current.

제6도는 트렌치(30) 어깨부의 불순물층(42)이 형성되고 그 상부면이 평탄화된 것을 도시한 단면도로서, 이는 상기 제4도에 관한 설명에서의 제1 공정을 진행한 후, 결과물 기판 전면에 대하여 평탄화된 식각 방지층 패턴(20a)을 이온 주입 마스크로하여 불순물(41)을 이온 주입함으로써 상기 트렌치(30) 어깨부의 불순물층(42)을 형성하는 공정으로 진행한다.FIG. 6 is a cross-sectional view showing that the impurity layer 42 of the shoulder portion of the trench 30 is formed and the top surface thereof is flattened, which is a front surface of the resultant substrate after the first process in the description of FIG. 4. The impurity layer 41 is ion implanted using the planarized etch stop layer pattern 20a as an ion implantation mask to form the impurity layer 42 at the shoulder portion of the trench 30.

이는 상기 제5도에서 설명한 개선 방법이 갖는 문제점을 다소간 해결할 수 있으나, 상기 이온 주입시, 상기 평탄화된 식각 방지층 패턴(20a)이 존재하기 때문에 상기 제6도에 도시된 바와 같은 불순물층(42)의 형성을 위한 조절은 실제 공정에서 용이하게 진행할 수 없다. 즉, 실제 공정에서 상기 방법에 의하여 제6도에 도시된 상기 불순물층(42)을 형성하는 것은 매우 어렵다.This may somewhat solve the problem of the improvement method described with reference to FIG. 5. However, since the planarized etch stop layer pattern 20a exists during the ion implantation, the impurity layer 42 as shown in FIG. The adjustment for the formation of can not proceed easily in the actual process. That is, it is very difficult to form the impurity layer 42 shown in FIG. 6 by the above method in the actual process.

따라서, 본 발명은 종래의 트렌치를 이용한 반도체 소자의 분리 방법이 갖는 문제점을 개선할 수 있도록 트렌치 어깨부에만 불순물층을 효과적으로 형성하는 트렌치를 이용한 반도체 소자의 분리 방법을 제공함에 그 목적이 있다.Accordingly, an object of the present invention is to provide a method of separating a semiconductor device using a trench that effectively forms an impurity layer only in a trench shoulder portion so as to improve a problem of the conventional method of separating a semiconductor device using a trench.

상기 본 발명의 목적을 달성하기 위하여,In order to achieve the object of the present invention,

기판 전면 상에 패드 절연막 및 식각 방지층을 순차적으로 적층하는 제1 단계;Sequentially stacking a pad insulating film and an etch stop layer on the entire surface of the substrate;

상기 식각 방지층 및 패드 절연막을 패터닝함으로써 기판의 비활성 영역을 노출시키는 식각 방지층 패턴 및 패드 절연막 패턴을 형성하는 제2 단계;Patterning the etch stop layer and the pad insulating film to form an etch stop layer pattern and a pad insulating film pattern exposing an inactive region of the substrate;

상기 식각 방지층 패턴을 식각 마스크로 이용하여 상기 노출된 기판을 식각함으로써 트렌치를 형성하는 제3 단계;Forming a trench by etching the exposed substrate using the etch stop layer pattern as an etch mask;

상기 트렌치 측벽 및 저면 상에 절연막을 형성하는 제4 단계;Forming an insulating film on the trench sidewalls and a bottom surface;

상기 트렌치의 내부를 채우도록 결과물 기판 전면에 절연 물질을 증착함으로써 절연 물질층을 형성하는 제5 단계;A fifth step of forming an insulating material layer by depositing an insulating material on the entire surface of the resultant substrate so as to fill the inside of the trench;

상기 식각 방지층 패턴이 노출되도록 상기 절연 물질층을 식각하는 제6 단계;Etching the insulating material layer to expose the etch stop layer pattern;

상기 식각 방지층 패턴을 제거하는 제6단계;A sixth step of removing the etch stop layer pattern;

식각된 상기 절연 물질층의 표면이 상기 기판의 표면보다 낮게 위치하도록 상기 절연 물질층을 식각하는 제7 단계;Etching the insulating material layer so that the surface of the etched insulating material layer is lower than the surface of the substrate;

상기 절연 물질층이 재식각된 결과물 기판 전면에 불순물을 이온 주입함으로써 불순물층을 형성하는 제8 단계; 및An eighth step of forming an impurity layer by ion implanting impurities into the entire surface of the resultant substrate from which the insulating material layer is re-etched; And

상기 트렌치의 어깨부에만 불순물층이 잔존토록 활성 영역의 상기 기판을 식각하는 제9 단계를 포함하는 것을 특징으로 하는 트렌치를 이용한 반도체 소자의 분리 방법을 제공한다.And a ninth step of etching the substrate in the active region so that an impurity layer remains only in the shoulder portion of the trench.

상기 본 발명의 목적은 다음의 여러 가지의 의하여 바람직하게 달성될 수 있다. 상기 제1 단계의 패드 절연막은 산화물을 이용하여 형성하고, 상기 식각 방지층은 실리콘 나이트라이드(SiN)를 이용하여 형성하는 것이 바람직하다. 한편, 상기 식각 방지층은 1000Å 내지 4000Å의 두께를 갖도록 형성하며, 상기 제2 단계의 트렌치는 3000Å 내지 5000Å의 깊이를 갖도록 형성하고, 상기 제4 단계의 절연막은 1000Å 정도의 두께를 갖는 열산화막을 이용하여 형성하는 것이 바람직하다.The object of the present invention can be preferably achieved by the following various. The pad insulating layer of the first step may be formed using an oxide, and the etch stop layer may be formed using silicon nitride (SiN). Meanwhile, the etch stop layer is formed to have a thickness of 1000 kPa to 4000 kPa, the trench of the second step is formed to have a depth of 3000 kPa to 5000 kPa, and the insulating film of the fourth step uses a thermal oxide film having a thickness of about 1000 kPa. It is preferable to form.

상기 제5 단계의 절연 물질층은 화학 기상 증착(CVD) 산화막을 이용하여 형성하며, 상기 제6 단계의 평탄화는 화학 기계적 연마(CMP) 방법을 이용하는 것이 바람직하다. 상기 제6 단계의 식각 방지층 패턴은 인산 용액을 이용하여 제거하며, 상기 제7 단계의 식각은 습식 식각(Wet Etch) 방법을 이용하고, 이때 상기 노출된 패드 절연막 패턴과 상기 돌출된 절연 물질층의 식각 선택비가 1 : 10 이하인 식각제를 이용하는 것이 바람직하며, 그 대표적인 예로 BOE(Buffered Oxide Isolation) 용액을 들 수 있다.The insulating material layer of the fifth step is formed using a chemical vapor deposition (CVD) oxide film, and the planarization of the sixth step is preferably performed using a chemical mechanical polishing (CMP) method. The etch stop layer pattern of the sixth step is removed using a phosphoric acid solution, and the etch of the seventh step uses a wet etching method, wherein the exposed pad insulating layer pattern and the protruding insulating material layer It is preferable to use an etchant having an etching selectivity of 1:10 or less, and a representative example thereof may include BOE (Buffered Oxide Isolation) solution.

상기 제7 단계의 함몰된 절연 물질층은 상기 노출된 기판에 대하여 500Å 정도의 깊이로 형성하며, 상기 제10 단계의 식각은 화학적 건식 식각(Chemical Dry Etch) 방법을 이용하는 것이 바람직하고, 이때 상기 제10 단계의 식각에 의하여 상기 절연 물질층이 상기 기판 표면에 비하여 500Å 정도 돌출되도록 형성하는 것이 바람직하다.The recessed insulating material layer of the seventh step is formed to a depth of about 500 Å with respect to the exposed substrate, and the etching of the tenth step is to use a chemical dry etching method, wherein It is preferable to form the insulating material layer so as to protrude about 500 kPa from the surface of the substrate by etching in 10 steps.

특히, 상기 제1 단계 후, 상기 패드 절연막 및 식각 방지층 상에 산화막을 형성하는 단계 및 상기 산화막을 패터닝함으로써 상기 식각 방지층 및 패드 절연막을 식각하는 데 사용되는 산화막 패턴을 형성하는 단계를 더 포함하여 진행할 수 있다.Particularly, after the first step, the method may further include forming an oxide layer on the pad insulating layer and the etch stop layer and forming an oxide layer pattern used to etch the etch stop layer and the pad insulating layer by patterning the oxide layer. Can be.

이하, 본 발명을 설명하기 위하여 첨부 도면을 참조함으로써 더욱 상세하게 설명하기로 한다.Hereinafter, the present invention will be described in more detail with reference to the accompanying drawings.

첨부 도면 제7도 내지 제13도는 본 발명에 의한 일 실시예를 설명하기 위하여 순차적으로 도시한 단면도들이다.7 to 13 are cross-sectional views sequentially shown to explain an embodiment of the present invention.

제7도는 기판(100) 상의 소정 부위를 노출시키는 개구부를 갖는 패드 절연막 패턴(115) 및 식각 방지층 패턴(120)을 형성한 것을 도시한 단면도로서, 이는 기판(110) 상에 패드 절연막 및 식각 방지층을 순차적으로 적층하는 제1 공정 및 상기 패드 절연막 및 식각 방지층에 사진 식각 공정을 진행하여 상기 기판(110)의 소정 부위를 노출시키는 개구부(125)가 형성된 패드 절연막 패턴(115) 및 식각 방지층 패턴(120)을 형성하는 제2 공정으로 진행한다. 이때, 상기 패드 절연막은 기판(110) 표면의 프로파일을 개선하기 위하여 박막으로 형성된다.FIG. 7 is a cross-sectional view illustrating the formation of a pad insulating film pattern 115 and an etch stop layer pattern 120 having an opening that exposes a predetermined portion on the substrate 100, which is a pad insulating film and an etch stop layer on the substrate 110. The first step of sequentially stacking the photoresist to the pad insulating layer and the etch stop layer, and the pad insulating layer pattern 115 and the etch stop layer pattern having the opening 125 to expose a predetermined portion of the substrate 110. Proceeds to the second step of forming 120). In this case, the pad insulating film is formed of a thin film to improve the profile of the surface of the substrate 110.

제8도는 상기 패드 절연막 패턴(115) 및 식각 방지층 패턴(120)에 의하여 노출된 기판 내에 트렌치(130)를 형성하고, 그 측벽에 박막의 절연막(135)을 형성한 것을 도시한 단면도로서, 이는 상기 제7도의 결과물 기판에 대하여 상기 식각 방지층 패턴(120)을 식각 마스크로 이용하여 상기 노출된 기판(110) 부위를 식각하여 트렌치(130)를 형성하는 제1 공정 및 상기 트렌치(130)의 측벽 및 저면 상에 열산화 방법에 의하여 박막의 절연막(135)을 형성하는 제2 공정으로 진행한다. 이때, 상기 트렌치(130)는 3000Å 내지 5000Å의 깊이를 갖도록 형성한다. 한편, 상기 제1도의 패드 절연막 및 식각 방지층을 형성한 후, 그 상에 산화막(도시되지 아니함)을 추가로 적층하고, 상기 산화막에 소자 분리 영역을 한정하는 산화막 패턴(도시되지 아니함)을 형성한 후, 이를 식각 마스크로 이용하여 상기 산화막 패턴에 의하여 노출된 식각 방지층, 패드 절연막 및 기판을 식각함으로써 트렌치를 형성할 수도 있다. 한편, 상기 제2 공정에 의해 형성된 박막의 절연막(135)은 1000Å보다 작은 두께를 갖도록 형성한다. 이는 상기 트렌치(130) 내면과 소자 활성 영역 경계부의 프로파일을 조절하기 위한 목적에서 형성되며, 통상 열산화 공정으로 형성한다.FIG. 8 is a cross-sectional view illustrating the formation of the trench 130 in the substrate exposed by the pad insulating layer pattern 115 and the etch stop layer pattern 120 and the thin film insulating layer 135 formed on the sidewall thereof. A first process of forming the trench 130 by etching the exposed portion of the substrate 110 using the etch stop layer pattern 120 as an etch mask with respect to the resultant substrate of FIG. 7 and sidewalls of the trench 130. And a second process of forming the insulating film 135 of the thin film on the bottom surface by a thermal oxidation method. At this time, the trench 130 is formed to have a depth of 3000 ~ 5000Å. Meanwhile, after the pad insulating film and the etch stop layer of FIG. 1 are formed, an oxide film (not shown) is further laminated thereon, and an oxide film pattern (not shown) defining an element isolation region is formed on the oxide film. Thereafter, the trench may be formed by etching the etch stop layer, the pad insulating layer, and the substrate exposed by the oxide layer pattern using the etching mask. On the other hand, the insulating film 135 of the thin film formed by the second process is formed to have a thickness of less than 1000Å. This is formed for the purpose of adjusting the profile of the inner surface of the trench 130 and the boundary of the device active region, and is usually formed by a thermal oxidation process.

제9도는 트렌치 내부를 완전히 채우도록 기판 전면에 증착된 절연물질층(140)을 형성한 것을 도시한 단면도로서, 이는 상기 트렌치(제8도의 130) 내부를 완전히 채우면서, 상기 식각 방지층 패턴(120) 상에 화학 기상 증착(CVD) 방법에 의하여 두껍게 절연 물질층(140)을 형성하는 공정으로 진행한다. 상기 절연 물질층(140)은 산화물을 이용하여 형성할 수 있다. 이때, 상기 산화물을 CVD 옥사이드(Oxide)라고도 한다.FIG. 9 is a cross-sectional view illustrating the formation of an insulating material layer 140 deposited on the entire surface of the substrate so as to completely fill the inside of the trench, which completely fills the inside of the trench (130 of FIG. 8) and the etch stop layer pattern 120. ) To form a thick insulating material layer 140 by chemical vapor deposition (CVD) method. The insulating material layer 140 may be formed using an oxide. In this case, the oxide is also referred to as CVD oxide (Oxide).

제10도는 기판의 소자 분리 영역에 평탄화되고 돌출된 절연 물질층 패턴(140a)이 형성된 것을 도시한 단면도로서, 이는 상기 제9도의 결과물에 대하여 상기 제9도의 다 표시부까지 평탄화하는 제1 공정 및 상기 제9도의 라 표시부까지 기판(110)상에 적층된 평탄화된 식각 방지층 패턴(120)을 벗겨냄으로써 노출된 상기 패드 절연막 패턴(115)의 표면에 비하여 상기 평탄화된 절연 물질층 패턴(140a)이 돌출되도록 형성하는 제2 공정으로 진행한다. 이때, 상기 제1 공정의 평탄화는 화학 기계적 연마(CMP) 방법에 의하여 진행할 수 있으며, 상기 제2 공정의 식각 방지층 패턴(120)은 인산 용액을 이용하여 제거할 수 있다.FIG. 10 is a cross-sectional view illustrating a planarized and protruding insulating material layer pattern 140a formed in an isolation region of a substrate, which is a first process of planarizing the multi-display portion of FIG. 9 with respect to the resultant of FIG. The planarized insulating material layer pattern 140a protrudes from the exposed surface of the pad insulating layer pattern 115 by peeling the planarized etch stop layer pattern 120 stacked on the substrate 110 to the display portion of FIG. 9. The process proceeds to the second step of forming. In this case, the planarization of the first process may be performed by a chemical mechanical polishing (CMP) method, and the etch stop layer pattern 120 of the second process may be removed using a phosphoric acid solution.

제11도는 노출된 기판 표면에 비하여 함몰된 절연 물질층 패턴(140a)이 형성된 기판 전면에 대하여 불순물을 이온 주입하는 것을 도시한 단면도로서, 이는 상기 제10도의 결과물 기판에 대하여 상기 노출된 패드 절연막 패턴(제10도의 115)에 비해 상기 돌출된 절연 물질층 패턴(140a)을 식각하는 비율이 큰 물질을 식각제로 이용하여 절연 물질층 패턴(140a)이 노출된 기판 표면에 비하여 함몰되게 식각하는 제1 공정 및 결과물 기판 전면에 대하여 불순물(141)을 이온 주입함으로써 기판 상부에 소정 두께를 갖는 불순물층(142)을 형성하는 제2 공정으로 진행한다. 이때, 상기 함몰된 절연 물질층 패턴(140a)에 의하여 상기 트렌치(130)의 상측벽이 일부 노출됨으로써 상기 이온 주입에 의하여 상기 불순물층(142)은 상기 트렌치(130)의 어깨부에서 더 깊게 형성된다. 이때, 상기 제1 공정의 식각은 습식 식각(Wet Etch) 방법을 이용하고, 이때 상기 노출된 패드 절연막 패턴(제10도의 115)과 상기 돌출된 절연 물질층(140a)의 식각 선택비가 1 : 10 이하인 식각제를 이용하는 것이 바람직하며, 그 대표적인 예로 BOE(Buffered Oxide Isolation) 용액을 들 수 있다. 한편, 상기 함몰된 절연 물질층(140a)은 상기 노출된 기판(110)에 대하여 500Å 정도의 깊이로 형성하는 것이 바람직하다.FIG. 11 is a cross-sectional view illustrating implantation of impurities into the entire surface of the substrate on which the insulating material layer pattern 140a is formed as compared to the exposed substrate surface, which is the exposed pad insulating layer pattern of the resultant substrate of FIG. 10. A first etching method in which the insulating material layer pattern 140a is recessed compared to the exposed surface of the substrate using a material having a larger ratio of etching the protruding insulating material layer pattern 140a as an etchant compared to (115 of FIG. 10). Process and Result It proceeds to the 2nd process which forms the impurity layer 142 which has predetermined thickness on the board | substrate by ion implanting the impurity 141 to the whole surface of a board | substrate. In this case, the upper sidewall of the trench 130 is partially exposed by the recessed insulating material layer pattern 140a, so that the impurity layer 142 is formed deeper at the shoulder of the trench 130 by ion implantation. do. In this case, the etching of the first process using a wet etching method, wherein the etching selectivity of the exposed pad insulating film pattern (115 in FIG. 10) and the protruding insulating material layer 140a is 1:10. It is preferable to use the following etchant, and a representative example thereof may include BOE (Buffered Oxide Isolation) solution. On the other hand, the recessed insulating material layer 140a is preferably formed to a depth of about 500Å with respect to the exposed substrate 110.

제12도는 상기 트렌치(130) 어깨부에만 불순물층(142a)이 잔존된 것을 도시한 단면도로서, 이는 상기 제11도의 불순물층이 형성된 결과물 기판에 대하여 상기 함몰된 절연 물질층 패턴(140a)을 식각하는 비율이 작은 식각제를 이용하여 결과물 기판을 식각함으로써 노출되는 기판(110) 표면에는 불순물층이 제거되고, 상기 트렌치(130) 어깨부에만 불순물층(142a)이 잔존하도록 형성하며, 상기 노출된 기판(110) 표면에 비하여 돌출되도록 절연 물질층 패턴(140a)을 형성하는 공정으로 진행한다. 이때, 상기 식각은 화학적 건식 식각(Chemical Dry Etch) 방법을 이용하는 것이 바람직하며, 상기 절연 물질층 패턴(140a)이 상기 기판(110) 표면에 비하여 500Å정도 돌출되도록 형성하는 것이 바람직하다.FIG. 12 is a cross-sectional view illustrating that the impurity layer 142a remains only in the shoulder portion of the trench 130. The etching of the recessed insulating material layer pattern 140a is etched with respect to the resultant substrate on which the impurity layer of FIG. 11 is formed. The impurity layer is removed from the surface of the substrate 110 exposed by etching the resultant substrate by using an etchant having a small ratio, and the impurity layer 142a is formed only in the shoulder portion of the trench 130. The process of forming the insulating material layer pattern 140a to protrude from the surface of the substrate 110 is performed. In this case, the etching may be performed using a chemical dry etching method, and the insulating material layer pattern 140a may be formed to protrude about 500Å relative to the surface of the substrate 110.

제13도는 상기 제12도의 소자 분리 영역이 완성된 기판 면에 대하여 평탄화를 진행한 것을 도시한 단면도로서, 이는 이후의 목적하는 공정에 따라 임의적으로 선택할 수 있다. 이때, 도면부호 140b는 평탄화가 진행된 절연 물질층 패턴을 지시한다.FIG. 13 is a cross-sectional view showing that the device isolation region of FIG. 12 is planarized with respect to the completed substrate surface, which may be arbitrarily selected according to a subsequent desired process. In this case, reference numeral 140b indicates an insulating material layer pattern in which planarization is performed.

이상에서 살펴본 본 발명은 종래의 반도체 소자의 분리 방법이 갖는 문제점을 해결할 수 있음이 명백하다. 즉, 이는 종래의 방법에 의하여 트렌치 어깨부에 불순물층을 형성함에 있어서 초래되는 기생 접합 정전 용량을 증가, 접합 누설 전류를 증가시킴으로써 소자의 리플래쉬(Refresh) 특성을 열화 및 트렌치를 채우는 절연 물질의 조밀화를 위하여 후속되는 고온 열처리 공정에 의하여 소자 활성 영역에 상기 불순물과 반대의 도전형을 갖는 불순물을 카운터 도핑된 불순물이 열적 확산에 의한 재분포를 일으켜 소자 특성을 제어의 어려움 등의 문제를 해결할 수 있다. 결과적으로는 소자 분리의 효과적인 실현이 가능함으로써 보다 신뢰성있는 반도체 소자의 제조를 이룰 수 있다.It is apparent that the present invention discussed above can solve the problems of the conventional method for separating semiconductor devices. That is, the parasitic junction capacitance caused by the formation of the impurity layer in the trench shoulder portion by the conventional method increases the junction leakage current, thereby degrading the refresh characteristics of the device and filling the trench. The following high temperature heat treatment process for densification can solve the problem of difficulty in controlling device characteristics by counter-doped impurity in the device active region with impurity counter-doped impurity and redistribution by thermal diffusion. have. As a result, an effective realization of device isolation can be achieved, resulting in a more reliable manufacture of semiconductor devices.

본 발명은 전술한 실시예에 한정되지 않으며, 본 발명의 기술적 사상 내에서 많은 변형이 당 분야에서 통상의 지식을 가진 자에 의하여 실시 가능함은 명백하다.The present invention is not limited to the above-described embodiments, and it is apparent that many modifications can be made by those skilled in the art within the technical idea of the present invention.

Claims (2)

트렌치를 이용한 반도체 소자의 분리 방법에 있어서, 기판 전면 상에 패드 절연막 및 식각 방지층을 순차적으로 적층하는 제1 단계; 상기 식각 방지층 및 패드 절연막을 패터닝함으로써 기판의 비활성 영역을 노출시키는 식각 방지층 패턴 및 패드 절연막 패턴을 형성하는 제2 단계; 상기 식각 방지층 패턴을 식각 마스크로 이용하여 상기 노출된 기판을 식각함으로써 트렌치를 형성하는 제3 단계; 상기 트렌치 측벽 및 저면 상에 절연막을 형성하는 제4 단계; 상기 트렌치의 내부를 채우도록 결과물 기판 전면에 절연 물질을 증착함으로써 절연 물질층을 형성하는 제5 단계; 상기 식각 방지층 패턴이 노출되도록 상기 절연 물질층을 식각하는 제6 단계; 상기 식각 방지층 패턴을 제거하는 제6 단계; 식각된 상기 절연 물질층의 표면이 상기 기판의 표면보다 낮게 위치하도록 상기 절연 물질층을 식각하는 제7 단계; 상기 절연 물질층이 재식각된 결과물 기판 전면에 불순물을 이온 주입함으로써 불순물층을 형성하는 제8 단계; 및 상기 트렌치의 어깨부에만 불순물층이 잔존토록 활성 영역의 상기 기판을 식각하는 제9 단계를 포함하는 것을 특징으로 하는 트렌치를 이용한 반도체 소자의 분리 방법.A semiconductor device isolation method using a trench, comprising: a first step of sequentially stacking a pad insulating film and an etch stop layer on a front surface of a substrate; Patterning the etch stop layer and the pad insulating film to form an etch stop layer pattern and a pad insulating film pattern exposing an inactive region of the substrate; Forming a trench by etching the exposed substrate using the etch stop layer pattern as an etch mask; Forming an insulating film on the trench sidewalls and a bottom surface; A fifth step of forming an insulating material layer by depositing an insulating material on the entire surface of the resultant substrate so as to fill the inside of the trench; Etching the insulating material layer to expose the etch stop layer pattern; A sixth step of removing the etch stop layer pattern; Etching the insulating material layer so that the surface of the etched insulating material layer is lower than the surface of the substrate; An eighth step of forming an impurity layer by ion implanting impurities into the entire surface of the resultant substrate from which the insulating material layer is re-etched; And a ninth step of etching the substrate in the active region so that an impurity layer remains only in the shoulder portion of the trench. 제1항에 있어서, 상기 제1 단계 후, 상기 패드 절연막 및 식각 방지층 상에 산화막을 형성하는 단계 및 상기 산화막을 패터닝함으로써 상기 식각 방지층 및 패드 절연막을 식각하는 데 사용되는 산화막 패턴을 형성하는 단계를 더 포함하여 진행하는 것을 특징으로 하는 트렌치를 이용한 반도체 소자의 분리 방법.The method of claim 1, further comprising, after the first step, forming an oxide film on the pad insulating film and the etch stop layer, and forming an oxide pattern used to etch the etch stop layer and the pad insulating film by patterning the oxide film. Separation method of a semiconductor device using a trench, further comprising.
KR1019960002381A 1996-01-31 1996-01-31 Semiconductor isolation method using trench KR100195206B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960002381A KR100195206B1 (en) 1996-01-31 1996-01-31 Semiconductor isolation method using trench

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960002381A KR100195206B1 (en) 1996-01-31 1996-01-31 Semiconductor isolation method using trench

Publications (2)

Publication Number Publication Date
KR970060450A KR970060450A (en) 1997-08-12
KR100195206B1 true KR100195206B1 (en) 1999-06-15

Family

ID=19450570

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960002381A KR100195206B1 (en) 1996-01-31 1996-01-31 Semiconductor isolation method using trench

Country Status (1)

Country Link
KR (1) KR100195206B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010038753A (en) * 1999-10-27 2001-05-15 박종섭 Manufacturing method for isolation in semiconductor device

Also Published As

Publication number Publication date
KR970060450A (en) 1997-08-12

Similar Documents

Publication Publication Date Title
US6331469B1 (en) Trench isolation structure, semiconductor device having the same, and trench isolation method
US6624016B2 (en) Method of fabricating trench isolation structures with extended buffer spacers
US5482871A (en) Method for forming a mesa-isolated SOI transistor having a split-process polysilicon gate
US6069058A (en) Shallow trench isolation for semiconductor devices
US6121110A (en) Trench isolation method for semiconductor device
US6165871A (en) Method of making low-leakage architecture for sub-0.18 μm salicided CMOS device
KR20060129037A (en) Method of reducing sti divot formation during semiconductor device fabrication
US6046483A (en) Planar isolation structure in an integrated circuit
US8546268B2 (en) Manufacturing integrated circuit components having multiple gate oxidations
US6030882A (en) Method for manufacturing shallow trench isolation structure
JPH1041291A (en) Element isolation film forming method of semiconductor device
US5851901A (en) Method of manufacturing an isolation region of a semiconductor device with advanced planarization
US6204185B1 (en) Method for forming self-align stop layer for borderless contact process
KR100195206B1 (en) Semiconductor isolation method using trench
KR19980083840A (en) Device isolation by selective epitaxial growth
KR100275484B1 (en) Method for manufacturing a power device having a trench gate electrode
KR100355870B1 (en) Shallow trench isolation manufacturing method of semiconductor devices
JPH11111639A (en) Semiconductor device and manufacture thereof
US20210280714A1 (en) Dmos transistor having thick gate oxide and sti and method of fabricating
KR100214847B1 (en) Method for isolation of semiconductor device
KR100325598B1 (en) method for shallow trench isolation of semiconductor devices
KR100525916B1 (en) Method of forming a device separation layer in the semiconductor device
KR20030001179A (en) Method for forming isolation layer in semiconductor device
KR20030001941A (en) Method For Manufacturing Semiconductor Devices
KR0147770B1 (en) Manufacture method of semiconductor device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070125

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee