KR100192394B1 - 마이크로 컴퓨터의 리셋장치 - Google Patents

마이크로 컴퓨터의 리셋장치 Download PDF

Info

Publication number
KR100192394B1
KR100192394B1 KR1019960058099A KR19960058099A KR100192394B1 KR 100192394 B1 KR100192394 B1 KR 100192394B1 KR 1019960058099 A KR1019960058099 A KR 1019960058099A KR 19960058099 A KR19960058099 A KR 19960058099A KR 100192394 B1 KR100192394 B1 KR 100192394B1
Authority
KR
South Korea
Prior art keywords
reset
interrupt
vector
microcomputer
reset signal
Prior art date
Application number
KR1019960058099A
Other languages
English (en)
Other versions
KR19980039138A (ko
Inventor
박동철
Original Assignee
구본준
엘지반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구본준, 엘지반도체주식회사 filed Critical 구본준
Priority to KR1019960058099A priority Critical patent/KR100192394B1/ko
Publication of KR19980039138A publication Critical patent/KR19980039138A/ko
Application granted granted Critical
Publication of KR100192394B1 publication Critical patent/KR100192394B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Abstract

본 발명은 마이크로 컴퓨터의 파워 오프 후 다시 파워 온시 항상 고정된 어드레스로 복귀하는 것을 개선하여 소프트웨어적으로 구현한 특정 어드레스로 복귀하여 사용자의 편리성을 향상시키는데 적당한 마이크로 컴퓨터의 리셋장치를 제공하기 위한 것이다.
이를 위해서는 본 발명의 마이크로 컴퓨터의 리셋장치는 인터럽트 종류에 따른 벡터를 저장하고 있는 인터럽트 벡터 테이블을 갖는 마이크로 컴퓨터의 리셋장치에 있어서, 입력단자로 입력되는 리셋신호를 확인하는 리셋회로부와, 상기 리셋회로부로부터 출력된 리셋신호를 받아 상기 인터럽트 벡터 테이블의 벡터 값을 변경시키는 인터럽트 벡터 변경회로부와, 상기 입력되는 리셋신호에 해당하는 인터럽트 벡터 테이블의 벡터값을 입력받아 상기 벡터값에 해당하는 명령어를 수행하는 프로그램 카운터부를 포함하여 구성된다.

Description

마이크로 컴퓨터의 리셋장치
본 발명은 마이크로 컴퓨터에 관한 것으로 특히, 마이크로 컴퓨터의 파워 온 리셋시 특정번지로 복귀하는데 적당하도록 한 마이크로 컴퓨터의 리셋(reset)장치에 관한 것이다.
이하 종래 마이크로 컴퓨터의 리셋장치를 첨부된 도면을 참조하여 설명하면 다음과 같다.
제1도는 종래 마이크로 컴퓨터의 리셋장치에 따른 구성블럭도이다.
종래 리셋장치는 제1도에 도시한 바와같이 입력단자를 통해 전달된 리셋신호를 인식처리하는 리셋회로부(11)와, 상기 리셋회로(11)의 출력에 따라 인터럽트(interrupt)를 제어 및 인터럽트 벡터 테이블를 검색하고 PC(program counter)값을 변경시키는 인터럽트 제어회로부(13)와, 인터럽트 발생시 발생된 인터럽트에 따른 벡터를 가지고 있는 인터럽트 벡터 테이블(12) 그리고 프로그램 카운터(14)를 포함하여 구성된다.
이와같이 구성된 종래 마이크로 컴퓨터의 리셋장치의 동작설명은 아래와 같다.
마이크로 컴퓨터의 동작도중 파워(power) 오프(off)후 다시 파워 온 리셋버튼을 누르면 상기 리셋회로부(11)의 입력단자에 리셋신호가 입력된다.
이에 상기 리셋회로부(11)는 현재 입력되는 신호가 리셋신호인지를 확인하는데 이 신호가 리셋신호이면 상기 인터럽트 제어회로부(13)로 리셋신호를 출력한다.
이때 상기 인터럽트 제어회로부(13)는 상기 인터럽트 벡터 테이블(12)로부터 현재 입력되는 리셋신호에 해당하는 벡터를 읽고 상기 프로그램 카운터(14)값을 변경시킨다.
그러나 이와같은 종래 마이크로 컴퓨터의 리셋장치는 다음과 같은 문제점이 있었다.
파워 오프 후 다시 파워 온(on)시 동작중이던 루틴으로 되돌아가는 것이 아니라 항상 일정한 어드레스로만 점프되므로 사용자가 동작중이던 상태로 다시 되돌아가는 작업을 수행해야 하는 번거로움이 있었다.
본 발명은 상기의 문제점을 해결하기 위해 안출한 것으로서 파워 오프 후 다시 파워 온시 동작중이던 루틴으로 자동적으로 되돌아가므로서 사용자에게 편리함을 제공하는데 적당한 마이크로 컴퓨터의 리셋장치를 제공하는데 그 목적이 있다.
제1도는 종래 마이크로 컴퓨터의 리셋장치에 따른 구성블록도.
제2도는 본 발명의 마이크로 컴퓨터의 리셋장치에 따른 구성블록도.
* 도면의 주요부분에 대한 부호의 설명
21 : 리셋회로부 22 : 인터럽트 벡터 테이블
23 : 인터럽트 제어회로부 24 : 인터럽트 벡터 변경회로부
25 : 프로그램 카운터
상기의 목적을 달성하기 위한 본 발명의 마이크로 컴퓨터의 리셋장치는 인터럽트 종류에 따른 벡터를 저장하고 있는 인터럽트 벡터 테이블을 갖는 마이크로 컴퓨터의 리셋장치에 있어서, 입력단자로 입력되는 리셋신호를 확인하는 리셋회로부와, 상기 리셋회로부로부터 출력된 리셋신호를 받아 상기 인터럽트 벡터 테이블을 검색하는 인터럽트 제어회로부와, 입력되는 리셋신호에 따라 상기 인터럽트 벡터 테이블의 벡터값을 변경시키는 인터럽트 벡터 변경회로부와, 상기 입력되는 리셋신호에 해당하는 인터럽트 벡터 테이블의 벡터값을 입력받아 상기 벡터값에 해당하는 명령어를 수행하는 프로그램 카운터부를 포함하여 구성된다.
이하 본 발명의 마이크로 컴퓨터로 컴퓨터의 리셋장치를 첨부된 도면을 참조하여 설명하면 다음과 같다.
제2도는 발명의 마이크로 컴퓨터의 리셋장치에 따른 구성블록도 이다.
제2도에 도시한 바와같이 본 발명의 마이크로 컴퓨터의 리셋장치는 리셋회로부(21)와, 인터럽트 제어회로부(23)와, 인터럽트 벡터 테이블(22)과, 인터럽트 벡터 변경회로부(24) 그리고 프로그램 카운터(25)를 포함하여 구성된다.
여기서 상기 리셋회로부(21)는 입력단자로 입력되는 신호가 리셋신호인지를 확인한다.
그리고 상기 인터럽트 제어회로부(23)는 상기 리셋회로부로(21)에서 리셋신호를 받아 인터럽트를 제어하고 다른 인터럽트 소스가 발생되면 인터럽트 벡터 테이블(22)을 검색하여 프로그램 카운터(25)값을 변경한다.
상기 인터럽트 벡터 테이블(22)은 인터럽트 발생시, 발생된 인터럽트의 종류에 따라 이에 해당하는 어드레스로 점프 할 벡터를 가지고 있다.
이때 상기 인터럽트 벡터 테이블(22)은 이피롬(EPROM)으로 구성된다.
이어, 상기 인터럽트 벡터 변경회로부(24)는 상기 인터럽트 벡터 테이블(22)의 벡터를 변경하는 회로로서 완전한 초기 리셋인지 아니면 동작중이던 루틴으로 되돌아가기 위한 리셋인지에 따라 상기 인터럽트 벡터 테이블(22)의 벡터를 변경시킨다.
여기서 상기 인터럽트 벡터 변경회로부(24)는 초기 리셋인지 아닌지를 기록하는 레지스터를 구비하고 있다.
이와같이 구성된 본 발명의 마이크로 컴퓨터의 리셋장치에 따른 동작설명은 아래와 같다.
제2도를 참조하여 설명하면 먼저, 리셋회로부(21)의 입력단자에 리셋신호가 입력되면 상기 리셋회로부(21)는 리셋신호를 확인한 후 리셋신호일 경우 상기 인터럽트 제어회로부(23)로 리셋신호를 출력한다.
상기 리셋회로부(21)로부터 리셋신호를 받은 인터럽트 제어회로부(23)는 인터럽트를 제어하고 상기 리셋신호에 따른 리셋 벡터값을 상기 인터럽트 벡터 테이블(22)에서 읽는다.
이때 상기 리셋 벡터의 값이 유효한지 아닌지를 확인해주는 레지스터의 값을 보고 (예를들어 1이면 유효하므로 리셋 벡터를 상기 프로그램 카운터(25)로 그리고 0이면 유효하지 않는 리셋 벡터이므로 하드웨어적으로 결정된 벡터를 상기 프로그램 카운터(25)로 보낸다.
유효한 리셋 벡터란 파워 오프 후 파워 온시 사용자가 동작중이던 프로그램 루틴으로 복귀하고자 하는 리셋신호를 말하며 유효하지 않는 리셋 벡터란 파워 오프 후 파워 온시 하드웨어적으로 고정된 번지로 복귀하고자 하는 리셋신호를 말한다.
이와같이 유효한 리셋 벡터 및 유효하지 않은 리셋 벡터를 결정하여 프로그램 카운터(25)로 보낸다.
이상 상술한 바와같이 본 발명의 마이크로 컴퓨터의 리셋장치는 다음과 같은 효과가 있다.
즉, 리셋 벡터를 변경가능케 하여 파워 오프 후 다시 파워 온시, 파워 오프전의 프로그램 루틴으로 복귀할 수 있으므로 사용자가 보다 편리하게 사용할 수 있다.

Claims (3)

  1. 인터럽트 종류에 따른 벡터를 저장하고 있는 인터럽트 벡터 테이블을 갖는 마이크로 컴퓨터의 리셋장치에 있어서, 입력단자로 입력되는 리셋신호를 확인하는 리셋회로부와, 상기 리셋회로부로부터 출력된 리셋신호를 받아 상기 인터럽트 벡터 테이블을 검색하는 인터럽트 제어회로부와, 입력되는 리셋신호에 따라 상기 인터럽트 벡터 테이블의 벡터값을 변경시키는 인터럽트 벡터 변경회로와, 상기 입력되는 리셋신호에 해당하는 인터럽트 벡터테이블의 벡터값을 입력받아 상기 벡터값에 해당하는 명령어를 수행하는 프로그램 카운터부를 포함하여 구성되는 것을 특징으로 하는 마이크로 컴퓨터의 리셋장치.
  2. 제1항에 있어서, 상기 인터럽트 벡터 변경회로부는 시스템의 파워 오프 후 다시 파워 온시 수행중이던 어드레스로 복귀하고자하는 벡터값으로 상기 인터럽트 벡터 테이블의 벡터값을 변경시키는 것을 특징으로 하는 마이크로 컴퓨터의 리셋장치.
  3. 제1항에 있어서, 상기 리셋신호는 하드웨어적으로 고정된 어드레스로 복귀하게 되는 리셋신호와 소프트웨어적으로 변경된 어드레스로 복귀하게 되는 리셋신호를 포함하는 것을 특징으로 하는 마이크로 컴퓨터의 리셋장치.
KR1019960058099A 1996-11-27 1996-11-27 마이크로 컴퓨터의 리셋장치 KR100192394B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960058099A KR100192394B1 (ko) 1996-11-27 1996-11-27 마이크로 컴퓨터의 리셋장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960058099A KR100192394B1 (ko) 1996-11-27 1996-11-27 마이크로 컴퓨터의 리셋장치

Publications (2)

Publication Number Publication Date
KR19980039138A KR19980039138A (ko) 1998-08-17
KR100192394B1 true KR100192394B1 (ko) 1999-06-15

Family

ID=19483826

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960058099A KR100192394B1 (ko) 1996-11-27 1996-11-27 마이크로 컴퓨터의 리셋장치

Country Status (1)

Country Link
KR (1) KR100192394B1 (ko)

Also Published As

Publication number Publication date
KR19980039138A (ko) 1998-08-17

Similar Documents

Publication Publication Date Title
KR890002779A (ko) 데이타 처리 장치
KR970076186A (ko) 단순한 전원 제어 기능을 갖는 컴퓨터 시스템
KR100192394B1 (ko) 마이크로 컴퓨터의 리셋장치
KR0155558B1 (ko) 휴대용 데이타 터미널의 절전 방법 및 그 장치
KR920001961B1 (ko) 컴퓨터 시스템에서의 키보드 선택 방법 및 장치
KR930003406B1 (ko) 키 스캔닝 장치 및 방법
KR920001331A (ko) 프로세서
KR100201399B1 (ko) 리셋 인터럽트 회로
MY116919A (en) System for switching between stand-by and wake-up states, of an information processing unit and of an analogue switch
KR100281541B1 (ko) 파워 및 리셋겸용 스위치를 갖는 컴퓨터시스템
KR20010056419A (ko) 컴퓨터용 전원제어회로
JPH1020972A (ja) 携帯型情報機器
JP3111355B2 (ja) 計算機システム
JPH06161624A (ja) 割り込み制御方法
KR930003625B1 (ko) 가정용 오락기의 사업용화 제어장치
KR100255073B1 (ko) 컴퓨터의 리셋 장치
JPH0968897A (ja) 複写機
JP2000035880A (ja) コンピュータ起動プログラム切り替え装置
KR920006083B1 (ko) 컴퓨터의 디스플레이 지원장치
KR0155754B1 (ko) 인터랙티브 시스템
KR19980014122U (ko) 가전기기의 간단한 전원 제어 시스템
KR980003972A (ko) 사용자 키 정의 기능을 갖는 컴퓨터 시스템 및 그 정의 방법
JPH10301674A (ja) 動作モード入力装置
KR970066784A (ko) 부가기능을 스위치로 동작시키는 컴퓨터 및 그 방법
JPS63173114A (ja) デ−タ入力装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041230

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee