KR100188221B1 - 동기극성 변환회로 - Google Patents
동기극성 변환회로 Download PDFInfo
- Publication number
- KR100188221B1 KR100188221B1 KR1019960025577A KR19960025577A KR100188221B1 KR 100188221 B1 KR100188221 B1 KR 100188221B1 KR 1019960025577 A KR1019960025577 A KR 1019960025577A KR 19960025577 A KR19960025577 A KR 19960025577A KR 100188221 B1 KR100188221 B1 KR 100188221B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- polarity
- input
- flop
- flip
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
- H03K19/21—EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Manipulation Of Pulses (AREA)
- Transforming Electric Information Into Light Information (AREA)
Abstract
본 발명은 입력되는 동기신호의 극성에 상관없이 항상 일정한 극성의 동기신호를 만들어 낼 수 있는 동기극성 변환회로를 제공하기 위한 것이다.
이를 위해 본 발명은, 입력되는 동기신호의 현재 극성상태를 후속클럭신호의 입력때까지 유지시키는 제1플립플롭(10)과, 상기 입력되는 동기신호의 극성을 반전시키는 인버터(Ⅳ), 상기 인버터(Ⅳ)를 통한 동기신호의 현재 극성상태를 후속클럭신호의 입력때가지 유지시키는 제2플립플롭(12) 및, 상기 제1 및 제2플립플롭(10,12)의 출력신호를 논리처리하여 항상 일정한 극성의 동기신호를 출력시키는 논리소자(4)로 구성된 것이다.
Description
제1도는 본 발명의 바람직한 실시예에 따른 회로도.
제2도(a)는 본 발명의 실시예에 따라 양극성의 동기신호가 입력될 경우의 각 부의 출력상태를 나타낸 신호파형도.
제2도(b)는 본 발명의 실시예에 따란 부극성의 동기신호의 입력될 경우의 각 부의 출력상태를 나타낸 신호파형도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 제1플립플롭 12 : 제2플립플롭
14 : 논리소자 Ⅳ : 인버터
본 발명은 동기극성 변환회로에 관한 것으로, 보다 상세하게는 영상기기로부터의 영상신호를 프로젝터로 디스플레이할 경우 그 영상신호에 대한 동기신호를 항상 일정한 극성(예컨대, 양극성)으로 변환시켜 사용할 수 있도록 한 동기극성 변환회로에 관한 것이다.
주지된 바와 같이, 화상표시장치로서는 CRT장치로서 대표되는 직시형 표시장치와 LCD장치로서 대표되는 투사형 표시장치로 대별되고, 그 중 직시형 표시장치인 CRT장치는 형광패널상에 R·G·B 형광점이 형성되어 전자비임이 그 R·G·B형광점에 집광되는 경우 해당하는 형광점이 발광되어 컬러화상의 표시가 가능하게 되지만, 그러한 CRT장치에서는 1픽셀에 대해 R·G·B 형광점이 형성되어야만 되므로 화면의 대형화에 제한을 받게 될 뿐만 아니라 제조공정이 복잡하여 제조단가도 상승된다.
이에 대해, 투사형 표시장치인 LCD장치에서는 액정의 균일한 배열로부터 화상신호에 대응하는 전압을 액정구동전압으로서 인가하여 편광판에 의해 액정의 배열방향을 조절함으로써 목표로 하는 화상의 표시를 행하게 되므로 비교적 경량박형화(輕量薄形化)가 가능학 되지만, 그러한 LCD장치에서는 전체의 입사광량에 대한 투광량을 조절하기 위한 편광판에 의해 광손실이 증대되는 불리함이 초래된다.
이러한 점을 고려하여, 최근에는 AMA(Actuated mirror array)를 사용하는 투사형 화상표시장치가 제안되어 컬러화상을 표시하게 되었는 바, 그 AMA를 사용한 화상표시장치는 AMA를 1차원으로 배열한 상태에서 스캐닝 미러(Scanning mirror)를 이용하여 M×1개의 광속을 선주사시키는 1차원 구조, 또는 M×N개의 광속을 투사시켜 M×N픽셀의 어레이를 갖는 영상을 나타내는 2차원 구조로 구성된다.
이와 같은 AMA장치가 제안되어 실용화됨에 따라 텔레비전 또는 비디오카세트레코더 또는 PC(Personal Computer)등과 같은 영상기기의 영상신호를 전용모니터가 아닌 AMA프로젝터로 구현시키는 작업이 실시되고 있는 바, 이 경우 대부분의 영상기기(예를 들어, TV, VCR 등)의 동기신호는 부극성(negativ polarity)이지만, PC의 경우 화면의 모드와 지원되는 비디오카드에 따라 동기의 극성이 다르다.
따라서, AMA프로젝터에서는 입력되는 동기의 극성을 인식하여 신호처리를 위해 해당 AMA프로젝터에서 사용되는 동기극성으로 변환시킨 후 사용하게 된다.
즉, 양극성(positive polarity) 또는 음극성(negative polarity)의 동기신호를 지닌 복합영상신호가 AMA프로젝터의 동기분리회로에 입력되면 그 동기분리회로에서의 동작에 의해 수평동기신호 및 수직동기신호로 분리되어 출력되는데, 이때 그 출력되는 동기신호의 극성은 예를 들어 하이구간내의 클럭갯수를 카운팅하는 카운터로부터의 결과에 의해 양극성 또는 음극성이 인식된 후 예를 들어 양극성의 동기신호는 그대로 출력시키고, 음극성의 동기신호는 양극성으로 변환시킨 후 출력시키게 된다.
이와 같이 종래에는 영상기기로부터의 영상신호를 AMA프로젝터를 이용하여 디스플레이시킬 경우 동기신호의 극성을 카운팅동작에 의해 인식한 후 해당 AMA프로젝터에서 사용되는 극성으로 변환시킨 후 이용하게 되는 번거러움이 발생되었다.
따라서 본 발명은 상기한 사정을 감안하여 이루어진 것으로, 그 목적은 입력되는 동기신호의 극성에 상관없이 항상 일정한 극성의 동기신호를 만들어 낼 수 있는 동기극성 변환회로를 제공함에 있다.
상기한 목적을 달성하기 위해 본 발명의 바람직한 실시예에 따르면, 입력되는 동기신호의 현재 극성상태를 후속클럭신호의 입력때까지 유지시키는 제1플립플롭과, 상기 입력되는 동기신호의 극성을 반전시키는 인버터, 그 인버터를 통한 동기신호의 현재 극성상태를 후속클럭신호의 입력때까지 유지시키는 제2플립플롭 및, 상기 제1 및 제2플립플롭의 출력신호를 논리처리하여 항상 일정한 극성의 동기신호를 출력시키는 논리소자로 구성된 동기극성 변환회로가 제공된다.
바람직하게, 상기 논리소자는 익스크루시브 오어(ex-or)게이트로 이루어진다.
그리고, 상기 논리소자에서 출력되는 동기신호의 극성은 항상 양극성이다.
상기와 같이 구성된 본 발명의 실시예에 따르면, 현재 입력되는 동기신호의 상태는 제1플립플롭 및 제2플립플롭에 의해 후속클럭신호의 입력시까지 유지되는 바, 그 제1및 제2플립플롭의 출력신호는 논리소자에 의해 익스크루시브 오어처리되어 항상 일정한 극성의 동기신호로서 출력된다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 동기극성 변환회로에 대해 더욱 상세히 설명한다.
제1도는 본 발명의 바람직한 실시예에 따른 동기극성 변환회로를 설명하는 회로도로서, 본 발명의 실시예는 동기신호입력단에 접속된 제1플립플롭(10)과, 인버터(Ⅳ)를 매개로 상기 동기신호입력단의 일측에 접속된 제2플립플롭(12) 및, 그 제1플립플롭(10)과 제2플립플롭(12)의 출력단에 접속된 논리소자(14)로 구성된다.
동 도면에서, 상기 제1플립플롭(10)은 T-플립플롭으로 이루어져서, 동기신호 입력단으로 입력되는 동기신호의 라이징 엣지(risign edge)를 기준으로 후속클럭신호의 입력때까지 현재의 신호레벨을 유지시킨다.
그리고, 상기 제2플립플롭(12)은 T-플립플롭으로 이루어져서, 상기 인버터(Ⅳ)를 통해 입력되는 동기신호의 라이징 엣지(rising edge)를 기준으로 후속클럭신호의 입력때까지 현재의 신호레벨을 유지시킨다.
그리고, 상기 논리소자(14)는 익스크루시브 오어게이트로 이루어져서, 상기 제1플립플롭(10) 및 제2플립플롭(12)으로부터의 신호를 입력받아 배타적 오어(ex-or)처리하여 항상 일정한 양극성의 동기신호를 출력시킨다.
이어, 상기와 같이 구성된 본 발명의 실시예에 따른 동기극성 변환회로의 동작에 대해 제2도의 신호파형도를 참조하여 설명하면 다음과 같다.
먼저, 제2도(a)에서와 같이 동기신호입력단으로 양극성의 동기신호(ⓐ)가 입력된다고 설정하였을 경우, 극 양극성의 동기신호는 제1플립플롭(10)의 입력단(T)으로 입력되는 한편, 극 양극성의 동기신호는 인버터(Ⅳ)를 통해 반전되어 그 반전된 신호(ⓑ)로서 제2플립플롭(2)의 입력단(T)으로 입력된다.
그에 따라, 상기 제1플립플롭(10)에서는 그 입력된 동기신호의 첫번째 라이징 엣지에서 예컨대 하이레벨의 신호를 출력시키게 되는데, 그 하이레벨의 신호는 후속클럭신호의 입력대까지 유지되고, 그 후속클럭신호가 입력되면 예컨대 로우레벨의 신호로 반전되며, 재차 후속클럭신호가 입력되면 하이레벨의 신호로 반전되는 형태로 후단의 논리소자(14)의 일입력단으로 인가된다(ⓒ참조).
그리고, 상기 제2플립플롭(12)에서는 상기 인버터(Ⅳ)를 매개로 인가된 동기신호(ⓑ)의 첫번째 라이징 엣지에서 예컨대 하이레벨의 신호를 출력시키게 되는데, 그 하이레벨의 신호는 후속클럭신호의 입력때까지 유지되고, 그 후속클럭신호가 입력되면 예컨대 로우레벨의 신호로 반전되며, 재차 후속클럭신호가 입력되면 하이레벨의 신호로 반전되는 형태로 후단의 논리소자(14)의 다른 입력단으로 인가된다(ⓓ참조).
그에 따라, 배타적 오어처리동작을 수행하도록 된 상기 논리소자(14)에서는 상기 입력된 두 신호(즉, ⓒ 및 ⓓ)를 배타적 오어처리하게 되므로, 그 논리소자(14)에서는 제2도(a)의 ⓔ와 같은 신호(즉, 양극성의 동기신호)를 항상 출력하게 되는 것이다.
반면에, 제2도(b)에서와 같이 동기신호입력단으로 음극성의 동기신호(ⓐ)가 입력된다고 설정하였을 경우, 그 음극성의 동기신호는 제1플립플롭(10)의 입력단(T)으로 입력되는 한편, 그 음극성의 동기신호 인버터(Ⅳ)를 통해 반전되어 그 반전된 신호(ⓑ)로서 제2플립플롭(12)의 입력단(T)으로 입력된다.
그에 따라, 상기 제1플립플롭(10)에서는 그 입력된 동기신호의 첫번째 라이징 엣지에서 예컨대 하이레벨의 신호를 출력시키게 되는데, 그 하이레벨의 신호는 후속클럭신호의 입력때까지 유지되고, 그 후속클럭신호가 입력되면 예컨대 로우레벨의 신호로 반전되며, 재차 후속클럭신호가 입력되면 하이레벨의 신호로 반전되는 혀애로 후단의 논리소자(14)의 일입력단으로 인가된다(ⓒ참조).
그리고, 상기 제2플립플롭(12)에서는 상기 인버터(Ⅳ)를 매개로 인가된 동기신호(ⓑ)의 첫번째 라이징 엣지에서 예컨대 하이레벨의 신호를 출력시키게 되는데, 그 하이레벨의 신호는 후속클럭신호의 입력때까지 유지되고, 그 후속클럭신호가 입력되면 예컨대 로우레벨의 신호로 반전되며, 재차 후속클럭신호가 입력되면 하이레벨의 신호로 반전되는 형태로 후단의 논리소자(14)의 다른 입력단으로 인가된다(ⓓ참조).
그에 따라, 배타적 오어처리동작을 수행하도록 된 상기 논리소자(14)에서는 상기 입력된 두 신호(즉, ⓒ 및 ⓓ)를 배타적 오어처리하게 되므로, 그 논리소자(14)에서는 제2도(b)의 ⓔ와 같은 신호(즉, 양극성의 동기신호)를 항상 출력하게 되는 것이다.
이상에서와 같은 본 발명에 의하면, 입력되는 동기신호의 극성에 관계없이 항상 일정 극성의 동기신호로 간편하게 변환하여 제공할 수 있게 된다.
한편 본 발명은 상술한 실시예로만 한정되는 것이 아니라 본 발명의 요지를 벗어나지 않는 범위내에서 수정 및 변형하여 실시할 수 있는 것이다. 예컨대, 상술한 실시예에서는 항상 양극성의 동기신호를 얻도록 회로설계하였으나, 필요에 따라서는 항상 음극성의 동기신호가 얻어지도록 회로변경할 수도 있다.
Claims (3)
- 입력되는 동기신호의 현재 극성상태를 후속클럭신호의 입력때가지 유지시키는 제1플립플롭(10)과, 상기 입력되는 동기신호의 극성을 반전시키는 인버터(Ⅳ), 상기 인버터(Ⅳ)를 통한 동기신호의 현재 극성상태를 후속클럭신호의 입력때까지 유지시키는 제2플립플롭(12) 및, 상기 제1및 제2플립플롭(10,12)의 출력신호를 논리처리하여 항상 일정한 극성의 동기신호를 출력시키는 논리소자(14)로 구성된 것을 특징으로 하는 동기신호 변환회로.
- 제1항에 있어서, 상기 논리소자(14)는 익스크루시브 오어(ex-or)게이트로 이루어진 것을 특징으로 하는 동기극성 변환회로.
- 제2항에 있어서, 상기 논리소자(14)에서 출력되는 동기신호의 극성은 항상 양극성인 것을 특징으로 하는 동기극성 변환회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960025577A KR100188221B1 (ko) | 1996-06-29 | 1996-06-29 | 동기극성 변환회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960025577A KR100188221B1 (ko) | 1996-06-29 | 1996-06-29 | 동기극성 변환회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR980007491A KR980007491A (ko) | 1998-03-30 |
KR100188221B1 true KR100188221B1 (ko) | 1999-06-01 |
Family
ID=19464601
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960025577A KR100188221B1 (ko) | 1996-06-29 | 1996-06-29 | 동기극성 변환회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100188221B1 (ko) |
-
1996
- 1996-06-29 KR KR1019960025577A patent/KR100188221B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR980007491A (ko) | 1998-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5610663A (en) | Multi-frequency displaying device for displaying both television and personal computer video signals | |
JPH04138494A (ja) | 映像表示装置 | |
JPS59105776A (ja) | 電子ビユ−フアインダ装置 | |
US5640273A (en) | Three-dimensional display panel and three-dimensional display using the same | |
KR890004560A (ko) | 텔레비젼 신호처리 시스템 | |
KR100188221B1 (ko) | 동기극성 변환회로 | |
JPS61139174A (ja) | 倍速変換装置 | |
US20060221200A1 (en) | Display device and portable imaging device | |
KR200147281Y1 (ko) | 투사형 화상표시시스템의 동기신호 극성판별회로 | |
JPH0981079A (ja) | プロジェクション装置 | |
KR0174918B1 (ko) | 투사형 화상 표시 장치에 사용되는 픽셀 보정 데이타 로딩 장치 | |
JP4019636B2 (ja) | 表示装置および表示方法 | |
JP2001086428A (ja) | 映像表示装置及びマルチ画面表示装置 | |
JP4535090B2 (ja) | 表示装置および表示方法 | |
KR920002048B1 (ko) | 텔리비젼이나 비디오테이프레코오더의 자화면 확대 및 축소회로와 방법 | |
JP3217820B2 (ja) | 映像合成方法および外部同期表示装置 | |
KR0164255B1 (ko) | 비디오 촬영용 영상신호 변환장치 | |
JPH01268272A (ja) | テレビジョン画像表示装置 | |
KR100502808B1 (ko) | 다중화면을사용하는액정표시장치및그구동방법 | |
JP2748201B2 (ja) | 液晶パネル駆動回路 | |
JPS63242093A (ja) | 三次元テレビジヨン方式 | |
KR200246560Y1 (ko) | 영상신호의 라인 더블러 장치 | |
KR920010814B1 (ko) | 액정표시장치의 노르말 상태 절환회로 | |
KR870003135Y1 (ko) | 텔레비젼 화상의 음영 발생장치 | |
KR0174948B1 (ko) | 액츄에이티드 미러 어레이를 이용한 투사형 화상 표시 장치의 구동 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20031230 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |