KR0178754B1 - D-vcr의 재생데이타 보정장치 - Google Patents

D-vcr의 재생데이타 보정장치 Download PDF

Info

Publication number
KR0178754B1
KR0178754B1 KR1019960009643A KR19960009643A KR0178754B1 KR 0178754 B1 KR0178754 B1 KR 0178754B1 KR 1019960009643 A KR1019960009643 A KR 1019960009643A KR 19960009643 A KR19960009643 A KR 19960009643A KR 0178754 B1 KR0178754 B1 KR 0178754B1
Authority
KR
South Korea
Prior art keywords
data
address
read
signal
input
Prior art date
Application number
KR1019960009643A
Other languages
English (en)
Other versions
KR970067102A (ko
Inventor
백세현
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019960009643A priority Critical patent/KR0178754B1/ko
Publication of KR970067102A publication Critical patent/KR970067102A/ko
Application granted granted Critical
Publication of KR0178754B1 publication Critical patent/KR0178754B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B20/1201Formatting, e.g. arrangement of data block or words on the record carriers on tapes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/102Programmed access in sequence to addressed parts of tracks of operating record carriers
    • G11B27/107Programmed access in sequence to addressed parts of tracks of operating record carriers of operating tapes

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 발명은 디지탈신호를 기록/재생하는 영상기록재생장치에 관한 것으로, 재생시 일정 주기로 입력되는 읽기클럭에 따라 한 동기블럭단위로 로딩값을 카운트하여 현재 재생데이타의 절대위치를 산출하고 이를 쓰기어드레스로 출력하여 메모리에 기록함으로써, 기구적인 오차에 의해 발생하는 신호의 시간적 불연속성을 보정하여 주고 ID 신호에 오류 발생시 오류전파를 하나의 동기블럭 이내로 차단하여 안정된 신호를 얻을 수 있는 잇점을 제공한다.

Description

D-VCR의 재생데이타 보정장치
제1도는 종래의 FIFO 메모리를 나타낸 블록도.
제2도는 제1도에 도시된 FIFO 메모리의 제어신호를 설명하기 위한 개념도.
제3도는 본 발명의 바람직한 일 실시예에 따른 재생데이타 보정장치를 나타낸 구성도.
제4도는 제3도의 어드레스발생부(40)의 상세구성도.
* 도면의 주요부분에 대한 부호의 설명
10 : FIFO 메모리 20 : 제어신호발생부
30 : ID복조기 40 : 어드레스발생부
41 : 곱셈기 42 : 로드신호발생기
43,44 : 어드레스발생기 45 : 읽기/쓰기 어드레스발생기
50 : 메모리
본 발명은 디지털신호를 기록/재생하는 영상기록재생장치에 관한 것으로, 특히 재생시 기구적인 오차에 의해 발생하는 신호의 시간적 불연속성을 보정하여 주고 오류 발생시 오류전파를 하나의 동기블럭 이내로 차단하여 주는 D-VCR의 재생데이타 보정장치에 관한 것이다.
일반적인 D-VCR에서 있어서, 테이프에 기록된 데이터를 재생하고자 할 때, 이 재생데이타 및 재생클럭은 시간축의 흔들림성분 즉, 지터(Jitter) 성분이 포함되어 있다. 그러므로, 모니터상에 재생데이타를 주사할 때, 이 지터성분에 의한 시간적인 차이로 인해 데이터를 주사해야 할 곳에 제대로 주사하지 못하게 되면 화질에 열화가 생기는 문제점이 있었다. 이러한, 문제점을 해결하기 위해서 종래에는 직/병렬 변환되어 디랜더링된 한 트랙분의 데이터를 비동기메모리인 FIFO(First In First Out)메모리에 저장하였다가 지터성분을 제거하는 TBC(Time Base Correction)로 출력하여 지터성분을 제거하였다. 이와같이 FIFO메모리(10)를 이용한 종래의 재생데이타 보정방법을 제1도 및 제2도를 참조하여 설명하겠다.
제1도는 종래의 FIFO메모리(10)를 나타낸 블록도이고, 제2도는 제1도에 도시된 FIFO메모리(10)의 각각 입/출력신호를 설명하기 위한 개념도이다. FIFO메모리(10)는 비동기메모리(Asynchronous Memory)로써 읽기클럭 및 쓰기클럭이 동기관계가 없어도 동작하는 특성을 갖는 소자를 사용한다. FIFO메모리(10)는 쓰기클럭(w_clk)에 따라 도면에 미도시된 직렬/병렬 변환부로부터 입력되는 8비트의 재생병렬데이타를 저장하고(d-in), 읽기클럭(r_clk)에 따라 저장된 8비트의 재생병렬데이타를 출력한다. 이때, FIFO메모리(10)의 쓰기클럭(w_clk)으느 재생데이타를 이용하여 만들어준 클럭인 재생클럭(제2(d)도)을 사용하고, 읽기 클럭(r_clk)은 수정발진자등에서 생성된 듀티가 일정한 클럭(제2(f)도)을 사용한다.
한편, 서보마이콤으로부터 기록헤드로 일정하게 인가되는 기록헤드스위칭신호(이하, 기록HSW라 함)는 듀티(duty)가 50:50인 안정된 신호로써 기록시 헤드절환 동작을 한다. 그러나, 데이터의 기록은 이렇게 일정한 기록 HSW에 따라 기록하지만, 기록된 데이터의 재생시 필요한 재생헤드스위칭신호(이하, 재생 HSW라 함)는 제2(b)도에 도시된 바와같이 Δt1≠Δt2≠Δt3가 되어 듀티가 일정하지 않은 신호가 된다. 즉, 재생HSW(제2(b)도)는 기구적인 흔들림에 의해 즉, 드럼사이에 장착된 헤드와 테이프의 접촉지점이 변함에 따라 듀티가 일정치 않은 파형이 된다. 그러므로, FIFO메모리(10)는 듀티가 일정치 않은 재생HSW의 에지(edge)를 미분한 쓰기리셋신호(w_rst)에 의해 재생병렬데이타의 기록동작이 리셋된다. 따라서, 종래의 데이터보정장치에서는 기록된 데이터를 안정되게 재생하기 위해 수정발진자(Crystal) 등에서 듀티가 일정한 클럭(제2(f)도)을 읽기클럭(r_clk)으로 사용하였다.
그러나, 위와같은 종래의 재생데이타보정방법은 한 트랙안에서는 듀티가 일정한 클럭을 읽기클럭(r_clk)으로 사용함으로써 시간적인 연속성을 가지나 트랙이 전환되는 순간 등에서 인접트랙과의 클럭의 불연속성이 발생한다. 또한, 재생 HSW의 지터성분에 의해 첫 번째 동기블럭의 첫 번째 데이터는 매 트랙마다 시간적인 등간격을 유지하지 못한다.
따라서, 본 발명의 목적은 위와같은 문제점을 해결하기 위해 재생데이타의 매트랙마다 현재 재생 동기블럭번호를 구하여 재생데이타의 절대위치를 찾아 메모리에 기록하고, 재생시 일정한 클럭에 따라 재생함으로써 재생시에 발생하는 시간적신호의 불연속성 및 흔들림을 제거하고 동기블럭 식별부호(ID Code)에 오류가 생겼을 경우, 오류전파를 하나의 동기블럭 이내로 억제하여 안정된 신호를 얻고자 하는 D-VCR의 재생데이타 보정장치를 제공함에 있다.
위와 같은 목적을 달성하기 위한 본 발명의 특징은 디지털신호를 기록 재생하는 영상기록재생장치에 있어서, 쓰기클럭(w_clk)에 따라 입력되는 재생병렬데이타를 기록하고, 기록된 재생데이타를 출력하는 FIFO메모리수단, 상기 FIFO메모리수단으로부터 입력되는 재생데이타의 동기블러에 포함된 식별신호(ID신호)를 복조화하여 각 재생데이타의 절대위치를 구하고, 이 절대위치를 이용하여 생성된 쓰기어드레스 및 일정 주기로 입력되는 읽기클럭(r_clk)에 따라 생성된 읽기어드레스에 따라 재생데이타를 기록 및 독출하는 보정데이타처리수단을 포함하는 D-VCR의 재생데이타보정장치에 있다.
이하, 첨부된 도면들을 참조하여 본 발명의 바람직한 일 실시예를 상세히 설명하겠다.
제3도는 본 발명의 바람직한 일 실시예에 따른 재생데이타 보정장치를 나타낸 구성도이다.
본 발명의 장치는 FIFO메모리(10)를 구비한다. 이 FIFO메모리(10)는 비동기메모리(Asynchronous Memory)로써, 종래의 FIFO메모리(10)를 그대로 사용한다. 제어신호발생부(20)는 외부로부터 입력되는 기록 HSW 및 재생 HSW에 따라 FIFO메모리(10)로 쓰기리셋신호(w_rst)및 읽기리센신호(r_rst)를 출력한다. FIFO메모리(10)는 재생데이타에 의해 생성된 쓰기클럭(w_clk)에 따라 도면에 미도시된 직렬/병렬 변환부로부터 입력되는 재생병렬데이타를 저장한다(d_in). 즉, 이 FIFO메모리(10)는 제어신호발생부(20)로부터 쓰기리셋신호(w_rst)신호를 입력받으면, 쓰기클럭(w_clk)에 따라 입력되는 재생병렬데이타를 저장하고, 읽기리셋신호(r_rst)를 입력받아 읽기동작 가능상태가 되면, 읽기클럭(r_clk)에 따라 기저장된 8비트의 재생병렬데이타를 ID판단부(30) 및 입/출력버퍼(60)로 출력(d_out)한다. ID판단부(30)는 FIFO메모리(10)로부터 입력되는 재생병렬데이타(d_in)를 입력받아 매 동기블럭내의 ID신호를 복호화하여 현재 데이터가 속해 있는 동기블럭번호(SB_No)를 구한다. 어드레스발생부(40)는 ID판단부(30)로부터 입력되는 동기블럭번호를 이용하여 현재 재생데이타가 속해 있는 동기블럭의 절대위치를 계산한다. 또한, 어드레스발생부(40)는 입/출력버퍼(60)로 입/출력제어신호를 출력한다. 메모리(50)는 어드레스발생부(40)로부터 읽기/쓰기어드레스를 입력받아 데이터를 기록 또는 독출한다. 입/출력버퍼(60)는 FIFO메모리(10)로부터 입력되는 데이터를 잠시 저장하였다가 어드레스발생부(40)로부터 인가되는 쓰기제어신호에 따라 이 데이터를 메모리(50)에 기록한다. 한편, 입/출력버퍼(60)는 어드레스발생부(40)로부터 인가되는 읽기제어신호에 따라 메모리(50)에 저장된 데이터를 독출하여 출력하는 스위칭동작을 수행한다.
제4도는 제3도를 도시된 어드레스발생부(40)의 상세구성도를 도시한 것으로, 제3도 및 제4도를 참조하여 본 발명의 장치를 좀더 상세히 설명하겠다.
제4도에서, 곱셈기(multiplier)(41)는 ID판단부(30)로부터 동기블럭번호(SB_No)(n1)를 입력받는다. 또한, 동기블럭의 크기값(SB_size value)(n2)을 입력받는다. 곱셈기(41)는 동기블럭번호(SB_No)와 동기블럭의 크기값(SB_size value)을 곱하여 그 결과값(n3)을 제1 어드레스발생기(43)로 출력한다. 제1 어드레스발생기(43)는 쓰기어드레스(write address)를 발생하기 위해 로드신호발생기(42)로부터 로딩신호를 입력받으면, 곱셈기(41)로부터 인가되는 로딩값을 카운트하는 카운터로 구성된다. 이때, 제1 어드레스발생기(43)는 일정한 듀티로 클럭을 발생하는 수정발진자로부터 입력되는 읽기클럭(r_clk)에 따라 로드값(n3)을 카운팅한다. 제1 어드레스발생기(43)는 이렇게 카운팅된 로드값을 이용하여 각 재생병렬데이타의 절대위치를 산출한 쓰기어드레스(n4)를 읽기/쓰기 어드레스발생기(45)로 출력한다. 이렇게 현재 재생데이타의 절대위치를 구하여 쓰기어드레스를 출력하는 것을 현재 동기블럭번호에 오류가 발생하더라도, 다음 동기블럭에서는 제대로 된 ID신호의 동기블럭번호를 이용하여 메모리(50)에 기록되도록 하기 위함이다. 한편, 제2 어드레스발생기(44)는 제어신호발생부(20)로부터 읽기리셋신호(r_rst)가 입력되면 클리어되고(clrn), 제1 어드레스발생기(43)와 마찬가지로 주기가 일정한 읽기클럭(r_clk)을 입력받아 메모리(50)에 저장된 데이타를 독출하라는 읽기어드레스(read address)(n5)를 발생한다. 읽기/쓰기 어드레스발생기(45)는 입/출력버퍼(50)로 쓰기인에이블신호(WE) 및 입/출력제어신호(OC)를 출력한다. 입/출력버퍼(60)는 FIFO메모리(10)로부터 인가되는 8비트의 재생병렬데이타를 잠시 저장하였다가 읽기/쓰기 어드레스발생기(45)로부터 쓰기인에이블신호(WE)를 인가받으면, 메모리(50)로 재생병렬데이타를 출력한다. 한편, 입/출력버퍼(60)는 어드레스발생부(40)로부터 출력제어신호(OC)를 입력받으면, 메모리(50)에 저장된 재생병렬데이타를 독출하여 출력한다.
따라서, 본 발명은 D-VCR의 재생계에서, 재생시 일정 주기로 입력되는 읽기클럭에 따라 한 동기블럭단위로 로딩값을 카운트하여 현재 재생데이타의 절대위치를 산출하고 이를 쓰기어드레스로 출력하여 메모리에 기록함으로써, 재생신호를 기록시의 엔코딩신호와 같은 시간적 연속성 및 등간격성을 갖도록 만들어주고, ID신호에 오류가 발생할 경우 이 오류를 하나의 동기블럭으로 차단하여 다음 동기블럭에서는 정상적인 재생신호가 출력될 수 있는 잇점을 제공한다.

Claims (5)

  1. 디지털신호를 기록/재생하는 영상기록재생장치에 있어서, 쓰기클럭(w_clk)에 따라 입력되는 재생병렬데이타를 기록하고, 기록된 재생데이타를 출력하는 FIFO메모리수단 ; 및 상기 FIFO메모리수단으로부터 입력되는 재생데이타의 동기블럭에 포함된 식별신호(ID신호)를 복호화하여 각 재생데이타의 절대위치를 구하고, 이 절대위치를 이용하여 생성된 쓰기어드레스 및 일정주기로 입력되는 읽기클럭(r_clk)에 따라 생성된 읽기어드레스에 따라 재생데이타를 기록 및 독출하는 보정데이타처리수단을 포함하는 D-VCR의 재생데이타보정장치.
  2. 제1항에 있어서, 상기 FIFO메모리수단은 재생데이타에 의해 생성된 쓰기클럭(w_clk)에 따라 입력되는 재생데이타를 저장하고, 일정 주기로 입력되는 읽기클럭(r_clk)에 따라 저장된 재생데이타를 FIFO메모리 ; 및 기록헤드스위칭신호를 입력받아 읽기리셋신호(r_rst)를 생성하여 상기 FIFO메모리 및 어드레스발생부로 출력하고, 재생헤드스위칭신호를 인가받아 쓰기리셋신호(w_rst)를 생성하여 상기 FIFO메모리로 출력하는 제어신호발생부를 포함하는 것을 특징으로 하는 D-VCR의 재생데이타보정장치.
  3. 제1항에 있어서, 상기 보정데이타처리수단은 상기 FIFO메모리로부터 인가되는 재생데이타의 매 동기블럭 내의 ID신호를 복호화하여 현재 재생데이타가 몇번째 동기블럭에 속해있는지 판단하여 해당 동기블럭번호(SB_No)를 출력하는 ID판단부 ; 상기 ID판단부로부터 동기블럭번호를 입력받아 각 재생데이타의 절대위치를 산출하여 쓰기어드레스를 출력하고, 일정 주기로 입력되는 읽기클럭(r_clk)에 따라 읽기어드레스를 출력하는 어드레스발생부 ; 상기 어드레스발생부로부터 입력되는 쓰기어드레스에 따라 상기 재생데이타를 저장하고, 읽기어드레스에 따라 저장된 데이터를 출력하는 메모리 ; 상기 에드레스로부터 인가되는 입/출력 제어신호에 따라 상기 FIFO메모리로부터 인가되는 재생데이타를 상기 메모리로 출력하고, 상기 메모리에 저장된 데이터를 독출하여 출력하는 입/출력버퍼를 포함하는 것을 특징으로 하는 D-VCR의 재생데이타보정장치.
  4. 제3항에 있어서, 상기 어드레스발생부는 상기 ID판단부로부터 동기블럭번호 및 동기블럭의 크기값을 입력받아 두 값을 연산하여 어드레스발생부의 로드값을 산출하는 곱셈기 ; 제1어드레스발생기를 초기화하는 로딩신호를 출력하는 로드신호발생기 ; 상기 로드신호발생기로부터 로딩신호를 입력받으면, 상기 곱셈기로부터 입력되는 로드값을 카운트하여 쓰기어드레스를 출력하는 제1 어드레스 발생기 ; 상기 제어신호발생부로부터 읽기-리셋신호(r_rst)가 입력되면 클리어되고(clrn), 주기가 일정한 읽기클럭(r_clk)에 따라 읽기어드레스를 출력하는 제2 어드레스발생기 ; 및 상기 제1 어드레스발생기로부터 인가되는 쓰기어드레스와 상기 제2 어드레스발생기로부터 인가되는 읽기어드레스를 입력받아 상기 메모리에 기록할 때는 쓰기어드레스를 출력하고, 상기 메모리에 저장된 데이타를 독출할 때는 읽기어드레스를 발생하는 읽기/쓰기 어드레스 발생기를 포함하는 것을 특징으로 하는 D-VCR의 재생데이타 보정장치.
  5. 제4항에 있어서, 상기 곱셈기는 상기 동기블럭번호 및 동기블럭의 크기값을 곱하여 상기 제1 어드레스발생기의 로드값을 생성하는 것을 특징으로 하는 D-VCR의 재생데이타 보정장치.
KR1019960009643A 1996-03-30 1996-03-30 D-vcr의 재생데이타 보정장치 KR0178754B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960009643A KR0178754B1 (ko) 1996-03-30 1996-03-30 D-vcr의 재생데이타 보정장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960009643A KR0178754B1 (ko) 1996-03-30 1996-03-30 D-vcr의 재생데이타 보정장치

Publications (2)

Publication Number Publication Date
KR970067102A KR970067102A (ko) 1997-10-13
KR0178754B1 true KR0178754B1 (ko) 1999-04-15

Family

ID=19454737

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960009643A KR0178754B1 (ko) 1996-03-30 1996-03-30 D-vcr의 재생데이타 보정장치

Country Status (1)

Country Link
KR (1) KR0178754B1 (ko)

Also Published As

Publication number Publication date
KR970067102A (ko) 1997-10-13

Similar Documents

Publication Publication Date Title
EP0434837B1 (en) Method and apparatus for reproduction
US4409627A (en) Video signal decoding circuit
US5204787A (en) Time base correcting apparatus with means for inhibiting memory write and read addresses to prevent address overlap
US5280396A (en) Video signal processing apparatus for correcting time base of video signal
US5191437A (en) Digital image signal playback circuit for combining two channel parallel picture data into a single channel
KR860002813A (ko) 시간축보정장치(時間軸補正裝置)
KR0178754B1 (ko) D-vcr의 재생데이타 보정장치
US5587804A (en) Reproduction error correction circuit for a video reproduction system & the method for operating it
KR0171198B1 (ko) 시간 베이스 에러 정정 장치
US4953034A (en) Signal regeneration processor with function of dropout correction
KR940009488B1 (ko) 시간축보정장치
KR920008146B1 (ko) 데이타 재생 장치
JPH05130568A (ja) ビデオ信号処理装置
US5502572A (en) Variable speed video signal reproducing apparatus
KR0148050B1 (ko) 자기기록재생장치
JPS63272191A (ja) 時間軸変動補正回路
JP3719680B2 (ja) 同期生成方法及び同期生成回路
KR100224824B1 (ko) 디지탈 비디오 테이프 레코더의 데이타 시간축 보정 장치
JP2939998B2 (ja) ディジタル信号再生装置
KR19990052150A (ko) 시간지연 보상회로
JP3232563B2 (ja) 映像再生装置
JP2959320B2 (ja) Id符号検出方法及びid符号検出装置
JP4011685B2 (ja) 信号処理装置
KR100223160B1 (ko) 디지탈-브이씨알(d-vcr)의 동기신호 기록.검출방법 및 그 장치
KR100209196B1 (ko) 디지탈 브이씨알의 기록/재생속도 제어장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051028

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee