KR0169354B1 - 박막 트랜지스터 액정표시장치의 구동장치 및 방법 - Google Patents

박막 트랜지스터 액정표시장치의 구동장치 및 방법 Download PDF

Info

Publication number
KR0169354B1
KR0169354B1 KR1019950000406A KR19950000406A KR0169354B1 KR 0169354 B1 KR0169354 B1 KR 0169354B1 KR 1019950000406 A KR1019950000406 A KR 1019950000406A KR 19950000406 A KR19950000406 A KR 19950000406A KR 0169354 B1 KR0169354 B1 KR 0169354B1
Authority
KR
South Korea
Prior art keywords
gate
liquid crystal
thin film
voltage
film transistor
Prior art date
Application number
KR1019950000406A
Other languages
English (en)
Other versions
KR960030066A (ko
Inventor
문승환
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950000406A priority Critical patent/KR0169354B1/ko
Priority to TW085100260A priority patent/TW281755B/zh
Priority to US08/584,444 priority patent/US5825343A/en
Publication of KR960030066A publication Critical patent/KR960030066A/ko
Application granted granted Critical
Publication of KR0169354B1 publication Critical patent/KR0169354B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

2회의 펄스를 갖는 시작 신호(STV)와, 클럭 신호(VCLK)를 생성하여 출력하는 액정 인터페이스 IC(1)와,
상기한 액정 인터페이스 IC로부터 입력되는 시작신호에 따라 2회의 펄스를 갖는 게이트 전극전압을 각 게이트 라인으로 출력하는 게이트 버스 드라이버 IC(2)와,
상기한 게이트 버스 드라이버 IC로부터 입력되는 게이트 전극전압에 의해 각 게이트 라인의 박막 트랜지스터가 구동되고, 이에 따라 데이터 버스 라인에 인가되는 계조전압과 공통전극전압 간의 전위차에 의해서 액정이 구동되도록 하는 액정 픽셀(3)로 구성되어 있으며,
박막 트랜지스터의 2회의 펄스를 갖는 게이트 전극전압을 인가함으로써 구동펄스의 폭을 2배로하는 것과 유사한 효과를 내도록 함으로써, 액정 픽셀이 정확히 구동되도록 하는 효과를 가진 박막 트랜지스터 액정 표시장치의 구동장치 및 방법을 제공한다.

Description

박막 트랜지스터 액정표시장치의 구동장치 및 방법
제1도는 일반적인 전단 게이트 방식의 박막 트랜지스터 액정 표시장치의 픽셀의 등가 회로도이고,
제2도는 종래의 박막 트랜지스터 액정 표시장치에 인가되는 공통전극 전압과 각각의 게이트 전극 전압의 파형도이고,
제3도는 종래의 박막 트랜지스터 액정 표시장치의 구동장치로부터 게이트 전극 전압이 출력되는 모양을 나타낸 도면이고,
제4도는 종래의 시작신호를 출력하기 위한 액정 인터페이스 집적회로 내부의 게이트 어레이의 회로도이고,
제5도는 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시장치의 구동장치의 블럭 회로도이고,
제6도는 이 발명의 실시예에 따른 시작 신호(STV)를 생성하기 위한 게이트 어레이의 회로도이고,
제7도는 이 발명의 실시예에 따른 게이트 어레이의 동작 파형도이고,
제8도는 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시장치에 인가되는 공통전극 전압과 각각의 게이트 전극 전압의 파형도이고,
제9도는 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시장치의 구동장치로부터 게이트 전극 전압이 출력되는 모양을 나타낸 도면이고,
제10도는 이 발명의 실시예에 따른 게이트 전극 전압(Von)이 박막 트랜지스터 구동정지 신호(Voff)의 스윙 동작에 따라 항상 일정한 전위차로 유지되는 것을 보여주는 파형도이다.
* 도면의 주요부분에 대한 부호의 설명
Vcom : 공통전극전압 Cs : 저장 커패시터
Clc : 액정용량 STV : 시작 신호
Vsync : 수직동기신호 Hsync : 수평동기신호
이 발명은 박막 트랜지스터 액정 표시장치의 구동장치 및 방법에 관한 것으로, 더욱 상세하게 말하자면, 박막 트랜지스터 액정 픽셀(TFT LCD Pixel)의 액정용량이 충분히 충전되지 않아 액정구동을 위한 정격전압에 도달하지 못하는 경우에, 액정용량기에 인가되는 충전펄스를 제어하여 액정을 구동시키는 박막 트랜지스터 액정 표시장치의 구동장치 및 방법에 관한 것이다.
전자제품의 경박단소화 추세에 부응하기 위하여, 음극선관(Cathode Ray Tube, CRT)을 대체할 수 있는 평판 표시장치에 대한 연구와 개발이 상당한 수준에 이르고 있는 실정이다.
상기한 평판 표시장치 중에서도 액정 표시장치(Liquid Crystal Display, LCD)는 저전압, 저전력 구동이 가능함으로써 LSI 드라이버를 사용해서 구동시킬 수가 있고, 또한 박형, 경량이기 때문에 많은 제조 메이커가 그 실용화와 기술개발에 힘을 쏟아왔다.
박막 트랜지스터(Thin Film Transistor, TFT) 액정 표시장치는 액정 디스플레이 각 화소에 트랜지스터를 배합한 액정이다. 상기한 트랜지스터는 유리기판상에 비정질 실리콘 등의 박막으로 형성하고, 액정재료로서는 TN(Twisted Nematic) 액정을 사용한다.
박막 트랜지스터 액정 표시장치는 각 화소의 트랜지스터를 동작시켜 신호를 입력하는 화소만을 온시킬 수가 있기 때문에 크로스토크(Crosstalk)가 발생하지 않는 장점이 있다. 또한, 각 화소에는 박막으로 제작된 저장용량을 두고 있기 때문에, 여기에 전하를 축적하는 것으로 비선택기간에도 표시를 보존할 수 있는 장점이 있다.
이하, 첨부된 도면을 참조로 하여 종래의 박막 트랜지스터 액정 표시장치의 구동장치에 대하여 설명하기로 한다.
제1도는 저장 커패시터(Cs)의 윗쪽 단자가 그 전단의 게이트 라인에 연결되어 있는 전단 게이트(previous gate) 방식의 배선구조를 갖는 일반적인 박막 트랜지스터 액정 표시장치의 픽셀의 등가 회로도를 나타내고 있다.
일반적인 박막 트랜지스터 액정 표시장치의 픽셀의 구조를 좀더 상세하게 살펴보면,저장커패시터(Cs)는 전단의 게이트 라인과 박막 트랜지스터의 드레인 단자의 사이에 연결되고, 액정용량(Clc)은 공통전극 전압(Vcom)과 박막 트랜지스터의 드레인 단자의 사이에 연결되는 구조로 이루어진다.
상기한 박막 트랜지스터 액정 표시장치의 간략한 동작을 살펴보면, 픽셀의 데이터 라인에 계조전압이 인가되고, 게이트 라인에 박막 트랜지스터가 동작되도록 하는 전압(Von)이 인가되면, 액정이 상기한 계조전압과 공통전극 전압(Vcom)의 전위차에 의하여 광투과율을 나타내게 됨으로써 정보가 화면에 표시된다.
종래의 기술에서는 전체 박막 트랜지스터 액정 표시장치의 픽셀을 구동시키기 위해서는 제2도에 도시되어 있는 바와 같은 동작 파형들을 필요로 한다. 제2도는 종래의 박막 트랜지스터 액정 표시장치에 인가되는 공통전극 전압과 각각의 게이트 전극 전압의 파형도이다.
제2도에 도시되어 있는 파형들은 액정 표시장치의 공통전극에 주기적으로 전압레벨이 다른 파형을 인가하는 전형적인 공통전극전압(Vcom) 반전 구동방식으로서, 공통전극전압(Vcom)이 스윙(swing)되는 것을 특징으로 한다
상기한 파형들을 살펴보면, 공통전극전압(Vcom)은 낮은 전압레벨의 진폭과 주기로 스윙하고, 게이트 라인에는 박막 트랜지스터를 구동시키는 전압(Von)과 박막 트랜지스터의 구동을 정지시키는 전압(Voff)이 인가된다. 이때, 박막 트랜지스터를 구동시키는 시간을 제외하고는 항상 박막 트랜지스터의 구동을 정지시키는 전압(Voff)이 게이트 라인에 인가된다. 또한, 게이트 라인의 오프 전압(Voff)과 공통전극전압(Vcom)의 사이에는 액정용량(Clc)과 저장 커패시터(Cs)가 결합되어 있기 때문에 게이트 라인의 오프 전압(Voff)의 파형은 공통전극전압(Vcom)의 파형과 똑같은 위상과 진폭으로 스윙해야만 한다.
제3도는 종래의 박막 트랜지스터 액정 표시장치의 구동장치로부터 게이트 전극 전압이 출력되는 모양을 나타낸 도면인데, 시작신호(STV)가 1회 입력되면 게이트 버스 드라이버 IC가 게이트 전극 전압을 출력시킴으로써 소오스 라인의 계조전압으로 액정용량(Clc)이 구동된다.
제4도는 종래의 기술로서 10 비트 카운터(10 Bit counter)에서 수직 동기신호(Vsync)에 의해 클리어된 후에 33번째 수평 동기신호(Hsync)가 입력될 때에, 시작신호(STV)를 출력하는 LCD 인터페이스 IC 내부의 게이트 어레이 회로도이다. 여기에서, 시작 신호(STV)가 33번째 수평 동기신호(Hsync)에서 발생되기 위해서는, 10비트이므로 10진수 33에 해당하는 2진수 0000100001이 NOR 게이트에 입력되어야 한다.
그러나, 상기한 바와 같은 종래의 박막 트랜지스터 액정표시장치의 구동장치는, 단 1회의 시작 신호(STV) 즉, 게이트 라인으로 전압이 인가되도록 하는 출력이 시작되도록 하는 신호로 박막 트랜지스터 액정 표시장치의 픽셀에 있는 각 게이트 라인을 구동하였을 경우에, 액정의 구동 반응속도가 늦거나, 박막 트랜지스터가 충분한 전류 구동능력을 갖지 못하는 경우에는, 액정용량(Clc)에 정격전위가 충분하게 인식되지 못하게 됨으로써 액정화면의 명암 저하현상과 색번짐 현상(crosstalk)등이 발생하여 적절한 표시특성을 발휘하지 못하는 문제점이 있었다.
이러한 문제점을 해결하기 위하여, 박막 트랜지스터 의 게이트 라인에 인가되는 전압펄스(Von)의 폭을 늘리려고 해도, 액정 표시장치로 입력되는 영상신호의 프래임 주파수가 60Hz로 고정되어있기 때문에 전압펄스(Von)의 폭은 일정한 시간이상으로 길어질 수가 없는 제약이 있다.
이 발명의 목적은 상기한 바와 같은 종래의 문제점을 해결하기 위한 것으로서,공통전극전압 반전 구동방식의 박막 트랜지스터 액정 표시장치 픽셀을 구동함에 있어, 게이트 전극전압(Von)이 2회 인가되도록 하여 액정용량에 충분한 정격전위가 인가되도록 함으로써 선명한 액정 화상효과를 얻을 수 있는 박막 트랜지스터 액정 표시장치의 구동장치 및 방법을 제공하기 위한 것이다.
상기한 목적을 달성하기 위한 수단으로서 이 발명의 장치의 구성은,
박막 트랜지스터를 포함하는 복수의 게이트 라인과;
시작 신호를 출력하는 액정 인터페이스 집적 회로(IC)와;
상기 액정 인터페이스 IC로부터 입력되는 시작 신호에 따라 제1 및 제2 펄스의 게이트 온 전압을 갖는 게이트 전극 전압을 상기 복수의 게이트 라인의 각각으로 출력하는 게이트 버스 드라이버 IC와; 상기 게이트 버스 드라이버 IC로부터 입력되는 게이트 전극 전압에 의해 각 게이트 라인의 박막 트랜지스터가 구동되고, 이에 따라 데이터 버스 라인에 인가되는 계조 전압과 공통전극 전압간의 전위차에 의해서 액정이 구동되도록 하는 액정 픽셀로 포함하여 이루어지고, 상기에서 제1 게이트 온 펄스는 Nth게이트 라인으로 제1 및 제2 게이트 온 펄스가 입력될 때 발생하는 시간 간격동안 N + lth라인으로 입력되며, 상기 액정 인터페이스 IC는, 수직 동기 신호에 카운팅이 클리어된 후, 수평 동기 신호를 입력받아 카운트하는 카운터와, 상기 카운터의 출력 신호를 반전시키는 인버터와, 상기 카운터와 상기 인버터에서 출력하는 신호를 입력받아 상기 시작 신호를 출력하는 논리연산 수단으로 이루어지고, 상기 논리 연산 수단은, 상기 카운터에서 출력되는 신호와 상기 인버터에서 출력하는 신호를 입력받은 제1 및 제2 NOR 게이트와, 상기 제1 및 제2 NOR 게이트에서 출력하는 신호를 입력받는 OR 게이트로 이루어지며, 여기서, 상기 시작 신호는 두개의 펄스 시작 신호인 박막 트랜지스터의 구동 장치.
상기한 목적을 달성하기 위한 수단으로서 이 발명의 방법의 구성은,
수직 동기신호(Vsync)에 의해서 카운팅이 클리어된 후에, 시작 신호의 펄스를 형성하는 단계와; 상기 시작 신호를 게이트 버스 드라이버 IC로 인가함으로써, 제1 및 제2 펄스의 게이트 온 전압을 갖는 게이트 전극전압을 박막 트랜지스터의 게이트 라인에 인가되도록 하는 단계로 이루어지며, 상기에서 N+1번째 게이트 라인에 인가되는 상기 제1 및 제2 펄스의 게이트 온 전압은 N번째 게이트 라인에 인가되는 제1 펄스의 게이트 온 전압과 제2 펄스의 게이트 온 전압 사이에 위치하도록 한다.
이하, 이 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 이 발명을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 이 발명의 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 설명하기로 한다.
제5도는 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시장치의 구동장치의 블럭 회로도이다.
제5도에 도시되어 있듯이 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시 장치의 구동 장치는, 연속하는 2회의 온 펄스를 가지는 시작신호(STV)를 생성하여 출력하는 액정 인터페이스 IC(1)와, 상기한 시작신호(STV)에 따라 연속하는 2회의 펄스를 갖는 게이트 전극전압(Von)을 출력하는 게이트 버스 드라이버 IC(2)와,
상기한 게이트 전극전압(Von) 즉, 게이트 펄스의 온 전압에 따라 박막 트랜지스터가 온되어 계조전압과 공통전극전압(Vcom)과의 차이에 해당되는 전위로 액정화면을 구동하는 액정 픽셀(3)로 이루어진다.
제6도는 이 발명의 실시예에 따른 시작 신호(STV)를 생성하기 위한 게이트 어레이의 회로도이다.
제6도에 도시되어 있듯이, 이 발명의 실시예에 따른 액정 인터페이스 IC(1)의 내부의 게이트 어레이의 구성은, 수직 및 수평 동기 신호선(Vsync, Hsync)에 입력단이 연결되어 있는 10비트 카운터(11)와, 상기한 10비트 카운터(11)의 하위 6비트 출력신호(C1∼C7)를 각각 반전시키기 위한 인버터들(12)과, 이진수 0000011111 일때 하이상태의 신호를 출력하는 제1 NOR 게이트(13)와, 이진수 0000100001 일때 하이상태의 신호를 출력하는 제2 NOR 게이트(14)와, 상기한 제1 및 제2 NOR 게이트(13, 14)의 출력단에 입력단이 연결되어 있는 OR 게이트(15)로 이루어진다.
상기한 구성에 의한, 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시장치의 구동장치의 작용은 다음과 같다.
전원이 인가되면, 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시 장치 의 구동장치의 동작이 시작된다.
동작이 시작되면, 제5도에 도시되어 있는 액정 인터 페이스 IC(1)에서 시작신호 펄스(STV)와 클럭신호(VCLK)를 게이트 드라이버 IC(2)로 출력하고 게이트 버스 드라이버 IC(2)는 입력단자(Von, Voff)로 입력되는 펄스에 따라서 액정 픽셀(3)의 각 게이트 라인에 게이트 전극전압을 인가한다.
액정 픽셀(3)은 각 게이트 라인의 박막 트랜지스터가 구동된 상태에서 소스단자로 입력되는 계조전압이 액정용량에 인가되면, 액정을 구동시킨다.
제6도에 도시되어 있는 액정 인터페이스 IC(1)의 내부에 있는 게이트 어레이에서 출력되는 각 펄스들의 타이밍(timing)도가 제7도에 도시되어 있다. 종래의 기술에 의한 시작신호(STV)의 파형은 수직 동기신호(Vsync)가 입력되어 10비트 카운터를 클리어한 후에 33번째의 수평 동기신호(Hsync)에서 펄스가 단 1회 발생되는 데 반하여, 이 발명에 의한 시작신호(STV)의 파형은 수직 동기신호(Vsync)가 입력되어 10비트 카운터(11)를 클리어한 후에, 31번째와 33번째의 수평 동기신호(Hsync)에서 펄스가 2회 발생된다.
즉, 제7도에서 보여지는 바와 같이, 이 발명에서는 수직 동기신호(Vsync)에 의해서 10비트 카운터(11)가 클리어된 후에, 31번째에 해당하는 수평 동기신호(Hsync)와 33번째에 해당하는 수평 동기신호(Hsync)에서 2회에 걸쳐 시작신호(STV)의 펄스가 게이트 버스 드라이버 IC(2)로 출력된다.
이 경우에, 시작신호(STV)의 펄스가 31번째 수평 동기신호(Hsync)에서 발생되기 위해서는 10비트이므로 10진수 31에 해당하는 2진수 0000011111이 제1 NOR 게이트(13)에 입력되어야 하고, 또한, 시작신호(STV)의 펄스가 33번째 수평 동기신호(Hsync)에서 발생되기 위해서는 10비트이므로 10진수 33에 해당하는 2진수 0000100001이 제2 NOR 게이트(14)에 입력되어야 한다.
제8도는 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시장치에 인가되는 공통전극 전압과 각각의 게이트 전극 전압의 파형도이다.
제8도에 도시되어 있는 바와 같이, 액정 픽셀의 게이트 라인에 게이트 전극전압(Von)의 펄스를 2회 인가하여 주면, 먼저 입력된 구동펄스에 의해 액정용량(Clc)이 프리차지(pre-charge)되고, 두번째 입력된 구동펄스에 의해 박막 트랜지스터의 소스(source) 단자로 인가되는 계조전압이 박막 트랜지스터를 거쳐서 액정용량(Clc)에 인가된다.
상기에서 게이트 라인에 인가되는 2회의 전극전압(Von)은 다음과 같은 순서로 N개의 게이트 라인에 인가된다.
먼저, 상기 게이트 버스 드라이버 IC(2)는 시작 신호(STV)의 2회 온 펄스 신호에 따라 N번째 게이트 라인으로 제1 게이트 온 펄스를 인가하고, 상기 제1 게이트 온 펄스의 한주기가 끝나자마자 바로 제2 게이트 온 펄스를 인가한다. 여기서 제1 및 제2 게이트 온 펄스는 펄스의 1/2주기를 차지하고 있다.
이때, 상기 게이트 버스 드라이버 IC(2)는 N번째 게이트 라인에 인가되는 제1 펄스의 게이트 온 전압과 제2 펄스의 게이트 온 전압 사이에 N+1번째 게이트 라인에 인가되는 상기 제1 펄스의 게이트 온 전압이 위치하도록 한다.
다시 말해, 상기 게이트 버스 드라이버 IC(2)는 N번째 게이트 라인에 인가되는 상기 제1 펄스가 하이에서 로우로 떨어지는 폴링 시점일 때 상기 N+1번째 게이트 라인에 인가되는 상기 제2 펄스가 로우에서 하이로 상승하는 라이징 시점에서 상기 N+1번째 게이트 라인으로 상기 제2 펄스의 게이트 온 전압을 인가시킨다.
그리고, 이와 같은 상기 제1 및 제2 펄스의 게이트 온 전압의 인가 동작을 N+2번째, N+3번째 게이트 라인…순으로 계속한다.
제9도는 이 발명의 실시예에 따른 박막 트랜지스터 액정 표시장치의 구동장치로부터 게이트 전극 전압이 출력되는 모양을 나타낸 도면이다.
제9도에 도시되어 있듯이 이 발명의 실시예에 따른 게이트 버스 드라이브 IC(2)의 입출력 파형은, 액정 인터페이스 IC(1)의 내부에 있는 게이트 어레이 회로에서 발생되는 시작 신호(STV)가 종래와는 다르게 2회 입력되면, 이에 따라 각각의 게이트 라인에 2회의 펄스를 갖는 게이트 전극전압(Von)이 출력되는 모습을 보여주고 있다.
상기한 게이트 버스 드라이버 IC(2)는 시프트 레지스터(shift register)로 구성되어 있기 때문에, 클럭신호(VCLK)의 주기에 맞추어 게이트 전극 온 전입(Von(h), Von(L))이 차례로 출력되고, 그 외의 시간에는 게이트 전극 오프 전압(Voff(H), Voff(L))을 출력한다. 이때, 게이트 전극전압(Von)의 펄스신호는, 클럭신호(VCLK)가 로우 레벨에서 하이 레벨로 천이될 때에 시작신호(STV)가 하이 레벨의 상태이면 시프트(shift)된다. 상기한 게이트 버스 드라이버 IC(2)의 출력단자의 번호는 게이트 전극전압이 인가되는 각 게이트 라인의 번호와 같다.
또한, 제9도에서 게이트 버스 드라이버 IC(2)의 입력단자(Von, Voff)를 통하여 들어오는 펄스신호를 살펴보면, 각 게이트 라인으로 출력되는 게이트 전극전압의 펄스이 공통전극전압(Vcom)의 펄스에 맞추어 스윙되도록 하는 역할을 하고 있다. 이렇게 하는 이유는 박막 트랜지스터는 일정한 전위차로 구동되기 때문이며, 박막 트랜지스터의 구동 정지상태에서 액정용량(Clc)과 저장 커패시터(Cs)의 전위를 공통전극전압(Vcom)에 맞추어 주어야 하기 때문이다.
제10도는 이 발명의 실시예에 따른 게이트 전극 전압(Von)이 박막 트랜지스터 구동정지 신호(Voff)의 스윙 동작에 따라 항상 일정한 전위차로 유지되는 것을 보여주는 파형도이다.
제10도에 도시되어 있듯이, ΔVgl와 ΔVg2의 전위차는 언제나 같아야 할 필요가 있다.
이상에서와 같이 이 발명의 실시예에서, 박막 트랜지스터의 2회의 펄스를 갖는 게이트 전극전압을 인가함으로써 구동펄스의 폭(duration)을 2배로하는 것과 유사한 효과를 내도록 함으로써, 액정 D 픽셀이 정확히 구동되도록 하는 효과를 가진 박막 트랜지스터 액정 표시장치의 구동장치 및 방법을 제공할 수가 있다.

Claims (3)

  1. 박막 트랜지스터를 포함하는 복수의 게이트 라인과; 시작 신호를 출력하는 액정 인터페이스 집적 회로(IC)와; 상기 액정 인터페이스 IC로부터 입력되는 시작 신호에 따라 제1 및 제2 펄스의 게이트 온 전압을 갖는 게이트 전극 전압을 상기 복수의 게이트 라인의 각각으로 출력하는 게이트 버스 드라이버 IC와, 상기 게이트 버스 드라이버 IC로부터 입력되는 게이트 전극 전압에 의해 각 게이트 라인의 박막 트랜지스터가 구동되고, 이에 따라 데이터 버스 라인에 인가되는 계조 전압과 공통전극 전압간의 전위차에 의해서 액정이 구동되도록 하는 액정 픽셀로 포함하여 이루어지고, 상기에서 N+1번째 게이트 라인에 인가되는 상기 제1 및 제2 펄스의 게이트 온 전압은 N번째 게이트 라인에 인가되는 제1 펄스의 게이트 온 전압과 제2 펄스의 게이트 온 전압 사이에 위치하도록 하며, 상기 액정 인터페이스 IC는, 수직 동기 신호에 의해 카운팅이 클리어된 후, 수평 동기 신호를 입력받아 카운트하는 카운터와, 상기 카운터의 출력 신호를 반전시키는 인버터와, 상기 카운터와 상기 인버터에서 출력하는 신호를 입력받아 상기 시작 신호를 출력하는 논리 연산 수단으로 이루어지고, 상기 논리 연산 수단은, 상기 카운터에서 출력되는 신호와 상기 인버터에서 출력하는 신호를 입력받는 제1 및 제2 NOR 게이트와, 상기 제1 및 제2 NOR 게이트에서 출력하는 신호를 입력받는 OR 게이트로 이루어지며, 여기서, 상기 시작 신호는 두개의 펄스 시작 신호인 박막 트랜지스터의 구동 장치.
  2. 제1항에 있어서, 상기한 게이트 버스 드라이버 IC는 공통전극 반전방식으로 구동되는 것을 특징으로 하는 박막 트랜지스터 액정 표시장치의 구동장치.
  3. 수직 동기신호(Vsync)에 의해서 카운팅이 클리어된 후에, 시작 신호의 펄스를 형성하는 단계와; 상기 시작 신호를 게이트 버스 드라이버 IC로 인가함으로써, 제1 및 제2 펄스의 게이트 온 전압을 갖는 게이트 전극전압을 박막 트랜지스터의 게이트 라인에 인가되도록 하는 단계로 이루어지며, 상기에서 N+1번째 게이트 라인에 인가되는 상기 제1 및 제2 펄스의 게이트 온 전압은 N번째 게이트 라인에 인가되는 제1 펄스의 게이트 온 전압과 제2 펄스의 게이트 온 전압 사이에 위치하도록 하는 것을 특징으로 하는 박막 트랜지스터 액정 표시 장치의 구동 방법.
KR1019950000406A 1995-01-11 1995-01-11 박막 트랜지스터 액정표시장치의 구동장치 및 방법 KR0169354B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019950000406A KR0169354B1 (ko) 1995-01-11 1995-01-11 박막 트랜지스터 액정표시장치의 구동장치 및 방법
TW085100260A TW281755B (en) 1995-01-11 1996-01-10 A driving device and driving method for a thin film transistor liquid crystal display
US08/584,444 US5825343A (en) 1995-01-11 1996-01-11 Driving device and driving method for a thin film transistor liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950000406A KR0169354B1 (ko) 1995-01-11 1995-01-11 박막 트랜지스터 액정표시장치의 구동장치 및 방법

Publications (2)

Publication Number Publication Date
KR960030066A KR960030066A (ko) 1996-08-17
KR0169354B1 true KR0169354B1 (ko) 1999-03-20

Family

ID=19406620

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950000406A KR0169354B1 (ko) 1995-01-11 1995-01-11 박막 트랜지스터 액정표시장치의 구동장치 및 방법

Country Status (3)

Country Link
US (1) US5825343A (ko)
KR (1) KR0169354B1 (ko)
TW (1) TW281755B (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100186556B1 (ko) * 1996-05-15 1999-05-01 구자홍 액정표시장치
TW573290B (en) * 2000-04-10 2004-01-21 Sharp Kk Driving method of image display apparatus, driving apparatus of image display apparatus, and image display apparatus
KR100391982B1 (ko) * 2000-09-14 2003-07-22 삼성전자주식회사 전압 왜곡 현상이 감소된 액정 디스플레이 장치
US6961029B1 (en) * 2000-11-08 2005-11-01 Palm, Inc. Pixel border for improved viewability of a display device
US7724270B1 (en) 2000-11-08 2010-05-25 Palm, Inc. Apparatus and methods to achieve a variable color pixel border on a negative mode screen with a passive matrix drive
US7425970B1 (en) 2000-11-08 2008-09-16 Palm, Inc. Controllable pixel border for a negative mode passive matrix display device
JP4330059B2 (ja) * 2000-11-10 2009-09-09 カシオ計算機株式会社 液晶表示装置及びその駆動制御方法
KR100365500B1 (ko) * 2000-12-20 2002-12-18 엘지.필립스 엘시디 주식회사 도트 인버젼 방식의 액정 패널 구동 방법 및 그 장치
EP1418568B1 (en) * 2002-11-07 2007-01-10 Dialog Semiconductor GmbH Method and system for saving power in row driver circuits for monochrome liquid crystal displays
US20040103235A1 (en) * 2002-11-27 2004-05-27 Pei-Chung Liu USB based terminal device
JP4633662B2 (ja) * 2006-03-20 2011-02-16 シャープ株式会社 走査信号線駆動装置、液晶表示装置、ならびに液晶表示方法
EP3133590A1 (en) * 2006-04-19 2017-02-22 Ignis Innovation Inc. Stable driving scheme for active matrix displays
KR20070111041A (ko) * 2006-05-16 2007-11-21 엘지.필립스 엘시디 주식회사 액정표시장치 및 이의 구동방법
TWI330746B (en) * 2006-08-25 2010-09-21 Au Optronics Corp Liquid crystal display and operation method thereof
TWM325514U (en) * 2007-06-26 2008-01-11 Wintek Corp Active matrix substrate and liquid crystal display thereof
KR101493491B1 (ko) * 2008-09-03 2015-03-05 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
US8232947B2 (en) * 2008-11-14 2012-07-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
TW201027497A (en) * 2009-01-06 2010-07-16 Chunghwa Picture Tubes Ltd Method of driving scan lines of a flat panel display
KR20140039751A (ko) 2012-09-25 2014-04-02 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102120172B1 (ko) * 2013-12-24 2020-06-08 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR102087379B1 (ko) 2013-12-31 2020-03-11 삼성디스플레이 주식회사 액정 표시 장치
KR102279892B1 (ko) 2014-12-23 2021-07-22 삼성디스플레이 주식회사 표시 장치
CN104867473B (zh) * 2015-06-16 2018-03-20 深圳市华星光电技术有限公司 驱动方法、驱动装置及显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4651148A (en) * 1983-09-08 1987-03-17 Sharp Kabushiki Kaisha Liquid crystal display driving with switching transistors
JP2820336B2 (ja) * 1991-10-22 1998-11-05 シャープ株式会社 アクティブマトリクス型液晶表示装置の駆動方法
JP2671772B2 (ja) * 1993-09-06 1997-10-29 日本電気株式会社 液晶ディスプレイとその駆動方法

Also Published As

Publication number Publication date
TW281755B (en) 1996-07-21
KR960030066A (ko) 1996-08-17
US5825343A (en) 1998-10-20

Similar Documents

Publication Publication Date Title
KR0169354B1 (ko) 박막 트랜지스터 액정표시장치의 구동장치 및 방법
US6980190B2 (en) Liquid crystal display device having an improved precharge circuit and method of driving same
US8358292B2 (en) Display device, its drive circuit, and drive method
KR101423197B1 (ko) 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치
KR100303206B1 (ko) 도트 인버젼 방식 액정 패널 구동 장치
US7106291B2 (en) Liquid crystal display and driving method thereof
KR100361465B1 (ko) 액정 패널 구동 방법 및 그 장치
KR100814256B1 (ko) 액정패널 구동방법
KR100365500B1 (ko) 도트 인버젼 방식의 액정 패널 구동 방법 및 그 장치
KR100631112B1 (ko) 인버젼 방식의 액정패널 구동방법 및 장치
EP2065878A1 (en) Displaying device, its driving circuit and its driving method
KR20020074303A (ko) 액정표시장치
US8872809B2 (en) Liquid crystal display apparatus, drive circuit therefor, and drive method therefor
US6417847B1 (en) Flat-panel display device, array substrate, and method for driving flat-panel display device
KR100848953B1 (ko) 액정표시장치의 게이트 구동회로
KR101284940B1 (ko) 액정표시소자의 구동 장치 및 방법
KR100559224B1 (ko) 액정 표시 장치의 비순차 스캐닝 구동 방법
KR100880942B1 (ko) 액정표시장치의 구동방법 및 구동장치
KR20010036308A (ko) 이종 반전 구동법을 갖는 액정 표시 장치 및 이의 구동 방법
KR100559225B1 (ko) 액정 표시 장치의 도트 인버젼 드라이빙 방법
US20080062210A1 (en) Driving device, display apparatus having the same and method of driving the display apparatus
KR100729778B1 (ko) 충전 불량 방지 기능을 갖는 액정 표시 장치
KR100831284B1 (ko) 액정표시장치의 구동방법
KR100656903B1 (ko) 플리커링을 줄이기 위한 액정 표시 장치
KR100194692B1 (ko) 0번 게이트 라인의 구동 신호 발생 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120914

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 16

EXPY Expiration of term