KR0161710B1 - 최우검출법을 사용하여 독출데이타를 복조하는 자기디스크장치 - Google Patents

최우검출법을 사용하여 독출데이타를 복조하는 자기디스크장치 Download PDF

Info

Publication number
KR0161710B1
KR0161710B1 KR1019940015707A KR19940015707A KR0161710B1 KR 0161710 B1 KR0161710 B1 KR 0161710B1 KR 1019940015707 A KR1019940015707 A KR 1019940015707A KR 19940015707 A KR19940015707 A KR 19940015707A KR 0161710 B1 KR0161710 B1 KR 0161710B1
Authority
KR
South Korea
Prior art keywords
circuit
signal
dummy bit
magnetic disk
binary
Prior art date
Application number
KR1019940015707A
Other languages
English (en)
Inventor
카네야수 시모다
Original Assignee
세끼자와 다다시
후지쓰 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세끼자와 다다시, 후지쓰 가부시끼가이샤 filed Critical 세끼자와 다다시
Priority to KR2019940016704U priority Critical patent/KR0119458Y1/ko
Application granted granted Critical
Publication of KR0161710B1 publication Critical patent/KR0161710B1/ko

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41BMACHINES OR ACCESSORIES FOR MAKING, SETTING, OR DISTRIBUTING TYPE; TYPE; PHOTOGRAPHIC OR PHOTOELECTRIC COMPOSING DEVICES
    • B41B1/00Elements or appliances for hand composition; Chases, quoins, or galleys
    • B41B1/02Printing letters; Type
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/012Recording on, or reproducing or erasing from, magnetic disks
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/09Digital recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)

Abstract

기입 데이터를 헤드에 의해서 자기디스크에 기입하고, 재생시에 자기디스크에서 헤드를 거쳐서 독출된 재생신호를 등화하고, 등화 후의 재생신호에 대해서 최우검출을 행하여 독출데이터를 복조하는 자기디스크장치에 있어서, 데이터의 기입시는 기입데이터의 데이터열에 정기적으로 더미비트로서 1을 삽입해둔다. 한편, 데이터의 독출시에는 등화후의 재생신호에서 더미비트의 위치에 동기하는 타이밍신호와 클록신호를 생성해두고, 이 타이미신호에 의해서 2치/3치판정의 임계치레벨로 절환하여 등화후의 재생신호 중의 더미비트의 위치에서는 2치판정을 행하여 무조건 패스결합이 있다고 간주하여 패스검색하고, 그 이외의 부호열에서는 3치판정을 행하여 최우검출을 행한다. 그 결과, 최우검출법을 사용하여 독출데이터를 복조하는 자기디스크장치에 있어서, 에러전파의 축소 및 부호화이득향상, 또 최우검출의 고속화가 가능하게 된다.

Description

최우(最尤) 검출법을 사용하여 독출데이터를 복조하는 자기디스크장치
제1도는 종래의 파샬레스폰스클래스4방식의 자기디스크장치의 구성을 나타낸 블록회로도.
제2a도는 본 발명의 제1실시예에 있어서의 자기디스크장치의 구성을 나타낸 블록회로도.
제2b도는 본발명의 제1실시예의 변형예의 자기디스크장치의 구성을 나타낸 블록회로도.
제3a도는 제2a, 2b도의 더미비트삽입회로의 구성의 일예를 나타낸 도면.
제3b도는 제2b도의 프리코더블록 구성의 열예를 나타낸 도면.
제4도는 제2a, 2b도의 2치/3치판정최우검출기의 2치/3치 판정부의 구성을 나타낸 블록회로도.
제5a도는 제2a, 2b도의 2치/3치판정최우검출기의 패스메모리부의 구성을 나타낸 도면.
제5b도는 패스의 천이를 나타낸 트레리스선도.
제6a∼6g는 제2a및 2b도의 자기디스크장치의 각부의 신호의 흐름을 설명하기 위한 도면으로서,
제6a도는 자기디스크장치에의 데이터신호를 나타낸 도면이고,
제6b도는 더미비트삽입후의 데이터신호를 나타낸 도면이고,
제6c도는 프리코더의 출력신호를 나타낸 도면이고,
제6d도는 자기디스크에의 기입전류를 나타낸 도면이고,
제6e도는 자기디스크에서 헤드에 의해서 독출되어 등화된 파형을 나타낸 도면이고,
제6f도는 자기디스크장치에 있어서의 기수열의 파형을 나타낸 도면이고,
제6g도는 자기디스크장치에 있어서이 우수열의 파형을 나타낸 도면.
제7a도는 우수열로 나눈 경우의 등화신호의 예를 나타낸 도면.
제7b, 7c도는 2치/3치판정의 최우검출부의 동작을 나타낸 도면.
제8a도는 파샬레스폰스에 있어서의 등화후의 부호열을 설명하는 도면.
제8b도는 파샬레스폰스클래스4에 있어서의 우수열과 기수열로 분배 후의 각각의 부호열을 나타낸 도면.
제9a도는 버퍼에 분배했을 때의 재생신호를 설명하는 도면.
제9b도는 더미비트가 삽입된 재생신호에 있어서의 트레리스선도.
제10a도∼제10d도는 더미비트로 판정하였을 때의 트레리스선도.
제10a도는 어떤 더미비트가 정이고 다음의 더미비트가 정일 때의 변화의 모양을 나타낸 도면이고,
제10b도는 어떤 더미비트가 정이고 다음의 더미비트가 부일 때의 변화의 모양을 나타낸 도면이고,
제10c도는 어떤 더미비트가 부이고 다음의 더미비트가 정일 때의 변화의 모양을 나타낸 도면이고,
제10d도는 어떤 더미비트가 부이고 다음의 더미비트가 부일 때의 변화의 모양을 나타낸 도면.
제11도는 본 발명의 제2실시예에 있어서의 자기디스크장치의 구성을 나타낸 블록회로도.
제12도는 본발명의 제3실시예에 있어서의 자기디스크장치의 2치/3치판정최우검출기의 구성을 나타낸 블록회로도.
제13도는 본발명의 제4실시예에 있어서의 자기디스크장치의 구성을 나타낸 블록회로도.
제14도는 본발명의 제5실시예에 있어서의 자기디스크장치의 2치/3치판정부의 구성을 설명하는 도면.
제15도는 본 발명의 제6실시예에 있어서의 자기디스크장치의 2치/3치판정부의구성을 나타낸 블록회로도.
제16도는 본발명의 제7실시예에 있어서의 자기디스크장치의 구성을 나타낸 블록회로도.
제17도는 본발명의 제8실시예에 있어서의 자기디스크장치의 2치/3치판정부의 구성을 나타낸 블록회로도.
제18도는 본발명의 제9실시예에 있어서의 자기디스크장치의 더미비트동기회로의 구성을 나타낸 블록회로도.
제19도는 본발명의 제10실시예에 있어서의 자기디스크장치의 2치/3치판정부의 구성을 나타낸 블록도.
제20도는 본발명의 제11실시예에 있어서의 자기디스크장치의 재생측에 있어서 오류율의 측정회로를 부가한 구성을 나타낸 블록회로도.
제21도는 본발명의 제12실시예에 있어서의 자기디스크장치의 재생측에 있어서 오류율의 측정회로를 부가한 별도의 구성을 나타낸 블록회로도.
제22도는 본 발명의 제13실시예에 있어서의 자기디스크장치의 재생측의 클록재생회로의 위상비교부의 구성을 나타낸 블록회로도.
제23도는 본발명의 제14실시예에 있어서의 자기디스크의 2치/3치판정부의 구성을 나타낸 블록도.
제24a도는 본발명의 제15실시예에 있어서의 자기디스크장치에 등화오차를 측정하는 회로를 부가한 구성을 나타낸 블록회로도.
제24b도는 제24a도에서 측정한 등화오차의 분포를 나타낸 도면.
본 발명은 자기디스크장치에 관한 것이며, 특히 최우(최대가능성) 검출법(最尤檢出法)을 사용하여 독출데이터를 복조하는 자기디스크장치에 있어서, 자기디스크에의 기록시의 부호화와 재생시의 검출방식의 연구에 의해서, 복조의 고속화, 및 에러전파의 축소를 도모한 자기기록재생장치의 관한 것이다.
종래의 자기디스크장치에서는, 장치의 소형화, 대용량을 달성하기 위해서, 파샬레스폰스와 최우검출(maximum likelihood detector)을 조합한 기록재생방식[PRML(Peartial Response Maximum Likelihood)방식]이 사용되는 경향이 있었다. 이 PRML 방식에서는, 기록디스크에 부호화를 행하여 데이터를 기입하고, 자기디스크의 재생시에 최우검출방법에 의해서 재생신호를 복조하여 데이터를 얻고 있다. 그런데, 이 PRML방식에서는 독출측에서 클록이 용이하게 재생될 수 있도록 하기 위해서 재생신호에서는 싱글열로 연속하는 0의 개수에 제한을 두고 있다. 도 파샬레스폰스클래스4에서는 기수, 우수열에서도 연속되는 0의 개수에 제한을 두고 있는 런렝스부호 [RLL(Run Length Limited)부호]가 사용되고 있다. 따라서, PRML방식에서는 복조속도를 올릴 수 없고, 또 에러전파가 크다는 등의 문제가 있다. 이들의 문제점을 제1도에 나타낸 자기디스크장치(90)를 사용하여 설명하겠다.
제1도는 파샬레스폰스클래스4와 최우검출을 조합한 기록재생방식(이하 PRML방식이라 함)을 채용한 종래의 자기디스크장치(90)의 구성을 나타낸 것이다. 종래의 PRML방식을 채용한 자기디스크장치(90)에서는, 기입데이터가 8/9변환기(91)에 의해서 8/9(0,4,4) 부호화되고, 부호화된 데이터가 프리코더(92), 기입엠프(93)를 통해서 디스크에 기록되어 있다. 그리고, 재생시에는 디스크(D)에서 헤드(94)에 의해서 독출된 신호는 헤드엠프(95)로 증폭되어, 등화기(96)로 등화된 후에, 기수열, 우수열 마다 최우검출기(98A, 98B)에서 최우검출 즉, 최대 가능성 검출이 행해지고, 검출데이터가 8/9변환기(99)에서 8/9변환되어서 원래의 데이터로 복원된다. 또 97은 클록재생회로, SW1, SW2는 최우검출기(98A, 98B)의 절환스위치이다.
여기서, 파샬레스폰스클래스4에 8/9(0,4,4)부호라 함은, 데이터와 부호와의 부호화율이 8/9(8은 데이터 길이, 9는 부호 길이)이고, 데이터의 기수열 및 우수열에서 각각 0이 연속하는 범위가 4이하가 되도록 제한을 받는 부호를 말한다. 또 클래스 4가 아닌 파샬레스폰스의 경우 8/9(0,4)부호가 사용되고, 싱글열에 있어서, 0이 연속하는 범위는 4이하로 된다.
그러나, 이와같은 부호화와 최우검출과의 조합을 사용한 자기 기록재생장치에는 이하와 같은 문제점이 있다.
(1) 최우검출에서는 순차로 패스(Path)를 검색하고 있으므로 부호로 0이 연속하고 있는 동안은 최우의 패스를 특정할 수 없다.
(2) 최우패스의 특정을 위해, 패스의 결합점까지 기다려야하므로 패스검색을 도중에서 중지시킬 수 없어, 전송속도를 올릴 수가 없다.
(3) 또 최우검출에서의 에러가 1비트라도 8/9변환 후에는 8비트단위로 에러가 전파하므로 에러전파가 크다. 에러전파를 방지하기 위해서는 강력한 에러정정코드 [ECC(Error Correction code)]를 부가해야되므로, 장치가 복잡하게 되어 있었다.
그래서, 본 발명은 에러전파의 축소 및 부호화이득향상을 도모할 수 있고, 또, 최우검출의 고속화가 가능한 자기디스크장치를 제공하는 것을 목적으로 한다.
본발명의 자기디스크장치에 의하면, 데이터를 데이터기입수단과 헤드에 의해서 자기디스크에 기입하고, 재생시에 자기디스크에서 헤드를 거쳐서 독출된 재생신호의 등화수단을 사용하여 등화하고, 등화 후의 재생신호에 대해서 최우검출을 행하여 독출데이터를 복조하는 자기디스크장치에 있어서, 데이터기입수단의 전단에 설비되고, 기입데이터의 데이터열에 정기적으로 더미비트로서 1을 삽입하는 더미비트삽입수단과, 재생신호의 등화수단의 후단에 설비되고, 등화후의 재생신호를 외부에서의 타이밍신호에 의해서 임계치레벨로 절환되고, 더미비트의 위치에서는 2치판정을 행하여 무조건 패스결합이 있다고 간주하여, 패스검출하고, 그 이외의 부호열에서는 3치판정을 행하여 최우검출하는 2치/3치판정최우검출수단과, 외부에서 입력되는 타이밍 신호에 따라서, 상기 2치/3치판정최우검출수단의 출력신호에서 더미비트를 제거하는 더미비트제거수단과, 재생신호의 등화수단의 후단에 설비되고, 등화후의 재생신호에서의 더미비트의 위치에 동기하는 타이밍신호를 생성하고, 이 타이밍신호를 상기 2치/3치판정최우검출수단과 더미비트제거수단에 각각 출력하는 더미비트동기회로와, 등화후에 재생신호에서 클록신호를 재생하는 클록재생수단을 설비한 것이 제공된다.
또, 본발명의 자기디스크장치에 의하면, 데이터기입과 헤드에 의해서 기입데이터가 자기디스크에 기입되기 전에, 더미비트삽입수단에 의해서 그 데이터열에 정기적으로 더미비트로서 1이 삽입된다. 이와 같은 더미비트 1이 정기적으로 기입된 데이터가 헤드에 의해서 독출된 경우는, 재생신호의 등화수단에 의해서 재생신호가 등화된 후에, 재생신호가 2개로 분기된다. 한쪽의 재생신호는 더미비트동기수단에 입력되고, 이 재생신호에서 등화후의 재생신호에서의 더미비트의 위치에 동기되는 타이밍신호가 생성된다. 이 타이밍신호는, 2치/3치판정최우검출수단과 더미비트제거수단에 각각 출력된다. 다른 쪽의 재생신호는, 전술의 타이밍 신호에 의해서 임계치레벨이 절환되는 2치/3치판정최우검출수단에 의해서 더미비트의 위치에서는 2치판정이 행해져서 무조건 패스결합이 있다고 간주하여 패스검색이 행해지고, 그 이외의 부호열에서는 3치판정이 행여저서 최우검출이 행하여진다. 이 2치/3치판정최우검출수단의 출력신호는, 더미비트제거수단에 입력되고, 전술의 타이밍신호에 따라서 더미비트가 제거된다. 또 파샬레스폰스클래스4에서는, 2치/3치판정최우검출수단에서, 등화신호가 기수열과 우수열로 분리되어서 최우검출이 행해진다.
이와 같이, 본발명에 의하면, 최우검출법을 사용하여 독출데이터를 복조하는 자기디스크에 있어서, 에러전파의 축소 및 부호화이득향상을 도모할 수 있는 효과가 있다. 또 최우검출의 병렬처리에 의해서 최우검출의 고속화가 가능하게 되어, 용이하게 전송속도를 올릴 수 있는 효과가 있다.
바람직한 실시예의 설명[DESCRIPTION OF THE PREFERRED EMBODIMENTS]
이하 첨부도면을 사용하여 본발명의 실시예를 상세하게 설명하겠다.
제2a, 2b도는 본발명의 제1실시예에 있어서의 자기디스크장치(10,10′)의 구성을 나타낸 것이고, 제2a도는 파샬레스폰스클래스와 최우검출을 조합한 기록재생방식의 자기디스크장치(10)를 나타낸 것이다. 제2b도는 8/10(0,4,4)부호로 파샬레스폰스클래스4와 최우검출을 조합한 전술의 PR4ML방식을 채용한 자기디스크장치(10′)의구성을 나타낸 것이다. 제2a도의 파샬레스폰스클래스와 최우검출을 조합한 자기디스크장치(10)와, 제2b도의 파샬레스폰스클래스4와 최우검출을 조합한 자기디스크장치(10′)와의 구성상의 상이는, 등화 후의 재생신호의 복조를 그대로 행할것인가 또는 기수열과 우수열로 나누어서 행할 것인가 하는 것 뿐이다. 따라서 제2a, 2b도에 있어서 똑같은 구성부재에는 똑같은 부호를 붙여서 설명을 동시에 행한다.
제2a, 2b도에 나타낸 자기디스크장치(10,10′)에서는, 기입데이터에 더미비트삽입회로(11)에 의해서 더미비트가 기입된다. 더미비트가 기입된 데이터는 프리코더(12), 기입엠프(13)를 통해서 헤드(14)에서 디스크(D)에 기록된다.
재생시에는 디스크(D)에서 헤드(14)에 의해서 독출된 신호는, 헤드엠프(21)로 증폭되어, 등화기(22)로 등화된다.
등화된 신호는, 제2a도의 자기디스크장치(10)에서는 싱글열 그대로 2치/3치판정최우검출기(23)에 있어서, 최우검출되고, 제2b도의 자기디스크장치(10′)에서는 기수열, 우수열 마다 2치/3치판정최우검출기(23a, 23b)에 있어서, 최우검출된다. 최우검출된 검출데이터는 더미비트제거회로(24)에 입력되고, 이 더미비트제거회로(24)에 의해서 더미비트가 제거되어, 독출데이터가 얻어진다.
등화기(22)로 등화된 재생신호는, 더미비트동기회로(25)에도 입력된다. 이 더미비트동기회로(25)는 더미비트의 위치에 동기하는 카운터(도시하지않음)를 포함하고 있고, 더미비트동기회로(25)에서는 등화 후의 재생신호에 있어서의 더미비트의 위치에 동기하는 타이밍신호가 생성된다. 이 타이밍신호는 2차/3치판정최우검출기(23,23A,23B)에서 2치/3치판정최우검출기(23, 23a, 23b)와 더미비트제거회로(24)에 각각 입력된다. 이 타이밍신호는 2치/3치판정제어신호로서 사용되고, 더미비트제거회로(24)에서는더미비트의 제거타이밍으로서 사용된다. 즉, 2치/3치판정최우검출기(23, 23a, 23b)에서는 이 타이밍신호에 의해서 2치와 3치의 임계치레벨이 절환되고, 더미비트의 위치에서는 2치판정을 행하여 무조건 패스결합이 있다고 간주하여 패스검색이 행하여지고, 그 이외의 부호열에서는 3치판정이 행하여져서 최우검출이 행하여진다.
또 더미비트제거회로(24)에서는 이 타이밍신호가 더미비트의 제거타이밍으로서 사용된다.
또 26은 클록재생회로, SW1, SW2는 최우검출기(23A, 23B)의 절환스위치이다.
더미비트삽입회로(11)는, 일정한 길이의 정보비트에 대해서 더미비트 1을 삽입하는 부호기이다. 더미비트삽입회로(11)는 8/10부호의 경우에는 예를 들면, 제3a도와 같이 원래의 데이터를 격납하는 4비트의 쉬프트레지스터(11a)와 더미비트 1이 사전에 주어진 5비트의 쉬프트레지스터(11b)로 구성된다. 이 더미비트삽입회로(11)에서는 예를 들어 데이터열 「10011011」이 입력되면, 4비트 마다 더미비트 1이 삽입된다. 그리고, 이 더미비트삽입회로(11)에서 출력되는 부호열에는, 「10011011」과 같이 4비트마다 더미비트 1(하선을 붙인 부분)이 삽입된다.
프리코더(12)는 자기디스크(D)와 헤드(14)와의 사이에 있어서의 미분조작을 캔슬하는 것이고, 파샬레스폰스클래스4의 경우에, 제3b도에 나타낸 것과 같은 전달함수 1/(1+D), 1/(1-D)를 구비하고 있다.
2치/3치판정최우검출기(23, 23a, 23b)의 2치/3치판정부는, 예를 들면, 제4도에 나타낸 것과 같이, 2치판정용의 레벨 0이 설정된 비교기(2치판정기)(41), 등화신호의 샘플홀더(S/H)(42), 3치판정용의 레벨 -1/2와 +1/2를 절환하는 셀렉터(43), 플립플롭(FF)(44), 가산기(45), 비교기(COMP)(46A, 46B)배타적논리합회로(EXOR)(47, 48), 및 출력신호의 셀렉터(49)로 구성된다.
셀렉터(49)에는 2치/3치 판정절환신호로 되는 타이밍신호가 입력된다. 또 제5a도는 2치/3치판정최우검출기(23, 23a, 23b)이 패스메모리부 PM의 구성을 나타낸 것이고, 논리반전회로(NOT), 셀렉터(S), 및 플립플롭(FF)으로 구성된다.
3치판정의 최우검출부분은 이하의 논문의 제8도에 기재되어 있다.
Roger W. Wood et al. Viterbi Dectection of Class Ⅳ Partial Response on a Magnetic Recording channel (IEEE Tran. Communication, vol. COM-34. No. 5, May 1986 pp4 54-461.)
여기서, 패스의 천이는 제5b도에 나타낸 것과 같은 트레리스선도로 표시되고, 최우패스판정은 다음 식에 재생신호 Yk를 대입하여 메트릭과 비교하여 메트릭이 큰 천이를 선택한다.
로 된다. 제4도의 최우검출회로에서는, yp가 샘플홀더(42)로 보지되고, 그보정치(±1/4)의 부호는 플립플롭(44)으로 보지된다(H인 때-, L인때+).
패스판정의 임계치는, 플립플롭(44)이 H일 때,
로 되고, 1/2, -1/2 레벨이 플립플롭(44)의 출력으로 절환되어 샘플홀더(42)의 출력 yp에 가산되어 임계치의 한쪽이 구해진다. 전술의 조건(1)과 (3)일 때, 기입신호로 샘플홀더(42)와 플립플롭(44)의 값이 갱신된다.
다른 한편, 2치판정에서는, 다음의 2개의 천이가 판별된다.
(a) L+ k측에 패스결합하는 경우,
yk〉 0 ⇒ yp= yk, L이 플립플롭으로 보지
(b) L- k측에 패스결합하는 경우,
yk〈 0 ⇒ yp= yk, H이 플립플롭으로 보지
제6a에서 6g도는 제2a, 2b도의 자기디스크장치(10,10′)의 각부에 있어서의 신호의 흐름을 나타낸 것이다. 제2a, 2b도의 자기디스크장치(10,10′)에 제6a도에 나타낸 것과 같은 데이터 「10011011」이 입력되었을 때에 대하여 설명하겠다. 이 때는 더미비트삽입회로(11)에 있어서 더미비트 1이 삽입된 후의 신호는 제6b도에나타낸 것과 같이 된다. 그리고, 이 더미비트삽입 후의 제3b도에 나타낸 프리코더(12)의 출력을 제6c도에 나타내고, 제6d도에는 자기디스크(D)에의 기입전류를 나타내고 있다. 이와 같이 하여 데이터가 기록된 디스크(D)에서 헤드(14)에 의해서 독출되고, 등화기(22)를 통한 후의 데이터의 등화파형은 제6e도에 나타낸 것과 같이 된다. 또 제6f, 6g도는, 제2b도에 나타낸 자기디스크장치(10′)에 있어서의 기수열(제6f도)과 우수열(6f도)의파형을 나타낸 것이다.
또 제7a도는 우수열로 나눈 경우의 등화신호(1-D상당)의 예를 나타낸 도면이고, 제7b, 7c는 2치/3치판정의 최우검출부의 동작을 나타낸 도면이다. 제7a도에 나타낸 것과 같이, 2개의 더미비트 Y5k와 Y5(k+1)로 둘러싸인 4비트분의 등화신호 Y5k+1∼ Y5k+4가 변화된 경우, 제7b도에 나타낸 2치/3치판정의 레벨은, 더미비트의 위치에서는 0으로써 일정하지만, 그 외의 위치에서는 3치의 판정레벨로서 2개의 판정레벨 △ L5k.△ L5k+1/2∼△ L5k+3.△ L5k+3+1/2가 필요하게 된다. 이 때의 2개의 판정레벨 △ L5k.△ L5k+1/2∼△ L5k+3.△ L5k+3+1/2는 그 레벨이 등화신호전의 값으로 변화된다. 또 제7C도는 등화신호가 제7a도와 같이 변화되었을 때의 제4도의 샘플홀더(42)와 플립플롭(44)의 출력을 나타낸 것이다.
또 제8a도는 파샬레스폰스에 있어서의 등화 후의 부호열[4/5(0.4)와 등가]을 설명하는 도면이고, 제8b도는 파샬레스폰스클래스4에 있어서 우수열과 기수열로 분배된 후의 각각의 부호열 [8/10(0,4,4)와 등가]을 나타낸 도면이다.
또 제9a도는 버퍼로 분배했을 때의 재생신호를 설명하는 도면이고, 제9b도는 더미비트가 삽입된 재생신호에 있어서의 트레리스선도를 나타내고 있다. 이 트레리스선도에서 알수 있는 바와 같이 더미비트의 위치에서는 무조건 패스의 결합이 행하여져서 정보비트의 위치에서는 최우판정이 행하여진다.
여기서, 2치/3치판정의 최우검출부의 동작을 제9b도의 트레리스선도를 사용하여 설명하겠다. 또 이 제9b도 중에 ①∼⑥으로 나타낸 부호는 스텝부호를 나타낸 것이다.
스텝1에서는 2치판정이 행하여져서, y5k0이므로, L- 5k측에 패스결합하고, y5k가 샘플홀더(42)에 보지되어, L이 플립플롭(44)에 세트된다.
스텝2에서는 3치판정이 행하여지고, yp y5k+1 yp이므로, 패스결합이 없어서, 샘플홀더(42)와 플립플롭(44)에는 변화가 없다.
스텝3에서는 3치판정이 행해지고, yp+1/2y5k+2이므로, L+ 5k+2측에 패스결합하고, y5k+2가 샘플홀더(42)에 보지되고, H가 플립플롭(44)에 세트된다.
스텝4에서는 3치판정이 행하여지고, y5k+3yp-1/2이므로, L- 5k+3측에 패스결합하고, y5k+3이 샘플홀더(42)에 보지되고, L이 플립플롭(44)에 세트된다.
스텝5에서는 3치판정이 행해지고, yp+1/2y5k+4이므로, L+ 5k+4측에 패스결합하고, y5k+4가 샘플홀더(42)에 보지되고, H가 플립플롭(44)에 세트된다.
스텝6에서는 2치판정이 행하여지고, y5(k+1)0이므로, L- 5(k+1)측에 패스결합하고, y(5k+1)이 샘플홀더(42)에 보지되고, L이 플립플롭(44)에 세트된다.
또, 제10a∼10d도는 더미비트로 판정되었을 때의 트레리스선도이다.
트레리선도는, 더미비트 Y5k치가 정일 경우는, 다음의 더미비트 Y5(k+1)의 값이 정일 때에 제10a도에 나타낸 바와 같이 변화되고, 다음의 더미비트Y5(k+1)의 값이 부일 때에 제10b도와 같이 변화된다. 마찬가지로, 더미비트Y5k의 값이 부일 경우는 다음의 더미비트 Y5(k+1)-의 값이 정일 때에 제10c도에 나타낸 것과 같이 변화되고, 다음의 더미비트 Y5(k+1)의 값이 부일 때에 제10d도와 같이 변화된다.
본 발명에 의한 더미비트삽입회로(11)에서 생성되는 0연속의 제한부호는, 정보비트의 길이를 n비트로 하면 싱글열에서는 최단0이고 최장n의
n/(n+1) * (0,n) 부호
로 된다. 또 파샬레스폰스클래스4와 같이 등화 후의 신호를 기수열, 우수열로 분해하면, 1-D의 부호열로 되는 기록방식에 대해서는 변환되는 정보비트의 수가 n의 배수로 한정된다. 생성된 부호는, 기수열, 우수열이라도 최장 n로 0연속이제한된
2n/2(n+1) * (0,n,n) 부호
로 된다.
정보비트에는 더미비트가 삽입되어 있지않으므로 부호 중에 그대로 출력하게 되어, 재생시의 부호변환으로 비트오류가 잔파되는 일은 없다. 그리고, 더미비트동기회로(25)에 있어서 재생신호의 데이터부가 식별되고, 더미비트의 위치에 카운터가 동기된다. 재생신호는 등화분배되어서 1-D의 부호열의 병열로 변환된다. 부호열은 더미비트 1로 구획되어 있으므로 1-D의 간섭을 받지않는다.
따라서, 1-D에 등화분배된 부호열은 독립적으로 최우검출할 수 있다.
또 더미비트 1이 패스의 결합점으로 되는 것을 이용하고, 더미비트동기회로(25)의 카운터에서 출력되는 타이밍으로 최우검출이 2차판정으로 절환된다. 더미비트의 등화분배후의 신호는 노멀치(기대치, 판정치) 가 -1/2 또는 +1/2로 되므로 판정레벨이 0의 2치판정을 행함으로써, 오검출빈도가 억제된다. 더미비트 1이 패스의 시점에 해당할때는 노멀치(-1/2 또는 +1/2)로 패스메트릭이 초기화 된다.
다른 한편, 더미비트가 패스의 종점에 해당할 때는 최우상태가 검출되고, 그에 결합될 패스의 경력이 패스메모리에서 출력된다. 축차처리로는, 더미비트의 위치에서는 전부호의 최우검출결과 출력과 차부호의 패스메트릭의 초기화가 동시에 행하여진다.
더미비트 1에 의해서 패스가 결합하므로, 더미비트로 끼워진 정보비트열에 해당하는 부호마다 최우검출할 수 있다. 따라서 더미비트동기회로(25)의 동기카운터로 부터의 타이밍으로 더미비트로 끼워진 부호열을 추출하면 병렬로 최우검출을할 수 있고, 최우검출의 고속화를 도모할 수 있다. 더미비트제거회로(24)에서는, 최우검출의 출력에서 더미비트를 삭제하는 것만으로 재생된 정보비트를 얻을 수 있으므로, 종래와 같이 부호변환으로 비트오류가 전파되는 것은 없다.
다음에, 본발명의 다른 실시예에 대해서 설명하겠다.
제11도는 본발명의 제2실시예에 있어서의 자기디스크장치(102)의 구성을 나타낸 블록회로도이고, 제1실시예와 동일구성부재에는 동일 부호를 붙인다. 제11도의 자기 디스크장치(102)가 제2a도의 자기디스크장치(10)와 다른 점은, 더미비트삽입회로(11)의 전단에 스크램블러(15)가 설비되고, 더미비트제거회로(24)의 후단에 디스크램블러(27)가 설비되어 있는 점이다. 제2a도에 나타낸 실시예에서는 정보비트가 부호로서 그대로 출력하고 있으나 이 실시예에서는 정보비트의 데이터를 스크램블러(15)에 의해서 암호화하여, 더미비트제거회로(24)에서의 독출데이터를 디스크램블러(27)로 복호하고 있다.
이스크램블러(15)와 디스크램블러927)에 의해서, 의사인 입의 가능성이 적어지고, 또 클록신호의 재생이 확실하게 되므로 클로킹의 치우침이 방지된다.
제12도는 본발명의 제3실시예에 있어서의 자기디스크장치의 2치/3치판정최우검출기(23)의 구성을 나타낸 블록회로도이다. 전술의 실시예에서는 2치판정으로 패스메트릭을 재생신호로 초기화하고 있으나, 이 실시예에서는 노멀치로 초기화하도록 되어 있다. 이 때문에 제4도의 2치/3치판정최우검출기(23, 23a, 23b)의 구성에 더하여 이 실시예의 회로에서는 샘플홀드회로(42)의 전단에, 노멀치의 설정회로(51)와 노멀치와 등화신호의 셀렉터(52)가 설비되어 있고, 이 점만이 다르다.
이와같이, 패스메트릭을 노멀치로 초기화하면, 등화신호중에 포함되는 잡음을 제거할 수 있다.
제13도는 본발명의 제4실시예에 있어서의 자기디스크장치(104)의 구성을 나타낸 블록회로도이고, 이 도면에는 자기 디스크에서의 재생계의 구성만이 나타나 있다. 이 실시예의 자기디스크장치(104)가 제2a도의 자기디스크장치(10)와 다른 점을 등화기(22)와 2치/3치판정최우검출기(23)와의 사이에, 더미비트로 끼워진 부호열을 추출하는 버퍼(28)가 설비되어 있는 점과 더미비트동기회로(25)와 2치/3치판정최우검출기(23)와의 사이에, 버퍼카운터(29)가 설비되어 있는 점뿐이다.
제2a도의 실시예에서는 최우검출을 순차로 행하고 있다. 한편 이 실시예에서는 등화신호를 1-D의 심볼렬로 분리하는 분배기와, 분배기와, 더미비트로 끼워진 부호열을 추출하는 버퍼(28)에 의해서 버퍼(28)에 재생신호를 취입하고, 버퍼의 초단의 신호로 패스를 초기화하여 검색을 개시하고, 종단의 신호로 최우검출에서의 최우패스를 결정하는, 즉 병렬처리로 2치/3치판정을 행하도록 하고 있다. 그 결과, 최우검출을 고속으로 행하는 것이 가능하게 된다.
제14도는 본발명의 제5실시예를 나타낸 것이고, 자기디스크장치에 있어서의 2치/3치판정최우검출기(23)의 구성을 설명하는 도면이다. 이 실시예에서는 2치/3치판정최우검출기(23)의 2치/3치판정부(231)의 전단에 더미비트와 정보비트를 각각 격납하는 버퍼(232)가 설비되어 있고, 2치/3치판정부(231)에는 버퍼(232)의 개개의 비로에 대응하여 2치판정회로(233)와 3치판정회로(234)가 설비되어 있다. 2치판정회로(233)와 3치판정회로(234)에 있어서의 판정결과는 로직회로(235)에 입력되어서 전체의 결과가 판정되고, 검출후의 정보는 비트가 버퍼(236)에 격납된 후에 출력된다.
전술의 실시예에서는 2치/3치의 판정을 절환하여 최우검출을 행하고 있지만, 이 실시예에서는 2치판정, 3치판정의 회로가 개별로 준비되어 있어서, 2치판정, 3치판정이 일거에 검출된다. 그 결과 최우검출을 고속으로 행하는 것이 가능하게 된다.
제15도는 본발명의 제6실시예를 나타낸 것이고, 자기디스크장치에 있어서의 2치/3치판정최우검출기(23)의 구성을 설명하는 도면이다. 이 실시예에서는, 제13도에서 설명한 버퍼(28)와 버퍼카운터(29)와 2치/3치판정최우검출기(23)를 구비한 최우검출부(30)가 복수조 설비되어 있다. 이 복수조의 최우검출부(30)의 전단에 분배기(31)가 설비되어 있고, 후단에 가산기(32)가 설비되어 있다. 그리고, 분배기에는 등화신호와 더미비트동기타이밍이 입력되고, 가산기(32)에서는 검출출력이 출력된다.
제13도에서 설명한 제4실시예에서는, 부호열을 추출한 버퍼(28)의 신호를 최우검출하고 있을 뿐이다. 한편, 이 실시예에서는 버퍼(28)와 2치/3치판정최우검출기(23)를 구비한 최우검출기(30)의 조(組)를 늘려서, 병렬로 처리가 행하여진다. 그 결과 처리의 속도가 향상된다.
제16도는 본발명의 제7실시예에 있어서의 자기디스크장치(107)의 구성을 나타낸 블록회로도이다.이 실시예에서도, 제2a도와 동일한 구성부재에는 동일 부호를 붙이고, 그 설명을 생략하겠다. 이 실시예에서는 프리코더(12)의 전단에 스위치(SW)를 거쳐서 더미비트삽입회로(11)와 동기어발생회로(16)가 절환가능하게 접속되어 있는 점, 및 더미비트동기회로(25)내에 동기어검출회로(25a)와 카운터(25b)가 설비되어 있는 점이, 제2a도의 자기디스크장치(10)와 다르다.
제2a도에 나타낸 실시예에서는 갭신호에서 데이터로 절환되는 타이밍으로 더미비트동기를 꾀하고 있지만 이 실시예에서는 동기어발생회로(16)에 의해서 동기어를 부가하고, 동기어를 검출한 동기신호로 카운터(25b)를 리세트하여 더미비트동기가 행하여지도록되어 있다. 그 결과, 타이밍신호의 타이밍이 확실하게 된다.
제17도는 본발명의 제8실시예를 나타낸 것이며, 제5a도에서 설명한 패스메모리부PM의 2치/3치판정부의 다른 구성을 나타낸 블록회로도이다. 이 실시예에서는 제5a도의 회로에 더하여 쉬프트레지스터(33)가 설비되어 있는 점이 다르다. 제5a도의 실시예에서는 최우검출기로 패스메모리에 측차판정결과를 출력하고 있고, 패스메모리 중에는 더미비트를 판정한 결과까지 남아있지만, 이 실시예에서는 패스메모리에서 정보비트만을 레지스터(33)에 병렬로 로드해서, 더미비트의 제거가 행해지고 있다. 그 결과 더미비트제거회로를 작게 할 수 있어서, 고속화를 도모할 수 있다.
제18도는 본발명의 제9실시예를 나타낸 것이고, 자기디스크장치의 더미비트동기회로(25)의 다른 구성을 나타낸 블록회로도이다. 이 실시예에서는 더미비트동기회로(25)가 메모리(251), 상관기(252), 비교기(253), 어드레스오프세트기(254), 더미비트주기의 어드레스카운터(255), 및 가산기(256)로 구성되어 있다.
전술의 실시예에서는 데이터부의 앞에서 더미비트동기를 확립하고 있으나, 이 실시예에서는 데이터부를 저장하는 메모리(251)와, 더미비트의 간격마다 메모리(251)에서 부호열을 독출하고, 그 상관을 상관기(252)를 사용하여 조사하여, 상관이 강한 곳으로 더미비트위치를 확정하고, 그 후에 최우검출을 행하도록 하고 있다. 또 비교기(253)는 잡음으로 더미신호를 0으로 판정할 우려가 있으므로, 임계치를 입력시키두고, 어떤 상관이상이면 더미비트가 삽입되어 있다고 판단하는 것이다.
제19도는 본발명의 제10실시예에 있어서의 자기디스크장치(110)의 재생측의 구성을 나타낸 블록도이고, 제2a도와 같은 구성부재에는 같은 부호가 붙어 있다. 이 실시예에서는, 클록재생회로(26)의 후단에 어드레스카운터(34)가 설비되어 있고, 2치/3치판정최우검출기(23)의 내부에는 부호열퇴피부(23g)가 설비되어있다. 또 2치/3치판정최우검출기(23)는 제어회로인 마이크로프로세서(MPU)(35)에 접속되어 있다.
전술의 실시예에서는 더미비트동기회로(25)나 2치/3치판정최우검출기(23)가 하드웨어로 구성되어서 최우검출이 행해지고 있지만 이 실시예에서는 등화 후의 부호열을 퇴피시키는 부호퇴피기(23g)(메모리)에 기입되고, MPU(35)를 사용하여 소프트웨어에 의해서 최우검출처리가 행해진다.
제20도는 본발명의 제11실시예에 있어서의 자기디스크장치(111)의 재생측의 구성을 나타낸 블록도이고, 제2a도와 똑같은 구성부재에는 똑같은 부호가 붙여져 있다. 이 실시예에서는 자기디스크장치(111)의 재생측에 있어서 더미비트만을 판정하여 2치판정회로(36)와 AND회로(37)와, 0판정의 개수를 카운트하는 카운트(38)가 설비되어 있다. 여기서의 2치판정회로(36)는 신호를 0으로 반전시켜 1/4레벨로 슬라이스하여 복조하는 회로이고, 최우검출을 사용하지 않은 가장 간단한 복조방법이다.
전술의 실시예에서는, 등화신호의 오류율을 추정하고 있지 않지만, 이 실시예에서는 더미비트만 판정하는 2치판정회로(36)와 0판정의 개수를 카운트하는 카운터(38)에 의해서 등화 후의 오류율이 계측된다.
제21도는 본 발명의 제12실시예에 있어서의 자기디스크장치(112)의 재생측에 있어서 오류율의 측정회로를 부가한 다른 구성을 나타낸 블록회로도이다. 이 실시예에서는, 제20도의 실시예의 구성에서 AND회로(37)를 제거하고, 카운터(38)에 이테이블단자를 설비한 점이 다르다.
제20도의 실시예에서는 더미비트만 판정하는 2치판정회로(36)를 동작시키고 있지만, 이 실시예에서는 2치판정회로(36)가 상시 동작하고 있으며, 더미비트의 위치에서 0판정의 개수를 카운트하는 카운터(38)가 이네이블로 되어서, 등화 후의 오류율이 계측된다.
제22도는 본발명의 제13실시예를 나타낸 것이며, 자기디스크장치(113)의 재생측의 클록재생회로(26)의 위상비교부의 구성을 나타낸 클록회로도이다.
이 실시예에는 샘플홀더(261), 2치판정회로(262), 3치판정회로(263), 2치판정회로(262)와 3치판정회로(263)의 출력을 더미타이밍신호에 의해서 절환하는 셀렉터(264), 2개의 지연회로(265a, 265b), 2개의 곱셈기(266a, 266b), 및 가산기(267)로 구성되어 있다.
전술의 실시예에 있어서는, 클록재생회로에 KURT H, MUE LLER 기타에 의한 Timing Recovery in digital Synchronous Data Receivers, IEEE, Trans., Cimmunication, VOL. COM-24, No 5, P.P. 516-531, MAY 1976의 논문에서 언급된 방식을 사용하고 있지만, 이 실시예에는 데이터추정부에 2치판정회로(262)를 추가하여 더미비트에서 2치판정하고, 클록의 위상비교에 사용하여 추정치의 오류(위상오차)를 감소시키고 있다.
제23도는 본발명의 제14실시에에 있어서의 자기디스크장치(114)의 2치/3치판정부의 구성을 나타낸 블록도이다. 이 실시예에서는, 제12도에서 설명한 제3실시예의 2치/3치판정최우검출기(23, 23a, 23b)와, 제22도에서 설명한 제13실시예의 클록재생회로(26)를 조합시키고 있고, 그 때에, 2치/3치판정최우검출기(23, 23a, 23b)의 비교기(41)와 클록재생회로(26)의 2치판정회로(262)를, 하나의 2치판정회로(41)로 겸용시키고 있다.
그 결과, 회로부품의 수를 감소시킬 수 있다.
제24도a는 본발명의 제15실시예에 있어서의 자기디스크장치(115)에 등화오차를 측정하는 진폭분포검출회로(39)를 부가한 구성을 나타낸 블록회로도이고, 제24b도는 측정된 등화오차의 분포를 나타낸 도면이다. 이 실시예에서는, 시험시에 제24b도와 같이 분포하는 진폭의 분포를 계측하는 진폭분포검출회로(39)를 설비하고, 더미비트의 등화신호의 진폭분포로 등화오차를 추정하도록 하고 있다.
또 이상 설명한 실시예에서는 아날로그의 샘플홀더를 사용하여 처리하고 있으나, A/D변환기를 설비하여, 디지탈처리를 하여도 좋다.
이상 설명한 바와 같이 종래에는 8비트정보를 0연속제한이 있는 9심볼의 부호에 ROM테이블의 참조 또는 복잡한 연산을 행하여 생성하고 있었으나, 본발명에 의하면 더미비트를 정기적으로 삽입하면 되고, 부호기, 복호기의 구성이 간단하게 된다. 또 종래에는최대 4바이트를 에러전파하고 있었으나 본발명에 의하면, 더미비트간격의 에러전파로 축소된다.
따라서, 전술의 ECC의 정정단위를 종래의 바이트에서 더작게 할 수 있어서, ECC의 프레임효율을 올릴 수 있다. 또 종래에는 0연속제한의 용장성을 활용할 수 없었으나, 더미비트에서의 오판정확율을 적게함으로써 대역확대를 고려하여도 1.32FB의 부호화이득을 기대할 수 있다.
이상 설명한 바와 같이 본발명에 의하면 최우검출법을 사용하여 독출한 데이터를 복조하는 자기디스크장치에 있어서 에러전파의 축수 및 부호화이득향상을 도모할 수 있고, 또 최우검출의 병렬처리에 의해서 최우검출의 고속화가 가능하게 되어, 용이하게 전송속도를 올릴 수 있는 효과가 있다.

Claims (19)

  1. 데이터를 헤드(14)에 의해서 자기디스크(D)에 기입하고, 재생시에 상기 자기디스크(D)에서 헤드(14)를 거쳐서 독출된 재생신호를, 재생신호의 등화회로(22)를 사용하여 등화하고, 등화 후의 재생신호에 대해서 최우검출을 행하여 독출데이터를 복조하는 자기디스크장치에 있어서, 기입데이터의 데이터열에 정기적으로 더미비트로서 1을 삽입하는 더미비트삽입회로(11)와, 상기 재생신호의 등화회로(22)의 후단에 설비되고, 외부에서의 타이밍신호에 의해서 임계치레벨로 절환하고, 상기 등화후의 재생신호 중의 더미비트의 위치에서는 2치판정을 행하여 무조건 패스결합이 있다고 간주하여 패스검색하고, 이 이외의 부호열에서는 3치판정을 행하여 최우검출하는 2치/3치판정최우검출회로(23)와, 외부에서 입력되는 타이밍신호에 따라서, 상기 2치/3치 판정검출회로(23)의 출력신호로부터 더미비트를 제거하는 더미비트제거회로(24), 및 상기 재생신호의 등화회로(22)의 후단에 설비되고, 상기 등화후의 재생신호에 있어서의 더미비트의 위치에 동기하는 타이밍신호를 생성하고, 이 타이밍신호를 상기 2치/3치 판정회로를 갖는 상기 최우검출기회로(23)와 상기 더미비트제거회로(24)에 각각 출력하고, 또한 상기 출력된 타이밍신호에 기초한 상기 더미비트들에 의해 끼워진 부호열을 추출함으로서 병렬로 최우검출을 행하기 위한 더미비트동기회로(25)를 구비한 것을 특징으로 한 자기디스크장치.
  2. 제1항에 있어서, 상기 등화 후의 재생신호로부터 클록신호를 재생하는 클록재생회로(26)를 더 구비한 자기디스크장치.
  3. 제1항에 있어서, 상기 더미비트삽입회로(11)의 전단에 설비되는 데이터의 스크램블러(15), 및 재생측에 있는 상기 더미비트제거회로(24)의 후단에 설비되고, 상기 스크램블러(15)와 똑같은 키를 갖는 디스크램블러(27)를 더 구비한 자기디스크장치.
  4. 제1항에 있어서, 상기 2치/3치 판정최우검출회로(23)가 재생신호와 노멀치를 절환하는 절환회로(51)를 포함하고, 더미비트의 위치에서는 메트릭이 노멀치로 초기화하는 자기디스크장치.
  5. 제1항에 있어서, 상기 2치/3치판정최우검출회로(23)의 전단에 더미비트에서 다음의 더미비트까지 신호열을 추출하는 버퍼(28)가 설비되어 있고, 이 버퍼(28)의 초단의 신호로 최우검출에 있어서의 패스가 초기화되어 검색이 개시되고, 종단의 신호로 최우검출에 있어서의 최우패스가 결정되는 자기디스크장치.
  6. 제5항에 있어서, 상기 2치/3치판정최우검출회로(23)가 더미비트를 판정하는 2개의 2치판정회로(233)와, 더미비트로 싸인 부호역과 동수의 3치판정호로(234)를 포함하고 있고, 더미비트와 이 더미비트로 끼워진 부호열이 동시에 판정되는 자기디스크장치.
  7. 제5항에 있어서, 전단에 상기 버퍼(28)를 구비한 2치/3치판정최우검출회로(23)의 최우검출부(30)가 복수조 설비되어 있고, 이들 복수조의 최우검출부(30)의 전단에는 더미비트로 끼워진 부호열을 추출하여 각조의 버퍼(28)에 분배하는 분배기(31)가 설비되고, 상기 최우검출부(30)의 후단에는 가산기(32)가 설비되어 있고, 병렬로 최우검출이 행하여지는 자기디스크장치.
  8. 제1항에 있어서, 동기신호를 기입하기 위해서, 절환스위치(SW)를 거쳐서 상기 더미비트삽입회로(11)에 병렬로 설비된 동기어발생회로(16), 및 상기 동기신호를 검출하기 위해서 상기 더미동기회로(25)에 설비된, 동기어검출회로(25a)와 검출된 동기신호로 리세트된 더미비트동기용의 카운터를 더 구비한 자기디스크장치.
  9. 제1항에 있어서, 상기 2치/3치판정최우검출회로(23)의 패스메모리부에 정보비트 길이를 구비한 레지스터(33)가 설비되어 있고, 상기 패스메모리부에서 병렬로 판정결과가 로드되는 자기디스크장치.
  10. 제1항에 있어서, 상기 더미비트동기회로(25)가, 등화분배된 신호를 격납하는 메모리(251)와 더미비트의 간격마다 이 메모리(251)에서 독출한 데이터의 상관을 조사하는 상관기(252)를 포함하고, 가장 상관이 큰 어드레스로 더미비트의 위치의 동기가 취해지는 자기디스크장치.
  11. 제1항에 있어서, 상기 2치/3치판정최우검출회로(23)가 등화신호를 일단 격납하는 메모리와, 마이크로프로세서(350를 포함하고, 더미비트위치의 동기, 2치/3치판정최우검출이 소프트웨어로 처리되는 자기디스크장치.
  12. 제1항에 있어서, 상기 2치/3치판정최우검출회로(23)가 더미비트만을 판정하는 2치판정회로(36)와 0판정의 개수를 카운트하는 카운터(38)를 포함하여, 등화 후의 오류율이 계측되는 자기디스크장치.
  13. 제12항에 있어서, 상기 2치/3치판정최우검출회로(23)에 있는 2치판정회로(36)가 상기 동작하고 있고, 상기 카운터(38)에는 상기 더미비트동기회로(25)에서의 타이밍신호에 의해서 이네이블로 되는 단자가 설비되어 있고, 더미비트의 위치만으로 0판정의 개수가 카운트되도록 되어 있는 자기디스크장치.
  14. 제2항에 있어서, 샘플링된 등화신호로 위상동기를 행하는 상기 클록재생회로(26)에, 샘플링신호를 2치판정하는 2치판장회로(262)가 설비되어 있는 동시에, 더미비트위치에서, 이 2치판정회로(262)의 출력을 선택하는 셀렉터(264)가 설비되어 있는 자기디스크장치.
  15. 제4항 또는 제14에 있어서, 상기 2치판정회로(262)가 상기 2치/3치판정최우검출회로(23)에 설비된 2치판정회로와 겸용되는 자기디스크장치.
  16. 제1항에 있어서, 상기 재생신호의 등화회로(22)의 후단에, 등화신호의 진폭의 분포를 계측하는 진폭분포검출회로(39)가 설비되어 있고, 더미비트의 등화신호의 진폭분포로 등화오차의 추측이 행하여지는 자기디스크장치.
  17. 제1항에 있어서, 상기 재생신호의 등화회로(22)의 후단에 아날로그신호를 디지탈신호로 변환하는 A/D변환기가 설비되어 있으며, 샘플링후의 처리가 디지탈신호에 의해서 행해지는 것을 설비한 것을 특징으로 하는 자기디스크장치.
  18. 제1∼17항 중의 어느 한 항에 있어서, 2치/3치판정최우검출회로(23)가 파샬레스폰스와 조합되어 있는 자기디스크장치.
  19. 제1∼17항 중의 어느 한 항에 있어서, 2치/3치판정최우검출회로(23)가 파샬레스폰스클래스4와 조합되어 있는 자기디스크장치.
KR1019940015707A 1993-10-13 1994-06-30 최우검출법을 사용하여 독출데이타를 복조하는 자기디스크장치 KR0161710B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019940016704U KR0119458Y1 (ko) 1993-10-13 1994-07-06 활자의 고정 및 정렬수단이 구비된 고무인장용 조판대

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP5255684A JP2780612B2 (ja) 1993-10-13 1993-10-13 磁気記録再生装置
JP93-255684 1993-10-13

Publications (1)

Publication Number Publication Date
KR0161710B1 true KR0161710B1 (ko) 1998-12-15

Family

ID=17282193

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019940015707A KR0161710B1 (ko) 1993-10-13 1994-06-30 최우검출법을 사용하여 독출데이타를 복조하는 자기디스크장치
KR2019940016704U KR0119458Y1 (ko) 1993-10-13 1994-07-06 활자의 고정 및 정렬수단이 구비된 고무인장용 조판대

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR2019940016704U KR0119458Y1 (ko) 1993-10-13 1994-07-06 활자의 고정 및 정렬수단이 구비된 고무인장용 조판대

Country Status (3)

Country Link
US (1) US5774286A (ko)
JP (1) JP2780612B2 (ko)
KR (2) KR0161710B1 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5825824A (en) * 1995-10-05 1998-10-20 Silicon Image, Inc. DC-balanced and transition-controlled encoding method and apparatus
US5933463A (en) * 1995-12-22 1999-08-03 Texas Instruments Incorporated Method and circuit for calculating metrics for an analog viterbi detector
US6543024B2 (en) 1996-02-09 2003-04-01 Overland Storage, Inc. Write format for digital data storage
US6167550A (en) * 1996-02-09 2000-12-26 Overland Data, Inc. Write format for digital data storage
US5712863A (en) * 1996-02-09 1998-01-27 Overland Data Inc Randomizing encoder for digital data storage
JP3935942B2 (ja) * 1996-02-09 2007-06-27 オーバーランド ストーリッジ,インコーポレイティド デジタルデータ記憶用の符号器
US5815514A (en) * 1996-02-09 1998-09-29 Overland Data, Inc. Variable rate bit inserter for digital data storage
US5931968A (en) 1996-02-09 1999-08-03 Overland Data, Inc. Digital data recording channel
US5961658A (en) * 1997-05-23 1999-10-05 Cirrus Logic, Inc. PR4 equalization and an EPR4 remod/demod sequence detector in a sampled amplitude read channel
US6275967B1 (en) * 1997-10-22 2001-08-14 Texas Instruments Incorporated Optical disk drive using y0+y1 signal detection
US6153997A (en) * 1998-01-13 2000-11-28 Hitachi, Ltd. Disk apparatus and method of controlling disk apparatus
US6052248A (en) * 1998-01-30 2000-04-18 Cirrus Logic, Inc. Parity channel code for enhancing the operation of a remod/demod sequence detector in a d=1 sampled amplitude read channel
US6185173B1 (en) 1998-07-31 2001-02-06 Cirrus Logic, Inc. Sampled amplitude read channel employing a trellis sequence detector matched to a channel code constraint and a post processor for correcting errors in the detected binary sequence using the signal samples and an error syndrome
US6597526B1 (en) 1998-08-14 2003-07-22 Overland Storage, Inc. Magnetic tape drive apparatus including a variable rate encoder
US6185175B1 (en) 1998-12-02 2001-02-06 Cirrus Logic, Inc. Sampled amplitude read channel employing noise whitening in a remod/demod sequence detector
US6513141B1 (en) * 1999-05-07 2003-01-28 Cirrus Logic Inc. Sampled amplitude read channel employing a trellis sequence detector and a post processor for generating error metrics used to correct errors made by the trellis sequence detector
JP2001332035A (ja) * 2000-05-19 2001-11-30 Hitachi Ltd データ同期信号検出装置、及びこれを用いた信号処理装置、並びにこれらを備えた情報記録再生装置、並びにデータ同期信号検出方法とこの方法に使用される情報記録媒体
US7397398B2 (en) * 2006-05-09 2008-07-08 Seagate Technology Llc Modulation bit added to worst case codeword

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4161719A (en) * 1977-10-04 1979-07-17 Ncr Corporation System for controlling synchronization in a digital communication system
JPS57155857A (en) * 1981-03-23 1982-09-27 Kokusai Denshin Denwa Co Ltd <Kdd> Maximum likelihood method and apparatus for error
CA1186763A (en) * 1981-04-20 1985-05-07 Masami Kato Consecutive identical digit suppression system in a digital communication system
US4504872A (en) * 1983-02-08 1985-03-12 Ampex Corporation Digital maximum likelihood detector for class IV partial response
JPS6490621A (en) * 1987-09-30 1989-04-07 Nec Corp Decoder
DE3923165A1 (de) * 1988-07-15 1990-01-18 Hitachi Ltd Magnetplattenvorrichtung

Also Published As

Publication number Publication date
JPH07111047A (ja) 1995-04-25
KR0119458Y1 (ko) 1998-07-01
US5774286A (en) 1998-06-30
KR960000805U (ko) 1996-01-17
JP2780612B2 (ja) 1998-07-30

Similar Documents

Publication Publication Date Title
KR0161710B1 (ko) 최우검출법을 사용하여 독출데이타를 복조하는 자기디스크장치
KR100753966B1 (ko) 연속 최소 런 길이 제한이 있는 변조/복조 장치 및 방법
US5774470A (en) Digital signal processor, error detection method, and recording medium reproducer
JP3760961B2 (ja) 変調装置および変調方法、復調装置および復調方法、並びに記録媒体
US5881071A (en) Digital write-and-read method and signal processing apparatus
KR19980031990A (ko) 고밀도 데이터의 기록/재생을 위한 부호화/복호화 방법 및 그에 따른 장치
US7039141B2 (en) Data synchronization detection device, information recording device, information reproduction device, information recording format, signal processing device, information recording and reproducing device, and information recording medium
US7136440B2 (en) Timing recovery for data sampling of a detector
US6850573B1 (en) Coding apparatus and method, decoding apparatus and method, and recording medium
US6347390B1 (en) Data encoding method and device, data decoding method and device, and data supply medium
KR100586871B1 (ko) 부분 응답 최대 가능성(피.알.엠.엘.) 비트 검출기를 위한진폭 레벨의 발생
US3629823A (en) Information-handling system having error correction capabilities
JP4032329B2 (ja) 変調装置および方法、並びに記録媒体
KR100450782B1 (ko) 고밀도 데이타 저장기기를 위한 피알엠엘 코드의 부호화 및복호화 방법
KR19980031982A (ko) 데이타 저장기기의 prml 코드 생성방법
JP3716421B2 (ja) 復調装置および復調方法
JP3760966B2 (ja) 変調装置および方法、並びに記録媒体
US5548284A (en) Information recording and/or reproduction apparatus
KR100463560B1 (ko) 비대칭 채널 데이터 검출 보상 장치
EP0772303B1 (en) Viterbi detector with path-memory of reduced size
JP2002025201A (ja) 記録再生装置
JP4479855B2 (ja) 変調装置、変調方法、記録媒体
KR100218018B1 (ko) 광디스크 재생장치
KR100290867B1 (ko) 디지털데이터기록/재생시스템의아이디코드보정장치및방법
JP4919121B2 (ja) 変調装置、変調方法、および記録媒体

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080825

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee