KR0143058B1 - 전전자 교환기용 서브 하이웨이 감시장치 - Google Patents

전전자 교환기용 서브 하이웨이 감시장치

Info

Publication number
KR0143058B1
KR0143058B1 KR1019920023111A KR920023111A KR0143058B1 KR 0143058 B1 KR0143058 B1 KR 0143058B1 KR 1019920023111 A KR1019920023111 A KR 1019920023111A KR 920023111 A KR920023111 A KR 920023111A KR 0143058 B1 KR0143058 B1 KR 0143058B1
Authority
KR
South Korea
Prior art keywords
sub
highway
data
subscriber
unit
Prior art date
Application number
KR1019920023111A
Other languages
English (en)
Other versions
KR940017644A (ko
Inventor
박동원
Original Assignee
정장호
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 엘지정보통신주식회사 filed Critical 정장호
Priority to KR1019920023111A priority Critical patent/KR0143058B1/ko
Publication of KR940017644A publication Critical patent/KR940017644A/ko
Application granted granted Critical
Publication of KR0143058B1 publication Critical patent/KR0143058B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Interface Circuits In Exchanges (AREA)

Abstract

본 발명은 전전자 교환기용 서브 하이웨이 감시장치에 관한 것으로, PC를 서브 하이웨이 모니터 어셈블리(SHBA)에 정합하고, PC 인터페이스부를 통하여 PC 모니터에 디스플레이되는 내용중 하나의 경로를 선택하여 원하는 음성데이타를 가입자 칩을 통하여 들을 수 있게 한 것으로 교환기의 셋트-업시 테스트하고자 하는 블럭 및 상호간의 인터페이스시 발생하는 문제점을 손쉽게 발견하여 가입자 칩을 통하여 전송되는 음성데이타 처리의 이상 여부를 확인할 수 있는 전전자 교환기용 서브 하이웨이 감시장치를 제공한다.

Description

전전자 교환기용 서브 하이웨이 감시장치
제1도는 본 발명에 의한 전전자교환기용 서브 하이웨이 감시장치의 블럭구성도.
제2도는 제1도에 도시된 PC 인터페이스부의 상세도.
제3도는 제1도에 도시된 병/직렬 변환부의 상세도.
제4도는 제1도에 도시된 시크엔스부의 상세도.
제5도는 제1도에 도시된 스위치부의 상세도.
제6도는 제1도에 도시된 SHW 인터레이스부의 상세도.
제7도는 제1도에 도시된 가입자 회로부의 상세도.
*도면의 주요부분에 대한 부호의 설명
10:PC 인터페이스부 20:시크엔스부
30:병/직렬 변환부 40:SHW 인터페이스부
50:스위치부 60:가입자 회로부
본 발명은 전전자 교환기에서 가입자측으로 전송되는 음성데이타의 감시에 관한 것으로, 특히 PC를 이용하여 특정의 서브 하이웨이(Sub High Way) 케이블을 태핑하여 케이블을 통하여 입력되는 PCM 데이타를 감시하기 위한 전전자교환기용 서브 하이웨이 감시장치에 관한 것이다.
하이웨이(Highway)란 시분할방식의 전전자교환기에서 다중화된 음성데이타를 운반하는 공동의 통신로로서, 본 발명에서는 PCM(펄스부호변조) 하이웨이를 통한 음성데이타의 전송을 감시하는 것으로, 전송되는 음성데이타의 처리여부를 특정의 서브 하이웨이(Sub Highway)를 태핑하여 감시하는 것을 이해한다.
또한 본 발명의 전전자 교환기용 서브 하이웨이 감시장치는 서브 하이웨이를 태핑하여 감시하기 위한 장치이므로 서브 하이웨이 모니터 보드 어셈블리(Sub Highway Montor Board Assenbly:SHBA)라고 칭하기도 한다.
본 발명의 목적은 PC를 서브 하이웨이 모니터 보드 어셈블리(SHBA)에 정합하고 PC 인터페이스부를 통하여 PC 모니터에 디스플레이되는 내용중 사용자가 특정의 경로를 선택하여 원하는 음성데이타를 가입자칩을 통하여 들을수 있게하며 교환기의 셋트-업(set up)시 테스트하고자 하는 블럭 및 상호간의 인터페이스시 발생하는 문제점을 손쉽게 발견하여 가입자칩을 통하여 전송되는 음성데이타 처리의 이상여부를 확인할 수 있는 전전자교환기용 서브 하이웨이 감시장치를 제공하는데 있다.
이러한 목적을 달성하기 위하여 본 발명은 전전자교환기의 서브 하이웨이 감시장치에 있어서, PC와 정합하여 상기 서브 하이웨이 감시장치을 동작시키기 위한 각종 데이타를 공급하는 PC 인터페이스부, PC로 부터 입력된 쓰기 데이타를 공급받아 나열하고 가입자 칩 인에이블 신호()를 발생하는 시크엔스부, PC로부터 입력된 소정비트의 병렬데이타를 직렬데이타로 변환하는 병/직렬 변환부, 서브 하이웨이와 정합하여 각종 클럭 및 음성데이타를 주고 받기 위한 SHW 인터페이스부, 사용자가 원하는 하이웨이상의 경로가 연결되도록 스위칭하며 음성데이타의 흐름을 제어하기위한 스위치부, PC에서 라이트하는 필터계수로 적절히 필터링을하고 원하는 타임슬롯을 발생하여 스위치부에서 선택된 경로를 통하여 통화하도록 하는 가입자 회로부를 구비하는 것을 특징으로 하는 전전자교환기용 서브 하이웨이 감시장치를 제공한다.
이하 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명하기로한다.
제1도는 본 발명에 의한 서브 하이웨이 감시장치의 블럭구성도로서, PC와 정합하여 PC에서 프로그램을 실행시킴에 따라 서브 하이웨이 감시장치(SHBA)를 동작시키도록 PC로 부터 해당 데이타를 받아들이기 위한 PC 인터페이스부(10), PC인터페이스부(10)로 부터의 데이타를 라이트하고 클럭(CLK)이 진행됨에 따라 송,수신 가입자측으로 칩 인에이블신호()를 발생하는 시크엔스부(20), PC로부터 입력된 8비트 병렬데이타를 직렬데이타로 변환하기위한 병/직렬 변환부(30), 서브 하이웨이(SHW)로 부터 각종 클럭 및 음성데이타를 주고 받는 SHW 인터페이스부(40), PC 인터페이스부(10)로 부터 제어 데이타를 수신하여 소정의 경로를 선택하기위한 스위칭 동작을하는 스위치부(50), 시크엔스부(20)로 부터 의 칩 인에이블신호()와 병/직렬 변환부(30)로 부터의 직렬 데이타, SHW 인터페이스부(40)로 부터 클럭(CLK) 및 프레임동기신호(FS)를 수신하고 스위치부(50)로부터 사용자가 원하는 적적한 경로가 연결되도록 스위칭하여 음성데이타의 흐름을 제어하는 가입자 회로부(60)를 구비한다.
제1도에 의한 구성을 참조하여 본 발명에 의한 전전자 교환기용 서브 하이웨이 감시장치를 설명한다. 서브 하이웨이 감시장치는 예를 들어, 블럭(a)와 블럭(b)사이에 제1도에 따른 서브 하이웨이 감시장치를 접속하고 서브 하이웨이 케이블을 태핑하여 가입자 칩으로 전송되는 음성데이타를 감시하게 된다. 소정의 서브 하이웨이에서 가입자 회로부(60)로 클럭신호(CLK) 및 프레임 동기신호(FS)를 공급하고 서브 하이웨이 감시장치는 각 서브 하이웨이에 대한 송,수신신호(Tx, Rx)를 받아들인다. 각각의 서브 하이웨이에서 관련된 데이타들은 스위치부(50)로 전달되고, PC에서 프로그램되어 있는 가입자회로의 초기화 데이타 및 각종 필터 구현을 위한 필터계수들은 PC인터페이스부(10)를 통하여 가입자회로부(60)에 라이트되며, 사용자가 원하는 경로를 통한 음성데이타의 선택은 PC 인터페이스부(10)로 부터 발생하는 제외 데이타에 따라 스위칭된 특정의 서브 하이웨이의 경로가 연결되도록 스위칭함으로써 선택된다.
서브 하이웨이 감시장치에서 예를 들어 블럭(a)와 블럭(b)사이의 서브 하이웨이 케이블(Sub Highway Cable)을 모니터링 할 수 있는 방법은 블럭(a)로 부터 발생하는 데이타가 블럭(b)로 전송되기전에 전송통로 중간에서 가로채어 모니터링하는 방법(1), 방법(1)에서 모니터링한 음성데이타에 이상이 없는것으로 판단되면 블럭(b)를 거쳐 다시 블럭(a)로 전송되는 경로를 차단하고 중간 지점에서 모니터링하는 방법(2), 블럭(a)에서 발생하는 음서어데이타를 차단하고 서브 하이웨이 감시장치가 방법(1)에서 모니터링한 지점에서 블럭(b)로 음성데이타를 전송하여 블럭(b)에서 다시 방법(2)에서 모니터링한 지점을 통하여 서브 하이웨이 감시장치로 되돌아 오게 함으로써 모니터링하는 방법(3)을 사용할수 있다.
이하, 제1도의 구성에 따른 전전자 교환기용 서브 하이웨이 감시장치의 각 구성블럭의 기능을 설명하기로 한다.
제2도는 제2도에 도시된 PC 인터페이스부(10)의 상세도이다.
PC 인터페이스부(10)는 비교기(11,12)와 OR-게이트(13) 및 버퍼(14)로 구성된다. 비교기(11)는 PC로 부터 지정된 어드레스(SA8∼SA15)를 데이타 입력(P0∼P7)으로 하고, 서브 하이웨이 감시장치의 보드 ID(Board ID)를 데이타 입력(Q0∼Q7)으로 하며, PC로 부터의 IOW(Input Putput Write)신호를 인에이블신호(en)단으로 인가한다. 비교기(11)는 PC에서 지정된 어드레스입력(P0∼P7)과 서브 하이웨이 감시장치의 보드 ID 입력(Q0∼Q7)을 비교하여 입력(P0∼P7)와 입력(Q0∼Q7)가 일치할때 이를 OR-게이트(13)의 한쪽입력으로 발생한다. 비교기(12)는 PC로부터 지정된 어드레스번지(SA3∼SA7)를 입력(P0∼P7)으로 하고 서브 하이웨이 감시장치의 보드 ID를 입력(Q0∼Q7)으로 하며, PC로부터의 IOW 신호를 인에이블신호(en)로 인가한다. 비교기(12)는 입력(P0∼P7)과 입력(Q0∼Q7)을 비교하여 PC에서 지정된 어드레스와 감시장치의 보드 ID가 일치할때의 데이타(P=Q)를 OR-게이트(13)의 다른 한쪽입력으로 한다. OR-게이트(13)는 비교기(11)로부터 발생한 출력과 비교기(12)로 부터 발생한 출력을 논리합한다.
논리합한 출력은 버퍼(14)의 인에이블단(en)에 인가되면 동시에 서브 하이웨이 감시장치에 쓰기신호(WR)로 전송된다. 버퍼(14)는 PC로부터 지정된 번지의(0:7)의 데이타 입력(SDФ∼SD7)을 버퍼입력(A1:A8)으로 하고, (B1:B8)단을 통하여 서브 하이웨이 감시장치로 8비트의 병렬데이타(DФ∼D7)로 인가된다.
제3도는 제2도에 도시된 병/직렬 변환부(30)의 상세도이다. PC 인터페이스부(10)의 버퍼(14)에서 인가되는 8비트 병렬데이타(D(0:7))가 병/직렬 변환회로(32)의 데이타입력(A∼H)으로 되며, PC 인터페이스부(10)로 부터의 쓰기신호(WR)와 PC로 부터의 지정 어드레스(SAФ)를 OR-게이트(31)에서 논리합하여 그 출력을 병/직렬 변환회로(32)의 쉬프트로드(SH/LD)단에 인가한다.
제4도는 제1도에 도시된 시크엔스부(20)의 상세도이다.
PC 인터페이스부(10)로 부터의 쓰기신호(WR)를 입력으로하여 송,수신가입자 칩 측으로 칩인에이블()신호를 발생하는 P-ROM(21)과, P-ROM(21)에서 출력되는 데이타(O0∼O7)를 래차하고 이를 다시 P-ROM(21)의 입력으로 하는 D플립플롭(22)을 구비한다.
제5도는 제1도에 도시된 스위치부(50)의 구성도이다. 스위치부(50)는 PC로 부터의 지정어드레스(SAФ)와 쓰기신호(WR)를 논리합하여 이를 클럭으로 하고 PC 인터페이스부(10)로 부터의 8비트 병렬데이타를 데이타 입력(O0∼O7)으로 하여 이를 래치시키는 래치회로(51)를 구비하고 이 래치회로(51)는 송, 수신 가입자 칩을 선택하는 C-Sel 신호, 송신 서브 하이웨이를 선택하기 위한 C-Txsel 신호, 수신 서브 하이웨이를 선택하기 위한 C-Rxsel 신호, 송신 또는 수신 서브 하이웨이의 선택을 제어하는 C-SHSelФ, C-SHel 신호를 출력한다. 래치회로(51)로 부터의 송,수신 서브 하이웨이 선택제어 신호(C-SHelФ, C-SHSel)신호를 셀럭터 단(A,B) 입력으로 하고 각 서브 하이웨이의 케이블을 통하여 입력되는 송신신호(TxФ∼Tx3) 및 수신신호(RxФ∼Rx3)를 입력으로 하여 멀티플렉싱한 결과 소정의 송신신호(Txn) 및 소정의 수신신호(Rxn)를 발생하여 소정의 송,수신 서브 하이웨이를 선택하는 멀티플렉서(52), 멀티플렉서(52)에서 인가되는 소정의 송신신호(Txn) 및 소정의 수신신호(Rxn)를 입력으로 하고 래치회로(51)로 부터의 송신 서브 하이웨이 선택신호(C-Txsel) 및 수신 서브 하이웨이 선택신호(C-Rxsel)의 제어에 따라 적절한 로직의 배합으로 스위칭하여 가입자 회로부(6)와 소정의 서브 하이웨이신호(STx,SRx)를 송, 수신하는 스위칭로직(53), 스위칭된 송, 수신신호(Tx,Rx)를 전달받고 송, 수신 서브 하이웨이 선택 제어신호(C-SHsel Ф, C-SHsel)를 인가받아 소정의 프로그래밍된 로직에 의하여 각각의 송신 서브 하이웨이 신호(TxФ∼Tx3) 및 수신 서브 하이웨이 신호(RxФ∼Rx3)를 발생하는 PAL로직(54)을 구비한다.
제6도는 제1도에 도시된 서브 하이웨이 인터페이스부(40)의 상세도이다. 서브 하이웨이(SHW)로 부터 클럭(CLK), 프레임 동기신호(FS) 및 송신신호(TxФ∼Tx3)를 입력으로 하여 클럭(CLK), 프레임 동기신호(FS), 송신신호(TxФ∼Tx3)를 그대로 발생하는 라인리시버(41), 라인 리시버(41)에서 발생한 신호들을 서브 하이웨이 케이블로 재전송하기 위한 라인 드라이버(42), 서브 하이웨이(SHW)로 부터의 수신신호(RxФ∼Rx3), 클럭(CLK) 및 프레임 동기신호(FS)를 수신하여 라인 드라이버(4)측으로 발생하기 위한 라인리시버(43), 라인리시버(43)로 부터의 신호를 다시 서브 하이웨이(SHW) 측으로 송신하기 위한 라인드라이버(44)를 구비한다.
제7도는 제1도에 따른 가입자회로부(60)의 상세도이다. 서브 하이웨이로 부터의 클럭(CLK)과 프레임 동기신호(FS)를 입력으로하고 병/직렬 변환부(30)로부터의 직렬 데이타(Data)를 데이타 입력(Dio)으로 하고 시크엔스 회로부(20)로 부터 발생하는 칩 인에이블 신호()를 입력으로 하여 송신가입자 회로(61) 또는 수신가입자 회로(62)를 선택하고 선택된 가입자 회로는 가입자측으로 팁신호(Tip) 및 링신호(Ring)를 발생하고 스위치부(50)와 선택된 송신 서브 하이웨이 또는 수신 서브 하이웨이 신호를 송,수신한다.

Claims (7)

  1. 전전자 교환기의 서브 하이웨이 감시장치에 있어서, PC와 정합하여 상기 서브 하이웨이 감시장치을 동작시키기 위한 각종 데이타를 공급하는 PC 인터페이스부(10), PC로 부터 입력된 쓰기 데이타를 공급받아 나열하고 가입자 칩 인에이블 신호()를 발생하는 시크엔스부(20), PC로부터 입력된 소정비트의 병렬데이타를 직렬데이타로 변환하는 병/직렬 변환부(30), 서브 하이웨이(SHW)와 정합하여 각종 클럭 및 음성데이타를 주고 받기 위한 SHW 인터페이스부(40), 사용자가 원하는 하이웨이상의 경로가 연결되도록 스위칭하며 음성데이타의 흐름을 제어하기위한 스위치부(50), PC에서 라이트하는 필터계수로 적절히 필터링하고 원하는 타임슬롯을 발생하여 스위치부에서 선택된 경로를 통하여 통화하도록 하는 가입자 회로부(60)를 구비하는 것을 특징으로 하는 전전자교환기용 서브 하이웨이 감시장치.
  2. 제1항에 있어서, 상기 PC 인터페이스부(10)는 PC에서 지정된 어드레스입력(P0∼P7)과 서브 하이웨이 감시장치의 보드 ID입력(Q0∼Q7)를 비교하는 비교기(11,12), 상기 비교기(11,12)의 앱력(P0∼P7)과 입력(Q0∼Q7)을 비교하여 일치하는 데이타일 경우 상기 비교기(11,12)의 출력을 논리합하는 논리게이트(13), PC로 부터의 데이타 입력(SDФ∼SD7)을 버퍼입력(A1∼A8)으로 하여 서브 하이웨이 감시장치로 8비트 병렬데이타(DФ∼D7)를 인가하는 버퍼(14)를 구비하는 것을 특징으로 하는 전전자교환기용 서브 하이웨이 감시장치.
  3. 제1항에 있어서, 상기 시크엔스부(20)는 PC로부터의 쓰기신호(WR)를 입력으로 하여 송, 수신 가입자 칩 측으로 칩 인에이블() 신호를 발생하는 P-ROM(21), P-ROM(21)으로 부터의 출력을 데이타 입력으로 하여 래치한 다음 P-ROM(21)의 입력으로 재전송하는 D플립플롭(22)을 구비하는 것을 특징으로 하는 전전자 교환기용 서브 하이웨이 감시장치.
  4. 제1항에 있어서, 상기 병/직렬 변환부(30)는 PC 인터페이스(10)로 부터의 병렬데이타를 데이타 입력(A∼H)으로 하고, PC 인터페이스부(10)로 부터의 쓰기신호(WR)와 지정어드레스(SAФ)를 논리합한 출력을 쉬프트/로드(SH/LD)단 입력으로 하여 가입자회로부(60)로 직렬 데이타를 출력하는 것을 특징으로 하는 전전자 교환기용 서브 하이웨이 감시장치.
  5. 제1항에 있어서, 상기 서브 하이웨이 인터페이스부(40)는 서브 하이웨이(SHW)로 부터의 각종 신호를 수신하는 라인 리시버(41,43), 상기 라인 리시버(41,43)로 부터의 신호를 서브 하이웨이 케이블로 재전송하기 위한 라인 드라이버(42,44)를 구비하는 것을 특징으로 하는 전전자 교환기용 서브 하이웨이 감시장치.
  6. 제1항에 있어서, 상기 스위치부(50)는 PC로 부터 입력된 지정어드레스(SAФ)와 쓰기신호(WR)를 논리합하여 이를 클럭입력으로 하고 PC로 부터 입력된 8비트 병렬데이타를 입력(D0∼D7)으로 하여 이를 래치시키는 래치회로(51), 래치회로(51)로 부터 발생하는 송, 수신 서브 하이웨이 선택제어신호(C-SHSelФ, C-SHSel)를 셀렉터단(A,B)으로 인가받고 각 서브 하이웨이 케이블을 통하여 입력되는 송,수신 신호(TxФ∼Tx3, RxФ∼Rx3)중 소정의 송,수신 신호(Txn,Rxn)를 선택하는 멀티플렉서(52), 멀티플렉서(52)로 부터 출력되는 소정의 송,수신 신호(Txn,Rxn)를 입력으로 하고 상기 래치회로(51)로 부터의 송, 수신 서브 하이웨이 선택제어신(C-SHSelФ, C-SHSel)에 따라 선택된 소정의 송,수신 서브 하이웨이 신호(STx,SRx)를 가입자회로부(60)로 발생하는 스위칭 로직(53), 상기 스위칭로직(53)에서 스위칭된 송,수신 신호(Tx,Rx)를 소정의 프로그래밍된 로직에 따라 각 서브 하이웨이 케이블을 통하여 입력되는 송,수신 신호(TxФ∼Rx3, RxФ∼Rx3)로 출력하는 PAL로직(54)을 구비하는 것을 특징으로 하는 전전자 교환기용 서브 하이웨이 감시장치.
  7. 제1항에 있어서, 상기 가입자회로부(60)는 서브 하이웨이로 부터의 클럭(CLK)과 프레임 동기신호(FS)를 입력으로 하고, 병/직렬 변환부(30)로 부터의 직렬 데이타(Data)를 데이타 입력(Dio)으로 하며, 시크엔스 회로부(20)로 부터의 칩 인에이블 신호()를 입력으로 하여 송신 서브 하이웨이신호(STx) 또는 수신서브 하이웨이신호 송수신하는 송신가입자(61)와 신가입자회로(62)를 구비하는 것을 특징으로 하는 전전자 교환기용 서브 하이웨이 감시장치.
KR1019920023111A 1992-12-02 1992-12-02 전전자 교환기용 서브 하이웨이 감시장치 KR0143058B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920023111A KR0143058B1 (ko) 1992-12-02 1992-12-02 전전자 교환기용 서브 하이웨이 감시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920023111A KR0143058B1 (ko) 1992-12-02 1992-12-02 전전자 교환기용 서브 하이웨이 감시장치

Publications (2)

Publication Number Publication Date
KR940017644A KR940017644A (ko) 1994-07-27
KR0143058B1 true KR0143058B1 (ko) 1998-08-17

Family

ID=19344567

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920023111A KR0143058B1 (ko) 1992-12-02 1992-12-02 전전자 교환기용 서브 하이웨이 감시장치

Country Status (1)

Country Link
KR (1) KR0143058B1 (ko)

Also Published As

Publication number Publication date
KR940017644A (ko) 1994-07-27

Similar Documents

Publication Publication Date Title
KR0143058B1 (ko) 전전자 교환기용 서브 하이웨이 감시장치
CA2095514C (en) Digital switching system interconnecting buses with incompatible protocols
JPS6059841A (ja) 通信速度可変端末
KR0140304B1 (ko) 프로토콜 분석기 정합장치
JP2001230837A (ja) 電話端末装置
KR100242304B1 (ko) 종합정보통신망의 데이타 전송장치 및 방법
KR100304454B1 (ko) 키폰 시스템의 피씨엠 하이웨이를 이용한 데이터 송수신 장치
US4107468A (en) Digital train processing device
US5881273A (en) Clock signal generation apparatus for use in an access subsystem processor
JP2870158B2 (ja) ディジタル式電子ボタン電話装置
KR910006678B1 (ko) 데이타 통신용 인터페이스회로
KR970001295Y1 (ko) 전전자교환기의 주변기기 인터페이스장치
KR890001203B1 (ko) 송신과 수신간의 클럭지연에 따른 데이터 정합회로
KR920005136B1 (ko) Cept 중계선 정합 보드 어셈블리
KR100428682B1 (ko) 키폰 시스템의 링크 장치
KR100279159B1 (ko) 교환장치에서회의통화장치의루프백테스트장치
KR100529280B1 (ko) 분산 스위칭 방식의 회선제어기 및 이를 채택한 디지털지령 시스템
KR960013266B1 (ko) 모뎀 접속 가능한 데이타통신장치 및 방법
KR100560567B1 (ko) 국설교환기내의 가입자정합블록 및 그 제어방법
KR200240053Y1 (ko) 전송장비의멀티링신호를위한링펄스발생장치
KR0122879Y1 (ko) 캐스케이드에서의 직렬데이타 송수신 장치
KR19980050787A (ko) 디지털트렁크에서 상위 데이터 링크 제어 채널 선택 회로
KR100194420B1 (ko) 키폰시스템에서 펄스방식의 디지털 트렁크 제어방법
KR0147271B1 (ko) 사설교환기의 음성신호 변환장치
JP2906823B2 (ja) 光加入者伝送システム及び加入者時分割双方向通信システム

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050330

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee