KR0139432Y1 - Phase locked loop stabilizing circuit for music video player - Google Patents

Phase locked loop stabilizing circuit for music video player Download PDF

Info

Publication number
KR0139432Y1
KR0139432Y1 KR2019950019597U KR19950019597U KR0139432Y1 KR 0139432 Y1 KR0139432 Y1 KR 0139432Y1 KR 2019950019597 U KR2019950019597 U KR 2019950019597U KR 19950019597 U KR19950019597 U KR 19950019597U KR 0139432 Y1 KR0139432 Y1 KR 0139432Y1
Authority
KR
South Korea
Prior art keywords
pitch
pll circuit
adjustment
level
signal
Prior art date
Application number
KR2019950019597U
Other languages
Korean (ko)
Other versions
KR970007072U (en
Inventor
김관준
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR2019950019597U priority Critical patent/KR0139432Y1/en
Publication of KR970007072U publication Critical patent/KR970007072U/en
Application granted granted Critical
Publication of KR0139432Y1 publication Critical patent/KR0139432Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • G11B20/1024Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein a phase-locked loop [PLL] is used
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 고안은 영상가요시스템의 위상동기루프 안정화제어장치에 관한 것으로, 제어수단(20)에서 PLL회로(10)에 인가되는 피치가변에 의한 음정레벨의 조정명령이 지연루프(22)를 경유하여 대략 50회의 피치가변조정명령의 지연시간을 갖고서 인가되도록 하여, 마이컴(20)으로부터 다수회의 명령이 제공되어도 마이컴(20)에 설계된 지연루프(22)에 의해 PLL회로(10)에 대한 안정화가 확보된 상태에서 위상동기작용이 실행되도록 한 것이다.The present invention relates to a phase-locked loop stabilization control device of an image flexible system, wherein a control command for adjusting the pitch level by the variable pitch applied from the control means 20 to the PLL circuit 10 is approximately via the delay loop 22. The delay loop 22 designed in the microcomputer 20 ensures stabilization of the PLL circuit 10 even when a plurality of commands are provided from the microcomputer 20 by applying the delay time of the 50 pitch variable adjustment commands. In this state, phase synchronization is executed.

Description

영상가요시스템의 위상동기루프 안정화제어장치Phase Synchronous Loop Stabilization Control System of Image Flexible System

제1도는 본 고안에 따른 영상가요시스템의 위상동기루프 안정화제어장치를 설명하는 블럭구성도.1 is a block diagram illustrating a phase locked loop stabilization control apparatus for an image flexible system according to the present invention.

제2도는 본 고안에 따른 영상가요시스템의 위상동기루프 안정화제어장치의 동작을 설명하는 플로우차트이다.2 is a flowchart illustrating the operation of the phase-locked loop stabilization control apparatus of the image flexible system according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : PLL회로부 12 : 디지탈신호처리부(카운터)10: PLL circuit section 12: digital signal processing section (counter)

14 : 위상동기검출부 16 : 저역통과필터14 phase synchronization detector 16 low pass filter

18 : 전압제어발진부 20 : 마이컴18: voltage controlled oscillator 20: microcomputer

22 : 지연루프22: delay loop

본 고안은 영상가요시스템의 위상동기루프 안정화제어장치에 관한 것으로, 보다 상세하게는 영상가요의 재생이 가능한 영상가요시스템에서 재생신호의 음정레벨(즉, 피치조정에 의한 음정가변레벨)을 조정하기 위한 명령이 투입되는 경우 마이컴의 제어하에 그 피치가변 음정레벨조정의 신호가 소정 시간 지연된 상태로 그 피치가변 음정레벨의 조정을 위한 위상동기루프(phase locked loop;PLL)에 인가되어 위상동기가 안정화된 상태에서 음정레벨조정에 의한 음정제어가 수행되도록 하기 위한 영상가요시스템의 위상 동기루프 안전화제어장치에 관한 것이다.The present invention relates to a phase-locked loop stabilization control device of an image flexible system, and more particularly, to adjust a pitch level (ie, a pitch variable level by adjusting a pitch) of a playback signal in an image flexible system capable of reproducing an image flexible system. When a command is inputted, under the control of the microcomputer, the pitch-variable pitch level adjustment signal is applied to a phase locked loop (PLL) for adjusting the pitch-variable pitch level with a delayed time. A phase locked loop safety control apparatus for an image flexible system for performing pitch control by adjusting a pitch level in a closed state.

현재, 대용량의 정보가 기록되는 디스크형 정보기록매체에 영상과 자막테이터를 기록하여 영상가요의 재생이 가능하도록 된 영상가요시스템이 제안된 상태인 바, 그러한 영상가요시스템에는 디스크형 정보기록매체에서 재생되는 영상과 반주음을 추종하여 재생되는 자막데이터를 참조하여 마이크를 통해 음성을 입력하게 되면 영상가요의 연습이 가능하게 된다.Currently, a video flexible system has been proposed in which video and subtitle data can be recorded on a disc-shaped information recording medium on which a large amount of information is recorded. When the voice is input through the microphone with reference to the played video and the accompaniment sound, the video song can be practiced.

그러한 영상가요시스템에는 영상가요를 연습하는 연습자의 음정과 속도의 조정이 필요하게 되고, 그에 따라 통상적으로 그 영상가요시스템는 음정과 속도의 조정을 위한 수단이 설계된다. 여기서, 그 영상가요시스템에서 속도의 조정을 실행하기 위한 수단으로서는 PLL방식에 의해 피치조정을 위한 음정레벨을 조정하여 영상가요의 음정(즉, 피치가변레벨)을 조정하는 소위 '디지탈 PLL회로' 가 채용된다.Such an image flexible system requires adjustment of the pitch and speed of the practitioner practicing the image flexible, and accordingly, the image flexible system is usually designed to adjust the pitch and speed. Here, the so-called 'digital PLL circuit' which adjusts the pitch of the video flexible (i.e., the pitch variable level) by adjusting the pitch level for the pitch adjustment by the PLL method is used as a means for performing the speed adjustment in the video flexible system. Are employed.

그런데, 그러한 디지탈 PLL회로에서는 마이컴에 의한 제어수단에서 외부적인 피치가변 음정레벨의 조정을 위한 신호가 투입되는 경우 그 제어 수단에서 PLL회로에 인가되는 피치가변 음정레벨의 조정을 위한 제어신호가 단시간내에 다수회에 걸쳐 제공되고, 그 때문에 PLL회로의 안정화가 확보되지 않은 상태에서 명령의 실행을 추종하게 되면 PLL회로의 폭주현상등에 의해 전체적인 영상가요의 재생에 관한 동기가 불안정하게 된다.By the way, in such a digital PLL circuit, when a signal for adjusting an external pitch variable pitch level is input from a control means by a microcomputer, a control signal for adjusting the pitch variable pitch level applied to the PLL circuit is controlled within a short time. If a plurality of times are provided, and the execution of the instruction is followed while the PLL circuit is not stabilized, the synchronization with respect to the reproduction of the entire video flexible becomes unstable due to the congestion of the PLL circuit.

즉, 통상적으로 PLL회로에는 피치가변방식(vary pitch)이 적용되어, 제어수단에서 인가되는 1회의 피치가변 음정레벨조정을 위한 명령에 대해 PLL회로에서는 0.1%의 변속이 행해지게 되고, 그에 따라 그 제어수단의 명령에 의해 반음의 변화를 위해서는 제어수단으로부터 피치가변을 음정레벨의 조정을 위해 반음이 조정을 위한 50회의 명령이 가해지게 되면 PLL회로가 안정화되기 이전에 새로운 명령이 투입되게 되므로, 결국 PLL회로가 안정화되지 않은 상태에서 폭주하는 현상이 초래될 가능성이 있게 된다.That is, typically, a variable pitch is applied to the PLL circuit, so that a shift of 0.1% is performed in the PLL circuit with respect to one command for adjusting the pitch variable pitch level applied by the control means. In order to change the semitone by the command of the control means, if 50 pitches are applied to adjust the pitch level from the control means to adjust the pitch level, a new command is input before the PLL circuit is stabilized. There is a possibility that a runaway phenomenon will occur when the PLL circuit is not stabilized.

본 고안은 상기한 사정을 감안하여 이루어진 것으로, 영상가요시스템에서 피치가변 음정레벨의 조정에 대한 명령의 투입시 제어수단으로부터 PLL회로의 안정화를 고려하여 소정의 지연시간을 설계하여 PLL회로에 대한 명령이 투입되도록 하여 PLL회로의 안정화가 확보된 상태에서 피치가변음정레벨의 조정이 수행되도록한 영상가요시스템의 위상동기루프 안정화제어장치를 제공함에 그 목적이 있다.The present invention has been made in view of the above circumstances, and designes a predetermined delay time in consideration of the stabilization of the PLL circuit from the control means when the instruction for the adjustment of the pitch variable pitch level is input in the image flexible system to designate the instruction for the PLL circuit. It is an object of the present invention to provide a phase-locked loop stabilization control device for an image flexible system in which the pitch variable pitch level is adjusted while the PLL circuit is stabilized.

상기한 목적을 달성하기 위해, 본 고안의 바람직한 예에 따르면 영상가요의 재생시 피치가변 음정레벨의 조정을 위한 명령을 생성하는 제어수단과, 그 제어수단에서 인가되는 명령을 수신하여 피치가변 음정레벨의 조정을 수행하는 디지탈신호처리수단과 그 디지탈신호처리수단에 의해 처리된 피치가변 음레벨의 조정신호를 저역통과필터링하는 저역통과필터수단 및 그 저역통과필터수단에 의해 필터링된 신호에 의해 발진주파수가 변화되어 피치가변 음정레벨의 조정을 위한 신호를 제고하는 전압제어발진수단을 갖춘 PLL회로를 갖춘 영상가요시스템에 있어서, 상기 제어수단에서 상기 PLL회로에 인가되는 피치가변에 의한 음정레벨의 조정명령이 대략 50회의 피치가변조정명령의 지연시간을 갖고서 인가되도록 하여 상기 PLL회로의 안정화시간이 설계된 영상가요시스템의 위상동기루프 안정화제어장치가 제공된다.In order to achieve the above object, according to a preferred example of the present invention, the control means for generating a command for adjusting the pitch-variable pitch level during playback of the image flexible, and the pitch-variable pitch level by receiving a command applied from the control means Oscillation frequency by the digital signal processing means for performing the adjustment, the low pass filtering means for low pass filtering the adjustment signal of the pitch variable sound level processed by the digital signal processing means, and the signal filtered by the low pass filtering means A video flexible system having a PLL circuit having a voltage controlled oscillation means for changing a pitch to adjust a pitch variable pitch level, wherein the control means adjusts a pitch level by a pitch change applied from the control means to the PLL circuit. The stabilization time of the PLL circuit is set by applying it with a delay time of approximately 50 pitch variable adjustment commands. Provided are a phase-locked loop stabilization control device for a programmed image flexible system.

그와 같이 구성된 본 고안에 따른 영상가요시스템의 위상동기루프 안정화제어장치에 의하면, 피치가변 음성레벨의 조정을 위해 제어수단에서 PLL회로에 인가되는 명령을 지연루프를 경유하도록 해줌으로써 피치가변 음정레벨의 조정을 위한 명령에 반응하는 PLL회로가 안정화된 상태에서 작동하게 된다.According to the phase-locked loop stabilization control apparatus of the image flexible system according to the present invention configured as described above, the pitch-variable pitch level is provided by causing a command applied to the PLL circuit from the control means to pass through the delay loop to adjust the pitch-variable voice level. The PLL circuit responding to the command to adjust the voltage will operate in a stabilized state.

이하, 본 고안에 대해 첨부도면을 참조하여 상세하게 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 고안의 적용되는 영상가요시스템의 위상동기루프의 구성을 설명하는 도면으로, 참조부호 10으로 표시된 위상동기루프는 참조부호20으로 표시된 제어수단으로서의 마이컴으로부터 피치가변 음정레벨의 조정을 위한 명령을 수신하여 그 명령에 반응하는 피치가변 음정레벨의 조정을 위한 동기작용을 수행하게 되는 바, 그 위상동기루프는 상기 마이컴(20)으로부터 인가되는 명령(즉, 배리피치(vary-pitch) 명령)을 수신하여 디지탈 처리는 디지탈 신호처리부(12) 또는 그 마이컴(20)의 배리 피치 명령을 업/다운카운트하는 카운트(12)로 구성되어 위상동기상태를 검출하는 예컨대 'CXD 2500'에 의한 위상동기루프(PLL;14)와, 그 PLL(14)에서 처리된 위상동기검출신호(Vt)와 선행의 피치가변 음정레벨조정을 위한 신호(Vc)를 저역통과필터링하여 에러(Ve)를 산출하여 저역통과필터(16) 및 그 에러(Ve)의 보상이 가능하도록 전압제어발진을 수행하여 피치가변 음정레벨의 조정을 위한 신호(즉, 가변된 클럭신호)를 제공함과 더불어 그 신호가 상기 현재의 피치가변 음정레벨조정을 위한 신호(Vc)로서 피트(feed)되도록 하는 전압제어발진부(18)를 포함하여 구성된다.1 is a view for explaining the configuration of the phase synchronization loop of the image flexible system to which the present invention is applied. The phase synchronization loop indicated by reference numeral 10 is for adjusting the pitch-variable pitch level from the microcomputer as a control means indicated by reference numeral 20. FIG. Receiving a command and performing a synchronizing operation for adjusting the pitch-variable pitch level in response to the command, the phase-locked loop is a command applied from the micom 20 (i.e., a bary-pitch command). Digital processing is composed of a count 12 for up / down counting the Barry Pitch command of the digital signal processing unit 12 or its microcomputer 20 to detect the phase synchronous state, for example, the phase by 'CXD 2500'. An error Ve is calculated by low-pass filtering the synchronous loop PLL 14, the phase synchronous detection signal Vt processed by the PLL 14, and the signal Vc for adjusting the pitch-variable pitch level beforehand. The low pass filter 16 and the error Ve to perform voltage controlled oscillation to provide a signal for adjusting the pitch variable pitch level (i.e., a variable clock signal) and the signal And a voltage controlled oscillator 18 for feeding as a signal Vc for pitch-variable pitch level adjustment.

여기서, 광학계에 의해 재생되는 영상가요의 EFM신호를 복조하기 위해서는 채널클럭이 필요하게 되고, 그 EFM신호는 T를 채널클럭의 주기로 하는 경우 통상 3T-11T의 사이에서 설정되는 T의 정수배로 변조되므로, 그 EFM신호의 정보를 독취하기 위해서는 그 정수치를 정확하게 독출해야만 되기 때문에 T(즉, 채널클럭)이 필요하게 되며, 실제의 영상재생시스템에서는 스핀들의 회전시 초래되는 EFM신호의 펄스폭의 변화에 대응하여 채널클럭을 재생하기 위해 상기 PLL회로(10)가 필요하게 된다.Here, in order to demodulate the EFM signal of the image flexible reproduced by the optical system, a channel clock is required, and when the T clock is a period of the channel clock, the EFM signal is modulated by an integer multiple of T set between 3T-11T. In order to read the information of the EFM signal, T (i.e., channel clock) is necessary because the integer value must be read correctly. In an actual video reproducing system, the pulse width of the EFM signal caused by the rotation of the spindle is required. The PLL circuit 10 is needed to regenerate the channel clock correspondingly.

그리고, 그 PLL회로(10)에 대해서는 최소가변량을 0.1%로 설정하게되고, PLL회로(10)에 의한 배리피치의 재생시에는 재생되는 영상가용의 피치가변 음정레벨이 가변조정되는 바, 예컨대 해당하는 영상가요시스템에 대해 반음정의 조정을 위한 신호가 투입되는 마이컴(20)에서는 상기 카운터 또는 디지탈 신호처리부(또는 위상동기검출부; 12)에서 대략 50회의 피치조정명령(50회의 명령)이 제공되고, 그에 따라 PLL회로(10)에서는 그 마이컴(20)에서 제공되는 50회의 피치조정명령에 응답하여 작동하는 경우에 그 PLL(14)와 저역통과필터(16)및 전압제어발진기(18)에 의한 선행의 명령에 대한 안정화가 확보되기 이전에 후속의 명령에 반응하여 위상동기를 수행해야만 되어 안정한 위상동기작용이 불가능하게 된다.The minimum variable is set to 0.1% for the PLL circuit 10, and the pitch-variable pitch level for the video to be reproduced is variably adjusted during reproduction of the barrier pitch by the PLL circuit 10. In the microcomputer 20 to which a signal for half pitch adjustment is inputted to an image flexible system, approximately 50 pitch adjustment commands (50 commands) are provided by the counter or digital signal processor (or phase synchronization detector) 12. Accordingly, in the PLL circuit 10, the PLL 14, the low pass filter 16, and the voltage controlled oscillator 18, when operated in response to 50 pitch adjustment commands provided by the microcomputer 20, operate in advance. The phase synchronization must be performed in response to a subsequent command before the stabilization of the command is secured. Therefore, a stable phase synchronization is impossible.

따라서, 본 고안에 따르면 상기 마이컴(20)에 대해 PLL회로부(10)에 인가되는 배리피치 명령에 대해 소정의 지연시간이 설정된 지연루프(22)를 설계하여 상기 배리피치 명령이 그 지연루프(22)를 경유하여 상기 PLL회로부(10)에 인가되도록 함으로서 전체적인 PLL회로부(10)의 동작 안정화가 확보되게 된다.Therefore, according to the present invention, a delay loop 22 in which a predetermined delay time is set for the barley pitch command applied to the PLL circuit unit 10 is designed for the microcomputer 20 so that the barley pitch command is the delay loop 22. By applying to the PLL circuit unit 10 via), the overall operation of the PLL circuit unit 10 is stabilized.

즉, 상기 마이컴(20)은 단계 30에서 외부로부터 기능의 제어를 위한 신호가 입력되는 경우 제3도의 단계 32에서 그 제어가 피치가변 음정레벨의 조정을 위한 반음조정인지를 판단하게 되고, 그 판단결과 반음조정(I=50)인 경우에는 단계 34에서 그 피치가변 음정레벨의 조정을 위한 명령의 회수를 증가(I=I+1)시키면서 상기 PLL회로부(10)에 인가되는 배리피치명령에 대해 지연루프(22)를 경유하여 그 PLL회로부(10)에 제공되도록 함으로써 상기 PLL회로부(10)의 안정화가 가능하도록 하게 된다.That is, when the signal for controlling the function is input from the outside in step 30, the microcomputer 20 determines whether the control is a semitone adjustment for adjusting the pitch variable pitch level in step 32 of FIG. In the case of the semitone adjustment (I = 50), for the barry pitch instruction applied to the PLL circuit section 10 while increasing the number of instructions for adjusting the pitch-variable pitch level (I = I + 1) in step 34; By providing the PLL circuit section 10 via the delay loop 22, the PLL circuit section 10 can be stabilized.

그러한 처리에 대해서는 단계 32의 처리를 반복적으로 수행하여 피치가변 음정레벨의 조정을 완료하게 되고, 그 피치가변 음정레벨의 조정이 완료되는 경우에는 초기단계로 복귀하게 된다.For such processing, the process of step 32 is repeatedly performed to complete adjustment of the pitch variable pitch level, and when the adjustment of the pitch variable pitch level is completed, the process returns to the initial stage.

따라서, 본 고안에 따른 영상가요시스템의 위상동기루프 안정화제어장치에 의하면, 제어수단으로서의 마이컴에서 PLL회로부에 인가되는 피치가변음정레벨의 조정을 위한 배리피치명령을 지연루프를 경유하도록 함으로써 PLL회로부에 대해 마이컴으로부터 다수회의 명령이 제공되어도 마이컴에 설계된 지연루프에 의해 PLL회로에 대한 안정화가 확보된 상태에서 위상동기작용이 실행되게 되고, 그에 따라 영상가요시스템에서의 피치가변 음정레벨의 조정에 대한 안정화가 실현되므로 피치가변 음정레벨의 조정이 정확하게 실행될 수 있다.Therefore, according to the phase-locked loop stabilization control apparatus of the image flexible system according to the present invention, the PLL circuit portion is controlled by causing a barrier pitch instruction for adjustment of the pitch variable pitch level applied to the PLL circuit portion from the microcomputer as the control means. Even if a number of commands are provided from the microcomputer, the phase synchronization is performed in a state where the stability of the PLL circuit is secured by the delay loop designed in the microcomputer, thereby stabilizing the adjustment of the pitch variable pitch level in the image flexible system. Since the pitch variable pitch level can be adjusted accurately, is realized.

Claims (1)

영상가요의 재생시 피치가변 음정레벨의 조정을 위한 명령을 생성하는 제어수단(20)과, 그 제어수단(20)에서 인가되는 명령을 수신하여 피치가변 음정레벨의 조정을 수행하는 하기 위한 신호를 처리하는 디지탈 신호처리수단(12)과 그 디지탈 신호처리수단(12)에 의해 처리된 피치가변 음정레벨의 조정신호를 저역통과필터링하는 저역통과필터수단(16) 및 그 저역통과필터수단(16)에 의해 필터링된 신호에 의해 발진주파수가 변화되어 피치가변 음정레벨의 조정을 위한 신호를 제공하는 전압제어발진수단(18)을 갖춘 PLL회로부(10)를 구비한 영상가요시스템에 있어서, 상기 제어수단(20)에서 상기 PLL회로부(10)에 인가되는 피치가변에 의한 음정레벨의 조정명령이 지연루프(22)를 경유하여 대략 50회의 피치조정명령의 지연시간을 갖고서 인가되도록 하는 것을 특징으로 하는 영상가요시스템의 위상동기루프 안정화제어장치.Control means 20 for generating a command for adjusting the pitch variable pitch level during the reproduction of the image flexible, and a signal for receiving the command applied from the control means 20 to perform the adjustment of the pitch variable pitch level Low pass filter means 16 and low pass filter means 16 for low-pass filtering the digital signal processing means 12 for processing and the adjustment signal of the pitch variable pitch level processed by the digital signal processing means 12. A video flexible system having a PLL circuit section 10 having a voltage controlled oscillation means 18 for providing a signal for adjustment of a pitch variable pitch level by varying an oscillation frequency by a signal filtered by the control means. In (20), the pitch level adjustment command applied to the PLL circuit section 10 is applied with a delay time of approximately 50 pitch adjustment commands via the delay loop 22. A phase locked loop stabilization control apparatus of the image system of flexible gong.
KR2019950019597U 1995-07-31 1995-07-31 Phase locked loop stabilizing circuit for music video player KR0139432Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019950019597U KR0139432Y1 (en) 1995-07-31 1995-07-31 Phase locked loop stabilizing circuit for music video player

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950019597U KR0139432Y1 (en) 1995-07-31 1995-07-31 Phase locked loop stabilizing circuit for music video player

Publications (2)

Publication Number Publication Date
KR970007072U KR970007072U (en) 1997-02-21
KR0139432Y1 true KR0139432Y1 (en) 1999-04-15

Family

ID=19419810

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950019597U KR0139432Y1 (en) 1995-07-31 1995-07-31 Phase locked loop stabilizing circuit for music video player

Country Status (1)

Country Link
KR (1) KR0139432Y1 (en)

Also Published As

Publication number Publication date
KR970007072U (en) 1997-02-21

Similar Documents

Publication Publication Date Title
US4453260A (en) Synchronizing circuit for detecting and interpolating sync signals contained in digital signal
US4758908A (en) Method and apparatus for substituting a higher quality audio soundtrack for a lesser quality audio soundtrack during reproduction of the lesser quality audio soundtrack and a corresponding visual picture
EP0714097A2 (en) Disc player apparatus
US5347506A (en) Optical disk player including a plurality of independent pick-ups
JPH0845174A (en) Optical disk reproducing device
JPH0793893A (en) Picture information processing device
KR890010882A (en) Data player
KR0139432Y1 (en) Phase locked loop stabilizing circuit for music video player
EP1049090A4 (en) Multi-rate clock generator and multi-rate digital data reproducing device
US5559607A (en) Apparatus for controlling reproduction speed for laser disc player
DK175141B1 (en) Phase control circuit
EP0497321A2 (en) Symmetry apparatus for an EFM signal
JPS59111423A (en) Protecting device of pll circuit for synchronizing signal regeneration
KR100195013B1 (en) Fixed speed control device of optical disc player system
EP0282242B1 (en) A phase synchronizing circuit for a time axis shift correcting circuit
JPH06231467A (en) Optical disk reproducing device
KR100217185B1 (en) Controlling device of input voltage of vco of pll for reproducing multi-type disk
JPH04162263A (en) Information reproducing device
KR100200733B1 (en) Device reducing locking access time of an wide capture pll circuit in reproducing device
KR0130485B1 (en) Music selecting method and device for digital audio tape recording/reproducing apparatus
KR0166240B1 (en) Audio dubbing method and apparatus thereof
KR100192235B1 (en) Rotational servo apparatus for different type optical disk
KR100240019B1 (en) Apparatus and method for controlling spindle motor of dvdp
JPH07240070A (en) Optical disk reproducing device and control method therefor
JPS58102357A (en) Controller for tape running speed

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee