KR0135918B1 - 프레임 동기신호의 동적 운용장치 - Google Patents

프레임 동기신호의 동적 운용장치

Info

Publication number
KR0135918B1
KR0135918B1 KR1019940034650A KR19940034650A KR0135918B1 KR 0135918 B1 KR0135918 B1 KR 0135918B1 KR 1019940034650 A KR1019940034650 A KR 1019940034650A KR 19940034650 A KR19940034650 A KR 19940034650A KR 0135918 B1 KR0135918 B1 KR 0135918B1
Authority
KR
South Korea
Prior art keywords
bus
node
assert
clock
generating means
Prior art date
Application number
KR1019940034650A
Other languages
English (en)
Other versions
KR960025072A (ko
Inventor
정연쾌
최병철
홍재환
박형준
이재호
신동진
Original Assignee
양승택
재단법인 한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구원 filed Critical 양승택
Priority to KR1019940034650A priority Critical patent/KR0135918B1/ko
Publication of KR960025072A publication Critical patent/KR960025072A/ko
Application granted granted Critical
Publication of KR0135918B1 publication Critical patent/KR0135918B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/4013Management of data rate on the bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40058Isochronous transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/417Bus networks with decentralised control with deterministic access, e.g. token passing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Small-Scale Networks (AREA)

Abstract

본 발명은 가상 토큰(Virtual Token Passing) 방식을 사용하는 공유버스 통신망을 구성하는 노드들의 메세지 송신을 위하여 버스 점유, 버스 점유 순서 및 버스 전송 주기를 결정하는 프레임 동기신호의 동적 운용 장치에 관한 것으로, 통신망 관리기가 설장된 노드 수를 파악하여 실장된 마지막 노드보드까지만 버스 점유가 가능하도록 프레임 동기 신호 주기를 실장된 노드의 수에 따라 동적으로 운용하므로서 공유 버스 통신망의 버스 전송 주기를 줄였으며, 이로 인하여 각 노드들이 데이타 송신시 불필요한 지연 시간을 제거하여 각 노드 보드의 버스 점유율을 향상시키는 효과가 있다.

Description

프레임 동기 신호의 동적 운용장치
제1도는 본 발명이 적용되는 장치의 구성도.
제2도는 본 발명에 따른 기능 블럭도.
제3도는 본 발명에 따른 프레임 동기 신호 발생부의 상세도.
*도면의 주요부분에 대한 부호의 설명
21:집적화된 멀티프로토콜 프로세서
22:발진기23:어서트 클럭 발생부
24:프레임 동기 신호 발생부25:데이타 래치부
26:어드레스 디코더27:노드 보드 실장 검사부
28:D 버스 정합부
본 발명은 가상 토큰(Virtual Token Passing) 방식을 사용하는 공유버스 통신망을 구성하는 노드들의 메세지 송신을 위하여 버스 점유, 버스 점유 순서 및 버스 전송 주기를 결정하는 프레임 동기신호의 동적 운용 장치에 관한 것이다.
기존의 통신망에서는 통신망 설계시 최대 노드 수에 따라 공유 버스의 전송주기가 고정되었다.
따라서 기존의 프레임 동기 신호 발생은 노드 실장 수에 관계없이 노드 보드의 최대값을 기준으로 비교기로 입력되는 Q(0)…Q(7)의 값이 스위치로 고정되어 있어, 노드 보드가 일부만 실장되어 있더라도 버스 점유를 위한 프레임 동기 신호가 미실장된 노드보드까지 고려되었다.
이같은 경우 실장된 노드보드의 버스 점유 순서가 라운드 로빈(Round Robin)방식에 의해 미실장된 노드보드 수만큼 지연되는 문제점이 있었다.
상기 종래 기술에 대한 문제점을 해결하기 위하여 안출된 본 발명의 목적은 통신망에 연결된 각 노드가 버스에 대한 공정한 접근을 보장하기 위하여 실제 토큰 프레임 메세지를 사용하지 않고 하드웨어 신호를 사용하여 가상적인 토큰의 기능을 수행하도록 하는 방식인 가상 토큰 방식을 사용하는 공유 버스 통신망에서 망에 연결된 노드들이 메세지 송신을 위하여 버스의 점유 순서를 결정하는 순서값 초기화에 필요한 프레임의 동기신호의 주기를 망에 연결된 노드수에 따라 동적으로 운용하여 버스 이용률을 높히고 노드의 메세지 송신을 위한 버스 점유율을 향상시키기 위한 프레임 동기 신호의 동적 운용장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여 본 발명은, 노드 보드의 실장 유무 상태를 파악하는 노드 실장 검사수단; 상기 노드 실장 검사수단에 연결되는 집적화된 멀티프로토콜 프로세서; 상기 집적화된 멀티프로토콜 프로세서에 연결되어 실장된 노드의 수에 따라 버스 전송 주기를 동적을 설정하기 위한 버스 전송 주기 값이 저장되는 데이타 래치수단; 상기 집적화된 멀티프로토콜 프로세서에 연결되어 소정의 어서트 클럭을 발생시키는 어서트 클럭 발생수단; 상기 어서트 클럭 발생수단과 상기 데이타 래치 수단에 연결되어 어서트 클럭과 토큰 어서트 신호 및 버스 전송 주기값을 입력으로 통신망에 연결된 각 노드가 한번의 전송 기회를 가질 수 있는 기간인 버스 전송 주기를 만드는 프레임 동기신호 발생수단; 상기 어서트 클럭 발생수단 및 상기 프레임 동기신호 발생수단에 접속되며 D 버스와의 정합을 수행하는 D 버스 정합수단을 구비한다.
이하, 첨부된 도면을 참조하여 본 발명의 일 실시예를 상세히 설명한다.
제1도는 본 발명이 적용되는 통신망의 구성도이다.
물리적인 구성은 하나의 백보드에 슬롯s(0)에 통신망을 감시 및 제어하는 기능을 가진 통신망 관리기(11)가 실장되며 S(1), S(2), …S(N)에 통신망에 메세지 송수신 및 공유 버스 정합 기능을 가진 노드 보드가 각각 실장된다.
이때 노드 보드는 시스템 용량에 따라 실장수가 결정된다.
노드1, 노드2, … 노드N는 데이타 송수신 공유 버스인 D버스에 연결되어 있으며, 통신망 관리기(11)는 상기 노드들이 데이타 송신시 서로 충돌이 발생하지 않도록 증재하는 신호를 D 버스로 발생시킨다.
e1, e2, … eN는 각각 해당 슬롯 노드 보드의 실장 또는 미실장 상태를 나타내는 신호선이다.
제2도의 버스 관리기의 프레임 동기 신호 발생과 관련하여 기능 블럭 구성을 살펴보면 다음과 같다.
도면에서 21은 집적화된 멀티프로토콜 프로세서(이하, IMP라 함), 22는 발진기, 23은 어서트 클럭 발생부, 24는 프레임 동기 신호 발생부, 25는 데이타 래치부, 26는 어드레스 디코더, 27은 노드 보드 실장 검사부, 28은 D 버스 정합부, 29는 노드 보드들의 실장 유무 신호선을 나타낸다.
IMP(21)은 집적화된 멀티프로토콜 프로세서(MC68302)로 MC68000 마이크로 프로세서가 내장되어 프로그램을 수행시키며, 필요한 어드레스 및 제어 신호선을 발생시켜 데이타의 읽기/쓰기를 수행한다.
발진기(22)는 IMP(21)의 구동 클럭과 어서트 클럭 발생부(23)로 클럭을 공급한다.
어서트 클럭 발생부(23)는 상기 발진기(22)로부터 공급받은 클럭으로 4MHZ의 어서트 클럭을 발생시켜 다수의 노드가 연결된 D 버스와 프레임 동기신호 발생부(24)로 클럭을 공급한다.
프레임 동기신호 발생부(24)는 어서트 클럭과 D 버스로 부터 입력되는 토큰 어서트 신호로 초기값 0부터 증가하던 카운터 값이 데이타 래치부(25)에 래치된 값과 동일하면 프레임 동기 신호(FRS*)를 발생시킨다.
이때, 다수의 노드들이 고유하는 D 버스로부터 토큰 사용 신호인 토큰 어서트 신호가 입력되면 증가되던 카운터는 일시 중지하고 이 신호가 입력되지 않으면 계속 카운터 값은 증가한다.
데이타 래치부(25)는 상기 IMP(21)가 노드 실장 검사부(27)로 입력되는 e1, e2, … eN의 실장 유무 신호선을 검사하여 실장된 마지막 노드 보드까지만 버스 점유권이 허용되도록 하는 데이타를 생성한다.
어드레스 디코드(26)는 IMP(21)가 실장 검사부(27) 및 데이타 래치부(25)로 읽기/쓰기의 액세스가 가능하도록 한다.
노드 실장 검사부(27)는 다수의 노드 보드로부터 입력되는 실장 상태 신호인 e1, e2…eN을 파악한다.
버스 정합부(28)는 다수의 노드들이 공유하는 D버스로 프레임 동기신호와 어서트 클럭을 공급하며, D 버스로부터 필요한 신호인 토큰 어서트 신호를 공급받는 정합부이다.
지금까지 제2도에서 나타낸 동적 프레임 동기 신호 발생과 관련된 기능 블럭에 대해 설명하였다.
각 기능 블럭의 연계성과 전반적인 동작 절차를 설명하면 다음과 같다.
제1도에서 통신망 관리기(11)가 초기화되면 제2도의 노드 실장 검사부(27)에서 노드 실장 유무 신호인 e1, e2, … eN의 상태를 검사하여 실장된 마지막 노드 보드까지만 버스 점유권이 허요되도록 그 값을 데이타 래치부(25)에 보존한다.
프레임 동기 신호 발생부(24)는 어서트 클럭을 카운트 증가의 기준값으로 하고 토큰 어서트 신호를 제어 신호로 하여 어서트 클럭의 한 주기 동안 프레임 동기 신호인 FRS를 '로우'신호로 발생시킨다. 이때 D 버스로 연결된 각 노드 보드의 버스 중재를 위한 각각의 초기값이 래치된다. 즉 공유 버스의 버스 전송 주기가 다시 시작된다.
제3도는 프레임 동기 신호 발생부의 구성 및 동작을 상세히 설명한다.
31은 증가 카운터를 나타내고, 32는 병렬로 입력되는 두 신호선(P,Q)의 값을 비교하여 그 값이 동일할 경우 프레임 동기 신호인 FRS를 로우 신호로 발생시킨다.
신호선 A는 4MHZ의 어서트 클럭, T는 D 버스로부터 입력되는 토큰 어서트, I(0), I(1), …I(7)은 증가 카운터(31)의 초기값P(0), …P(7)은 어서트 클럭에 의해 증가된 카운터 값 Q(0), Q(1), … Q(7)은 버스 전송 주기를 줄이기 위하여 통신망에 연결된 노드 수와 위치에 따라서 설정된 값이 제3도의 데이타 래치부에 보존된 값, FRS*는 프레임 동기 신호를 나타내고 있다.
증가 카운터(31)는 프레임 동기 신호인 FRS*신호가 입력되면 초기값 I(0)…I(7)을 P(0), …P(7)에 래치시키고 어서트 클럭의 한 클럭마다 값을 증가시킨다.
이 때 유효한 토큰 어서트 신호가 입력되면 증가되던 카운터값이 일시 중지되고 토큰 어서트 신호가 유효한 상태가 아니면 다시 카운트 증가를 계속한다.
비교기(42)는 증가 카운터로부터 입력되는 P(0),…P(7)값과 Q(0), …Q(7)값이 일치하면 프레임 동기 신호를 발생시킨다.
상기와 같이 구성되어 동작하는 본 발명은 통신망 관리기가 실장된 노드 수를 파악하여 실장된 마지막 노드보드까지만 버스 점유가 가능하도록 프레임 동기 신호 주기를 실장된 노드의 수에 따라 동적으로 운용하므로서 공유 버스 통신망의 버스 전송 주기를 줄였으며, 이로 인하여 각 노드들이 데이타 송신시 불필요한 지연 시간을 제거하여 각 노드 보드의 버스 점유율을 향상시키는 효과가 있다.
그리고 대용량 교환 시스템, 이동 통신 시스템 및 지역적으로 좁은 분산 다중 프로세서 시스템의 프로세서간 통신망에 적용할 수 있는 효과가 있다.

Claims (2)

  1. 가상 토큰 방식을 사용하는 통신망에서 통신 경로를 제공하는 노드들의 버스 점유, 버스 점유 순서 및 버스 전송 주기를 결정하는 프레임 동기신호의 동적 운용에 관한 장치에 있어서, 노드 보드의 실장 유무 상태를 파악하는 노드 실장 검사수단(27); 상기 노드 실장 검사수단(27)에 연결되는 집적화된 멀티프로토콜 프로세서(21); 상기 집적화된 멀티프로토콜 프로세서(21)에 연결되어 실장된 노드의 수에 따라 버스 전송 주기를 동적을 설정하기 위한 버스 전송 주기값이 저장되는 데이타 래치수단(25); 상기 집적화된 멀티프로토콜 프로세서(21)에 연결되어 소정의 어서트 클럭을 발생시키는 어서트 클럭 발생수단(23); 상기 어서트 클럭 발생수단(23)과 상기 데이타 래치 수단(25)에 연결되어 어서트 클럭과 토큰 어서트 신호 및 버스 전송 주기값을 입력으로 통신망에 견결된 각 노드가 한번의 전송 기회를 가질 수 있는 기간인 버스 전송 주기를 만드는 프레임 동기신호 발생수단(24); 상기 어서트 클럭 발생수단(23) 및 상기 프레임 동기신호 발생수단(24)에 접속되며 D 버스와의 정합을 수행하는 D 버스 정합수단(28)을 구비하는 것을 특징으로 하는 프레임 동기 신호의 동적 운용 장치.
  2. 제1항에 있어서, 상기 프레임 동기 신호 발생수단(24)은 증가 카운터와 비교기를 구비하고 있는 것을 특징으로 하는 프레임 동기 신호의 동적 운용자치.
KR1019940034650A 1994-12-16 1994-12-16 프레임 동기신호의 동적 운용장치 KR0135918B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940034650A KR0135918B1 (ko) 1994-12-16 1994-12-16 프레임 동기신호의 동적 운용장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940034650A KR0135918B1 (ko) 1994-12-16 1994-12-16 프레임 동기신호의 동적 운용장치

Publications (2)

Publication Number Publication Date
KR960025072A KR960025072A (ko) 1996-07-20
KR0135918B1 true KR0135918B1 (ko) 1998-06-15

Family

ID=19401860

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940034650A KR0135918B1 (ko) 1994-12-16 1994-12-16 프레임 동기신호의 동적 운용장치

Country Status (1)

Country Link
KR (1) KR0135918B1 (ko)

Also Published As

Publication number Publication date
KR960025072A (ko) 1996-07-20

Similar Documents

Publication Publication Date Title
US5265124A (en) Integrated multi-port repeater having shared resources
US5602850A (en) High-speed packet bus
US6715008B2 (en) Method and system for over-run protection in a message passing multi-processor computer system using a credit-based protocol
US6700899B1 (en) Bit slice arbiter
JP3929698B2 (ja) バスを介したデータ処理方法
KR20030064376A (ko) 클럭이 전송되는 i/o 시스템을 위한 효율적인 클럭 시작및 정지 장치
US5870387A (en) Method and apparatus for initializing a ring
US8103791B2 (en) Synchronized communication in a data processing system
US6169700B1 (en) Wait state generator circuit and method to allow asynchronous, simultaneous access by two processors
US6473821B1 (en) Multiple processor interface, synchronization, and arbitration scheme using time multiplexed shared memory for real time systems
US20080175272A1 (en) Data processing system, method and interconnect fabric for selective link information allocation in a data processing system
KR0135918B1 (ko) 프레임 동기신호의 동적 운용장치
US7944932B2 (en) Interconnect fabric for a data processing system
US4969089A (en) Method of operating a computer system and a multiprocessor system employing such method
US20030088808A1 (en) Design verification
US7254694B2 (en) Processors interconnect fabric with relay broadcasting and accumulation of partial responses
JPH09181729A (ja) Atm端末用時分割多重通信制御回路
JP3620173B2 (ja) アドレス変換回路及びマルチプロセッサシステム
EP0590212A1 (en) Synchronization apparatus for a synchronous data communication system
KR100294707B1 (ko) 순환 중재 시스템_
JP3120781B2 (ja) キャッシュ記憶装置の性能評価方法及び装置
KR200167747Y1 (ko) 전전자교환기의 링크보드에서 디시-버스 루프백 테스트 시스템
KR950023107A (ko) 공용버스에서의 버스점유 중재장치
KR940006299Y1 (ko) 공유 메모리의 동시 억세스 제어장치
KR940001432B1 (ko) Td-버스를 통한 주변장치 액세스 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080103

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee