KR0134210Y1 - 칼라 모니터의 보상회로 - Google Patents

칼라 모니터의 보상회로 Download PDF

Info

Publication number
KR0134210Y1
KR0134210Y1 KR2019930014513U KR930014513U KR0134210Y1 KR 0134210 Y1 KR0134210 Y1 KR 0134210Y1 KR 2019930014513 U KR2019930014513 U KR 2019930014513U KR 930014513 U KR930014513 U KR 930014513U KR 0134210 Y1 KR0134210 Y1 KR 0134210Y1
Authority
KR
South Korea
Prior art keywords
buffer
voltage
horizontal
operational amplifier
output voltage
Prior art date
Application number
KR2019930014513U
Other languages
English (en)
Other versions
KR950005030U (ko
Inventor
이남수
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR2019930014513U priority Critical patent/KR0134210Y1/ko
Publication of KR950005030U publication Critical patent/KR950005030U/ko
Application granted granted Critical
Publication of KR0134210Y1 publication Critical patent/KR0134210Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/19Arrangements or assemblies in supply circuits for the purpose of withstanding high voltages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness
    • H04N5/59Control of contrast or brightness in dependence upon beam current of cathode ray tube

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

본 고안은 플라이백 트랜스로부터 공급되는 ABL전압을 이용하여 수평 및 수직크기를 일정하게 보상함과 아울러 백라스터 휘도를 일정하게 유지시키는 것으로서 종래의 보상회로는 칼라 모니터의 전원의 온 및 오프를 반복할 경우에 플라이백 트랜스로부터 백라스터 휘도 보상부(2)로 공급되는 약 -100V의 전원이 연산증폭기측으로 인가되어 연산증폭기가 마이너스 전위에서 홀딩 및 동작을 정지하는 경우가 발생하고, 이로 인하여 빔전류의 변화에 따라 수평크기 및 수직크기를 일정하게 보상하지 못할 뿐만 아니라 백라스터의 휘도도 변동되어 사용자에게 많은 불쾌감을 주고, 고해상도의 칼라 모니터의 품질을 저하시켰다.
본 고안은 플라이백 트랜스로부터 공급되는 ABL전압을 완충증폭하는 버퍼(20)와, 상기 버퍼(20)의 출력전압을 증폭하여 수평크기 및 수직크기 조절회로에 조절신호로 인가하는 증폭기(21)와, 상기 증폭기(21)의 출력전압을 완충증폭하는 버퍼(22)와, 상기 버퍼(22)의 출력전압을 따라 음극선관의 제1그리드에 인가되는 전압을 가변시켜 백라스터 휘도를 조절하는 백라스터 휘도 보상부(23)를 구비하여 플라이백 트랜스로부터 공급되는 약 -100V의 전원이 연산증폭기에 인가되지 못하도록 차단함으로써 칼라 모니터의 전원의 온 및 오프를 반복하여도 연산증폭기가 정상 동작하고, 수평크기, 수직크기 및 백라스터의 휘도레벨을 항상 일정하게 유지시킬 수 있다.

Description

칼라 모니터의 보상회로
제1도는 종래의 보상 회로도.
제2도는 본 고안의 보상 회로도.
* 도면의 주요부분에 대한 부호의 설명
20, 22 : 버퍼 21 : 증폭기
23 : 백라스터 휘도 보상부
본 고안은 고해상도의 칼라 모니터에 있어서, 플라이백 트랜스로부터 공급되는 자동휘도 제한전압(이하, ABL전압이라고 약칭함)을 이용하여 수평 및 수직크기를 일정하게 보사함과 아울러 백라스터 휘도를 일정하게 유지시키는 칼라 모니터의 보상회로에 관한 것으로, 특히 전원의 온 및 오프를 반복할 경우에 오동작하지 않도록 하는 칼라 모니터의 보상회로에 관한 것이다.
종래의 보상회로는 제1도에 도시된 바와 같이, 플라이백 트랜스로부터 공급되는 ABL전압을 완충증폭하는 콘덴서(C1), 저항(R1-R4), 트랜지스터(Q1) 및 정전압 다이오드(ZD1)로 된 버퍼(10)와, 상기 버퍼(10)의 출력전압을 증폭하여 수평크기 및 수직크기 조절회로에 조절신호로 인가하는 저항(R5-R9) 및 연산증폭기(OP1)로 된 증폭기(11)와, 상기 증폭기(11)의 출력전압을 따라 음극선관의 제1그리드에 인가되는 전압을 가변시켜 백라스터 휘도를 조절하는 정전압 다이오드(ZD2), 저항(R10-R12) , 트랜지스터(Q2), 가변저항(VR1) 및 콘덴서(C2)로 된 백라스터 휘도 보상부(12)로 구성하였다.
제1도의 도면 설명중 미설명부호 B1 +, B1 -및 B2 +는 전원이다.
이와 같이 구성된 종래의 보상회로는 전원 (B1 +)(B1 -)(B2 +)이 인가된 상태에서 플라이백 트랜스로부터 입력되는 ABL전압이 버퍼(10)의 트랜지스터(Q1)의 베이스에 인가되어 그의 에미터로 출력되고, 정전압 다이오드(ZD1)에 의해 최대 레벨이 제한되어 증폭기(11)의 연산증폭기(OP1)의 비반전입력단자(+)에 인가되므로 연산증폭기(OP11)는 전원(B2 +)을 저항 (R5,R6)으로 분할하여 그의 반전 입력단자(-)에 인가되는 기준전압고 버퍼(10)의 출력전압을 비교 증폭한다.
이때 음극선관으로 빔전류가 많이 흘러 ABL전압이 낮게 되면, 버퍼(10)의 출력전압이 낮아 연산증폭기(OP1)의 출력전압이 높게 되므로 수평크기 및 수직크기 조절회로에 공급되는 조절신호의 레벨이 높아 수평크기 및 수직크기를 작게 조절하게 되고, 또한 연산증폭기(OP1)의 높은 출력전압에 의해 백라스터 휘도 보상부(2)의 트랜지스터(Q2)의 베이스에 인가되는 바이어스 전압이 높게 되므로 트랜지스터(Q2)의 에미터로 많은 전류가 흐르게 되어 음극선관의 제1그리드에 높은 전압이 인가 및 백라스터의 휘도를 밝게 보상한다.
그리고 음극선관으로 빔전류가 적게 흘러 ABL전압이 높게 되면, 버퍼(10)의 출력전압이 낮아 연산증폭기(OP1)의 출력전압이 낮게 되므로 수평크기 및 수직크기 조절회로에 공급되는 조절신호의 레벨이 낮아 수평크기 및 수직크기를 크게 조절하게 되고, 또한 연산증폭기(OP1)의 낮은 출력전압에 의해 백라스터 휘도 보상부(2)의 트랜지스터(Q2)의 베이스에 인가되는 바이어스 전압이 낮게 되므로 트랜지스터(Q2)의 에미터로 적은 전류가 흐르게 되어 음극선관의 제1그리드에 높은 전압이 인가 및 백라스터의 휘도를 어둡게 보상한다.
그러나 상기와 같은 종래의 보상회로는 칼라 모니터의 전원의 온 및 오프를 반복할 경우에 플라이백 트랜스로부터 백라스터 휘도 보상부(2)로 공급되는 약 -100V의 전원이 연산증폭기측으로 인가되어 연산증폭기가 마이너스 전위에서 홀딩 및 동작을 정지하는 경우가 발생하고, 이로 인하여 빔전류의 변화에 따라 수평크기 및 수직크기를 일정하게 보상하지 못할 뿐만 아니라 백라스터의 휘도도 변동되어 사용자에게 많은 불쾌감을 주고, 고해상도의 칼라 모니터의 품질을 저하시키게 되는 문제점이 있었다.
본 고안은 상기와 같은 종래의 제반 문제점을 해결하기 위하여 안출한 것으로서, 플라이백 트랜스로부터 공급되는 전원이 연산증폭기에 인가되지 못하도록 차단하여 칼라 모니터의 전원의 온 및 오프를 반복하여도 연산증폭기가 정상 동작하고, 수평크기, 수직크기 및 백라스터의 휘도레벨을 항상 일정하게 유지시킬 수 있도록 하는 보상회로를 제공하는데 그 목적이 있는 것으로 이를 첨부된 제2도의 도면을 참조하여 상세히 설명한다.
제2도는 본 고안의 보상회로도로서 이에 도시된 바와 같이, 플라이백 트랜스로부터 공급되는 ABL전압을 완충증폭하는 콘덴서(C21), 저항(R21-R24), 트랜지스터(Q21) 및 정전압 다이오드(ZD21)로 된 버퍼(20)와, 상기 버퍼(20)의 출력전압을 증폭하여 수평크기 및 수직크기 조절회로에 조절신호로 인가하는 저항(R25-R29) 및 연산증폭기(OP21)로 된 증폭기(21)와, 상기 증폭기(21)의 출력전압을 완충증폭하는 트랜지스터(Q22), 저항(R31-R34) 및 콘덴서(C22)로 된 버퍼(22)와, 상기 버퍼(22)의 출력전압에 따라 음극선관의 제1그리드에 인가되는 전압을 가변시켜 백라스터 휘도를 조절하는 정전압 다이오드(ZD22), 저항(R34-R36) , 트랜지스터(Q23), 가변저항(VR21) 및 콘덴서(C23)로 된 백라스터 휘도 보상부(23)로 구성하였다.
제2도의 도면 설명중 미설명부호 B11 +, B12 +및 B11 -는 전원이다.
이와 같이 구성된 종래의 보상회로는 전원 (B11 +)(B11 -)(B12 +)이 인가된 상태에서 플라이백 트랜스로부터 입력되는 ABL전압이 버퍼(20)의 트랜지스터(Q21)의 베이스에 인가되어 그의 에미터로 출력되고, 정전압 다이오드(ZD21)에 의해 최대 레벨이 제한되어 증폭기(21)의 연산증폭기(OP21)의 비반전입력단자(+)에 인가되므로 연산증폭기(OP21)는 그의 반전 입력단자(-)에 인가되는 기준전압과 버퍼(20)의 출력전압을 비교 증폭한다.
음극선관으로 빔전류가 많이 흘러 ABL전압이 낮게 되면, 버퍼(20)의 출력전압이 낮아 연산증폭기(OP21)의 출력전압이 높게 되므로 수평크기 및 수직크기 조절회로에 공급되는 조절신호의 레벨이 높아 수평크기 및 수직크기를 작게 조절하게 되고, 또한 연산증폭기(OP21)에서 출력되는 높은 레벨의 전압이 버퍼(22)의 트랜지스터(Q22)를 통하고 백라스터 휘도 보상부(23)의 정전압 다이오드(ZD22)를 통해 트랜지스터(Q23)의 베이스에 인가되므로 트랜지스터(Q23)의 베이스 전압이 높게 되어 그의 에미터로 많은 전류가 흐르게 되고, 음극선관의 제1그리드에 높은 전압이 인가되어 백라스터의 휘도를 밝게 보상한다.
그리고 음극선관으로 빔전류가 적게 흘러 ABL전압이 높게 되면, 버퍼(20)의 출력전압이 높아 연산증폭기(OP21)의 출력전압이 낮게 되므로 수평크기 및 수직크기 조절회로에 공급되는 조절신호의 레벨이 낮아 수평크기 및 수직크기를 크게 조절하게 되고, 또한 연산증폭기(OP21)에서 출력되는 낮은 레벨의 전압이 버퍼(22)의 트랜지스터(Q22)를 통하고 백라스터 휘도 보상부(23)의 정전압 다이오드(ZD22)를 통해 트랜지스터(Q23)의 베이스에 인가되므로 트랜지스터(Q23)의 베이스 전압이 낮게 되어 그의 에미터로 많은 전류가 흐르게 되고, 음극선관의 제1그리드에 낮은 전압이 인가되어 백라스터의 휘도를 어둡게 보상한다.
이상에서 상세히 설명한 바와 같이 본 고안은 연산증폭기의 출력측에 버퍼를 구비하여 프라이백 트랜스로부터 공급되는 약 -100V의 전원이 연산증폭기에 인가되지 못하도록 차단함으로써 칼라 모니터의 전원의 온 및 오프를 반복하여도 연산증폭기가 정상 동작하고, 수평크기, 수직크기 및 백라스터의 휘도레벨을 항상 일정하게 유지시킬 수 있다.

Claims (1)

  1. 플라이백 트랜스로부터 공급되는 ABL전압을 완충증폭하는 버퍼(20)와, 상기 버퍼(20)의 출력전압을 증폭하여 수평크기 및 수직크기 조절회로에 조절신호로 인가하는 증폭기(21)와, 상기 증폭기(21)의 출력전압을 완충증폭하는 버퍼(22)와, 상기 버퍼(22)의 출력전압을 따라 음극선관의 제1그리드에 인가되는 전압을 가변시켜 백라스터 휘도를 조절하는 백라스터 휘도 보상부(23)로 구성함을 특징으로 하는 칼라 모니터의 보상회로.
KR2019930014513U 1993-07-30 1993-07-30 칼라 모니터의 보상회로 KR0134210Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930014513U KR0134210Y1 (ko) 1993-07-30 1993-07-30 칼라 모니터의 보상회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930014513U KR0134210Y1 (ko) 1993-07-30 1993-07-30 칼라 모니터의 보상회로

Publications (2)

Publication Number Publication Date
KR950005030U KR950005030U (ko) 1995-02-18
KR0134210Y1 true KR0134210Y1 (ko) 1999-03-20

Family

ID=19360303

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930014513U KR0134210Y1 (ko) 1993-07-30 1993-07-30 칼라 모니터의 보상회로

Country Status (1)

Country Link
KR (1) KR0134210Y1 (ko)

Also Published As

Publication number Publication date
KR950005030U (ko) 1995-02-18

Similar Documents

Publication Publication Date Title
US4651064A (en) Video amplifier with foreground and background controls
KR0134210Y1 (ko) 칼라 모니터의 보상회로
KR940000578B1 (ko) 영상 표시 장치
US4979044A (en) Automatic contrast circuit for instantaneous compensation
US4651063A (en) Horizontal deflection circuit
US6288503B1 (en) Compensation of picture tube ageing effects
KR100454019B1 (ko) 모니터의화면밝기자동제어회로
US3984782A (en) Bias control circuit for an audio amplifier utilizing an unsaturated junction type FET
KR0144590B1 (ko) 모니터의 화면 밝기 자동 조정회로
KR950008788B1 (ko) 디지탈-아날로그 변환기를 이용한 lcd 휘도제어장치
KR930003570Y1 (ko) 수평사이즈 조정회로
KR0122339Y1 (ko) 오버스캔 모니터의 휘도보상 회로
KR200222907Y1 (ko) 화면의 크기 및 콘트라스트 보상회로
KR0136691B1 (ko) 모니터의 흑레벨 보상회로
KR930004819Y1 (ko) 고압 안정화 회로
KR940002288Y1 (ko) 영상신호의 흑 레벨 보정회로
KR890009420Y1 (ko) 비디오 레벨의 자동이득 조절회로
KR100242348B1 (ko) 대형디스플레이장치의 수평출력 전원변동에 대한 사이즈보정회로
KR0156641B1 (ko) 영상신호 출력회로
KR920001483Y1 (ko) 칼라 tv의 자동휘도 제한회로
KR970002565Y1 (ko) 다중모드 모니터의 라스터 밝기보정회로
KR20000000927A (ko) 모니터의 수평화면크기 자동설정 장치
KR0138676B1 (ko) 모니터의 알지비 밝기신호의 디씨 레벨 제어회로
KR0138163B1 (ko) 수평사이즈 보정회로
KR200188159Y1 (ko) 레귤레이션 보정회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee