KR930004819Y1 - 고압 안정화 회로 - Google Patents
고압 안정화 회로 Download PDFInfo
- Publication number
- KR930004819Y1 KR930004819Y1 KR2019910004356U KR910004356U KR930004819Y1 KR 930004819 Y1 KR930004819 Y1 KR 930004819Y1 KR 2019910004356 U KR2019910004356 U KR 2019910004356U KR 910004356 U KR910004356 U KR 910004356U KR 930004819 Y1 KR930004819 Y1 KR 930004819Y1
- Authority
- KR
- South Korea
- Prior art keywords
- horizontal
- output
- high voltage
- high pressure
- output transformer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/16—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
- H04N3/18—Generation of supply voltages, in combination with electron beam deflecting
- H04N3/19—Arrangements or assemblies in supply circuits for the purpose of withstanding high voltages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F38/00—Adaptations of transformers or inductances for specific applications or functions
- H01F38/42—Flyback transformers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1207—Resistor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Details Of Television Scanning (AREA)
Abstract
내용 없음.
Description
제1도는 종래 고안에 대한 회로도.
제2도는 본 고안에 따른 회로도.
* 도면의 주요부분에 대한 부호의 설명
R1-R9 : 저항 Q1-Q3 : 트랜지스터
D1-D3 : 다이오드 C1-C3 : 콘덴서
OP1 : 비교기 VRef : 기준전압
FBT : 수평 출력 트랜스(FLYBACK TRANSFORMER)
10 : 수평 드라이브 회로 20 : 수평 출력부
30 : 고압 검출부 25 : 고압부
40 : 버퍼부 50 : 비교부
60 : 고압 제어부
본 고안은 CRT 고압 공급 회로에 관한 것으로 CRT의 휘도 드라이브 상태에 따라 안정된 고압을 공급할 수 있도록 한 고압 안정화 회로에 관한 것이다.
종래의 고안에서는 제1도에서와 같이 트랜지스터(Q)와 다이오드(D) 및 콘덴서(C)로 구성된 수평 출력부(20)의 구동으로 전원(B+)에 연결된 수평 출력 트랜스(FBT)의 1차측에 수평 귀선 펄스가 형성되어진다.
1차측에 형성된 수평 귀선 펄스로 수평 출력 트랜스(FBT)의 2차측 고압부(25)에선 고압이 형성되어져 CRT의 애노드에 공급되어 CRT의 휘도를 드라이브 한다.
이때 수평 출력 트랜스(FBT)의 1차측에 인가되는 전원(B+)을 저항(R)을 적용하거나 도파기(DIRECTER)로 전원(B+)을 인가하거나 하는 방법이 적용되었었다.
따라서 빔전류가 매우 증가하거나 감소시 이에 대응할 수 있는 전원(B+) 제어회로가 없어 재생 특성이 떨어지는 문제점이 있었다.
따라서 본 고안의 목적은 CRT의 휘도 드라이브 상태에 따라 고휘도시 고압으로 전력 소비가 큼으로 공급 전원을 늘리고 저휘도시 저압으로 전력소비가 작으므로 공급 전원을 줄여 공급함으로 화상 재생 특성을 더욱 높이기 위한 회로를 제공함에 있다.
따라서 상기 목적을 수행하기 위한 본 고안은 수평 발진기의 출력을 드라이브하는 수평 드라이브 회로와, 상기 수평 드라이브 회로의 출력으로 수평 출력 트랜스의 1차측에 수평 귀선 펄스를 형성시키는 수평 출력부와, 수평 출력 트랜스의 1차측에 형성된 수평 귀선 펄스로 2차측의 고압부에서 고압을 형성하여 CRT에 공급하는 수평 출력 트랜스에 있어서, 휘도에 따라 출력되는 수평 출력 트랜스의 고압을 검출하는 고압 검출부와, 상기 고압 검출부의 검출 고압을 완충 증폭하여 하기 비교부에 인가하는 버퍼부와, 상기 버퍼부의 출력과 기준전압을 비교하여 비교값을 출력하는 비교부와, 상기 비교부의 출력으로 상기 수평 출력 트랜스의 1차측에 인가되는 전원을 제어하는 고압 제어부로 구성됨을 특징으로 한다.
이하 첨부된 도면에 의거 상세히 설명하면 다음과 같다.
수평 발진기의 출력을 증폭하는 수평 드라이브회로(10)의 트랜스 2차측에 형성된 출력은 수평 출력부(20)에 저항(R1)을 통해 공급된다.
상기 공급된 수평 드라이브 회로(10)의 출력을 하기 고압 제어부(60)의 공급 전원(B+)으로 하기 수평 출력 트랜스(FBT)의 1차측에 트랜지스터(Q1)의 다이오드(D1) 및 콘덴서(C1)로 구성된 수평 출력부(20)의 구동으로 수평 귀선 펄스를 형성시킨다.
이때 상기 수평 출력 트랜스(FBT)의 1차측에 형성된 수평 귀선 펄스는 코일(L)과 다이오드(D2)(D3)로 구성된 수평 출력 트랜스(FBT)의 2차측 고압부에서 고압으로 승압되어 CRT의 애노드에 공급한다.
여기서 CRT의 애노드에 공급되는 수평 출력트랜스(FBT)의 고압을 CRT 휘로에 따라 공급되는 고압을 제어하기 위하여 수평 출력 트랜스(FBT)의 1차측에 공급되는 전원(B+)을 달리 공급한다.
이를 위해 수평 출력 트랜스(FBT)의 2차측에 접지와 연결된 저항(R2)(R3)을 직렬 연결하고 콘덴서(C1)도 접지와 수평 출력 트랜스(FBT)의 2차측 사이에 연결하여 고압 검출부(30)를 구성함으로 CRT휘도에 따른 고압을 검출한다.
상기 고압 검출부(30)의 저항(R2)(R3)에 분압된 고압은 버퍼부(40)에 인가되고 인가된 고압은 하기 비교부(50)의 비교기(OP1)(+)입력단자에 연결된 저항(R4)에 공급된다.
비교부(50)는 상기 버퍼부(40)에서 공급된 고압과 비교기(OP1)의 (-)입력단자에 입력된 기준 전압(VRef)을 비교하여 비교값을 출력하게 된다.
이때 비교부(50)의 출력을 직선적으로 변화시키기 위해 비교기(OP1)의 (+)입력단자에 저항(R4)을 연결하고 비교부(50)의 출력과 비교기(OP1)의 (+)입력단자 사이에는 저항(R5)을 연결하여 구성한다.
전원(B+)에 저항(R9)(R8)을 각각 연결하여 저항(R9)의 후단은 트랜지스터(Q3)의 베이스측과 연결하고 저항(R8)의 후단은 트랜지스터(Q2)의 콜렉터 측에 각각 연결하여 비교부(50)와 연결된 저항(R6)과 접지에 연결된 저항(R7)을 트랜지스터(Q2)의 베이스측에 연결하여 저항(R8)에 인가된 전원(+)의 유입량을 제어하게 된다.
또한 상기 트랜지스터(Q2)의 유입 전원(B+)제어로 트랜지스터(Q3)의 콜렉터 측에 유입되는 전원(B+)은 트랜지스터(Q3)의 에미터 측을 통하여 수평 출력 트랜스(FBT)의 1차측에 공급할때 전원(B+)은 트랜지스터(Q3)의 베이스측에 유입되는 전원(B+)에 따라 제어된다.
상술한 도면에 의거 본 고안의 실시예를 상세히 설명하면 다음과 같다.
수평 드라이브 회로(10)에 인가되어 증폭된 수평 발진기의 출력은 저항(R1)을 통하여 트랜지스터(Q1)의 베이스 측 공급된다.
상기 트랜지스터(Q1)의 베이스 측에 공급된 출력으로 트랜지스터(Q1)가 스위치 동작을 하고 이때 트랜지스터(Q1)의 콜렉터 측 콘덴서(C1)의 충방전동작으로 톱니파가 발생된다.
또한 고압 제어부(60)의 전원(B+)과 연결된 수평 출력 트랜스(FBT)의 1차측에서는 트랜지스터(Q1)의 스위칭 동작으로 수평귀선 펄스가 형성되어진다.
여기서 다이오드(D1)은 형성된 톱니파의 방전시 생기는 진동을 억제하는 역할을 한다.
상기 수평 출력 트랜스(FBT)의 1차측에 형성된 수평 귀선 펄스는 수평 출력 트랜스(FBT)의 2차측에 고압을 형성시키고 상기 형성된 고압은 고압 검출부(30)을 거쳐 CRT에 공급되어진다.
이때 CRT에 공급되어진 고압은 CRT의 전체 휘도에 따라 밝은 경우에는 고압이 하강하고 어두운 경우에는 상승한다.
즉 휘도에 따라 고압이 변화하기 때문에 수평 출력 트랜스(FBT)의 1차측에 공급되는 전원(B+)도 변환 공급되어야 한다.
이상과 같이 휘도에 따라 변화는 고압을 수평 출력 트랜스(FBT)의 1차측에 공급되는 전원(B+)을 제어하여 공급하기 위하여 상기 CRT에 공급되는 수평 출력 트랜스(FBT)의 2차측 고압을 저항(R2)(R3)에 의해 분압하여 검출하고, 상기 검출된 고압을 버퍼부(40)에 인가하여 비교부(50)의 기준 전압(VRef)과 비교 검출 할 수 있도록 제어한다.
상기 버퍼부(40)에서 인가된 고압을 비교기(OP1)의 (+)입력 단자에 공급하고 비교기(OP1)의 (-)입력 단자에는 기준 전압(VRef)을 입력시켜 기준 전압(VRef)과 버퍼부(40)를 거친 고압을 비교하여 비교값을 출력한다.
이때 비교부(50)에서 출력되는 비교값이 직선적으로 변화할 수 있도록 비교기(OP1)의 (+)입력 단자에는 저항(R4)을 연결하여 고압을 입력시키고 비교부(50)의 출력과 비교기(OP1)의 (+)입력 단자 사이에 저항(R5)을 연결하여 비교부(50)의 출력을 궤환시킴으로써 비교부(50)의 출력이 직선적으로 출력된다.
상기 비교부(50)에서 출력된 출력으로 수평 출력 트랜스(FBT)의 1차 전원(B+)을 제어하는 고압 제어부(60)의 동작을 살펴보면 저휘도시 고압의 상승으로 고압 검출부(30)에서 기준 전압(VRef)보다 높은 전압이 검출되어 비교부(50)의 출력이 증가한다.
상기 비교부(50)의 출력이 증가하면 트랜지스터(Q2)의 베이스측에 인가되는 출력이 증가하여 트랜지스터(Q2)의 콜렉터 측에서 에미터 측으로 유입되는 전원(B+)이 증가된다.
따라서 트랜지스터(Q3)의 베이스 측에 인가되는 전원(B+)이 감소하여 트랜지스터(Q3)의 콜렉터측에서 에미터측으로 유입되는 전원(B)의 감소로 수평 출력 트랜스(FBT)의 1차측에 인가되는 전원(B+)이 감소된다.
반면에 고휘도시는 고압의 하강으로 고압 검출부(30)에서 기준 전압(VRef)보다 낮은 전압이 검출되어 비교부(50)의 출력이 감소한다.
상기 비교부(50)의 출력이 감소하면 트랜지스터(Q2)의 베이스 측에 인가되는 출력이 감소하여 트랜지스터(Q2)의 콜렉터측에서 에미터측으로 유입되는 전원(B+)이 감소된다.
따라서 트랜지스터(Q3)의 베이스 측에 인가되는 전원(B+)이 증가하여 트랜지스터(Q3)의 콜렉터측에서 에미터 측으로 유입되는 전원(B+)의 증가로 수평 출력 트랜스(FBT)의 1차측에 인가되는 전원(B+)이 증가된다.
이상에서와 같이 본 고안은 CRT의 휘도 드라이브 상태에 따른 고압을 수평 출력 트랜스의 1차측전원을 제어하여 안정화시킴으로써 화상 재생 특성을 양호하게 하고 소비 전력을 줄일 수 있다.
Claims (1)
- 수평 드라이브 회로(10)의 출력으로 수평출력부(10)에서 수평 출력 트랜스(FBT)의 1차측에 수평 귀선 펄스를 형성시키고 상기 수평 출력 트랜스(FBT)의 2차측에서 형성된 고압을 CRT에 공급하는 회로에 있어서, 상기 수평 출력 트랜스(FBT)의 2차측에서 고압을 저항(R2)(R3)으로 분배 검출하는 고압 검출부(30)와, 상기 고압 검출부(30)의 출력을 완충 증폭시키는 버퍼부(40)와, 상기 버퍼부(40)의 인가 전압을 기준 전압(VRef)과 비교하는 (OP1)을 가지며 고압 제어부(60)에서 필요한 출력을 갖도록 저항(R4)(R5)을 구성시킨 비교부(50)와, 상기 비교부(50)의 출력으로 수평 출력 트랜스(FBT)의 1차측 인가 전원(B+)을 제어하는 트랜지스터(Q2)(Q3)로 구성된 고압 제어부(60)를 구성시킨 고압 안정화 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910004356U KR930004819Y1 (ko) | 1991-03-28 | 1991-03-28 | 고압 안정화 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910004356U KR930004819Y1 (ko) | 1991-03-28 | 1991-03-28 | 고압 안정화 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920018768U KR920018768U (ko) | 1992-10-19 |
KR930004819Y1 true KR930004819Y1 (ko) | 1993-07-23 |
Family
ID=19312246
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019910004356U KR930004819Y1 (ko) | 1991-03-28 | 1991-03-28 | 고압 안정화 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930004819Y1 (ko) |
-
1991
- 1991-03-28 KR KR2019910004356U patent/KR930004819Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR920018768U (ko) | 1992-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930004819Y1 (ko) | 고압 안정화 회로 | |
KR100280790B1 (ko) | 디스플레이장치의서지보호회로 | |
JPH0544226B2 (ko) | ||
US6104174A (en) | High voltage power supply circuit | |
KR100225311B1 (ko) | 스위칭형 전원 장치 | |
US4651063A (en) | Horizontal deflection circuit | |
KR20210043947A (ko) | 전원관리집적회로 | |
US5089755A (en) | Vertical deflection circuit | |
KR200164490Y1 (ko) | 모니터의 고압 레귤레이션 회로 | |
US4885510A (en) | Beam current compensated vertical size control | |
KR950000152Y1 (ko) | 고압안정화 회로 | |
US6262898B1 (en) | Circuit for driving a switching transistor | |
KR0127157Y1 (ko) | 마이컴을 이용한 자동 휘도제한회로 | |
KR100202950B1 (ko) | 모니터의 고압 피드백 안정화 회로 | |
KR0183159B1 (ko) | 대형 텔레비젼 수상기에 있어서 고압 안정화 출력회로 | |
JP3858815B2 (ja) | 陰極線管装置 | |
KR870000553B1 (ko) | 고압안정화회로 | |
KR900004871Y1 (ko) | 과열 방지 고압 안정화 회로 | |
KR940005071Y1 (ko) | 수평 편향 지연 회로 | |
KR870000552B1 (ko) | 고압 안정화회로 | |
KR100242838B1 (ko) | 디스플레이 장치의 수평 사이즈 조절 회로 | |
KR920004066Y1 (ko) | 고압 안정화회로 | |
KR100548141B1 (ko) | 고압 안정화 장치 | |
KR100302127B1 (ko) | 모니터의오버스캔방지회로 | |
KR930000450Y1 (ko) | 디스플레이 장치의 고압안정화회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19970619 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |