KR0132259Y1 - 캡스턴계의 에러 방지회로 - Google Patents

캡스턴계의 에러 방지회로 Download PDF

Info

Publication number
KR0132259Y1
KR0132259Y1 KR2019950007062U KR19950007062U KR0132259Y1 KR 0132259 Y1 KR0132259 Y1 KR 0132259Y1 KR 2019950007062 U KR2019950007062 U KR 2019950007062U KR 19950007062 U KR19950007062 U KR 19950007062U KR 0132259 Y1 KR0132259 Y1 KR 0132259Y1
Authority
KR
South Korea
Prior art keywords
signal
microprocessor
control
output
transistor
Prior art date
Application number
KR2019950007062U
Other languages
English (en)
Other versions
KR960035499U (ko
Inventor
민병욱
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR2019950007062U priority Critical patent/KR0132259Y1/ko
Publication of KR960035499U publication Critical patent/KR960035499U/ko
Application granted granted Critical
Publication of KR0132259Y1 publication Critical patent/KR0132259Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/025Error detection or correction
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Control Of Electric Motors In General (AREA)

Abstract

본 고안은 캡스턴계의 에러 방지회로에 관한 것으로, 콘트롤 헤드에서 읽혀진 콘트롤신호가 정상레벨보다 작거나 없으면 이를 인식한 마이크로 프로세서에서 재생신호와 콘트롤인에이블 신호를 콘트롤신호 보상부에 출력함으로써 발진신호에 의한 콘트롤신호로서 캡스턴 모터를 정상적으로 회전시키도록 하고, 캡스턴 모터의 펄스발생기에 이상이 발생하여 FG신호가 없는 경우에는 이를 인식한 마이크로 프로세서에서 재생신호와 FG인에이블 신호를 FG신호 보상부로 출력함으로써 발진신호에 의한 FG신호로서 캡스턴 모터를 정상적으로 회전시키도록 한 것이다.

Description

캡스턴계의 에러 방지회로
제1도는 본 고안의 개략적인 구성을 나타낸 블럭도.
제2도는 본 고안의 콘트롤신호 보상부의 구성을 나타낸 회로도.
제3도는 본 고안의 FG신호 보상부의 구성을 나타낸 회로도.
제4도는 본 고안의 발진기의 구성을 나타낸 회로도.
제5도는 본 고안의 동작과정을 위한 주요부분의 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 콘트롤 헤드 2 : 캡스턴 모터
3 : 마이크로 프로세서 4 : 콘트롤신호 보상부
7 : FG신호 보상부 6 : 캡스턴 모터구동부
본 고안은 VTR에 있어서 캡스턴계의 에러 방지회로에 관한 것으로, 특히 테이프의 주행을 위한 콘트롤 펄스가 비정상적으로 출력되거나 캡스턴 FG신호의 이상조건을 체크하여 보정하여 테이프가 항상 안정되게 주행하도록 한 캡스턴계의 에러 방지회로에 관한 것이다.
일반적으로 VRT은 카세트 테이프에서 캡스턴 모터에 의해 이송되는 테이프가 제자리에서 회전하는 헤드실린더와 접하도록 하고, 헤드실린더의 소정위치에 설치된 헤드에 의해 테이프에 오디오신호와 영상신호 및 콘트롤신호를 기록하거나 기록된 신호들을 읽도록 한 것임은 이미 잘 알려진 사실이다.
그리고 테이프에 신호를 기록하거나 기록된 신호를 읽을때 정확한 동작이 이루어져야 정상적인 화상을 볼 수 있으므로 헤드실린더의 회전과 테이프의 주행을 정확히 제어하여야 한다.
종래에는 테이프에 신호를 기록하는 과정에서 헤드실린더의 회전과 테이프의 주행을 위한 캡스턴 모터의 회전을 제어하기 위하여 콘트롤 신호의 타이밍과 일치시키는 방법을 주로 이용하였고, 이 콘트롤 신호는 수직동기신호의 타이밍에 일치된 콘트롤 신호를 생성하여 헤드를 통해 테이프에 기록하였으며, 테이프에 기록된 신호를 재생시키는 과정에서는 콘트롤 신호의 타이밍에 헤드실린더 모터의 회전과 캡스턴 모터의 회전의 타이밍을 일치시킴으로써 정확한 재생이 가능하도록 하였고, 이 콘트롤 신호는 수정발진기에서 생성되는 펄스신호를 이용하였다.
그리고 녹화시 테이프에서 읽혀진 콘트롤 신호와 재생시의 콘트롤 신호는 트레킹 조절에 의해 상호 일치시키도록 하였다.
그러나 상기와 같은 종래의 콘트롤 신호에 의한 서보계의 위상제어, 특히 캡스턴계의 위상제어 방법에 의하여서는 테이프가 주행하는 중에 테이프의 비정상적인 주행이나 이상 동작등으로 인해 콘트롤 펄스가 비정상적으로 입력되거나, 또는 캡스턴 모터의 펄스발생기로 부터 FG신호가 이상상태를 나타내더라도 자체적으로 이를 보정하기 위한 구성이 없으므로 안정되지 않은 재생화면을 보게되는 단점이 있었다.
이에 따라 본 고안은 캡스턴계에서 재생시 콘트롤 펄스와 캡스턴 모터의 FG신호를 체크하여 에러 발생시 이를 보상하도록 한 캡스턴계의 에러 방지회로를 제공하는 것을 그 목적으로 한다.
이와같은 목적을 달성하기 위한 본 고안은 콘트롤 헤드에서 읽혀진 콘트롤신호가 정상레벨보다 작거나 없으면 이를 인식한 마이크로 프로세서에서 재생신호와 콘트롤인에이블 신호를 콘트롤신호 보상부에 출력함으로써 발진신호에 의한 콘트롤신호로서 캡스턴 모터를 정상적으로 회전시키도록 하고, 캡스턴 모터의 펄스발생기에 이상이 발생하여 FG신호가 없는 경우에는 이를 인식한 마이크로 프로세서에서 재생신호와 FG인에이블 신호를 FG신호 보상부로 출력함으로써 발진신호에 의한 FG신호로서 캡스턴 모터를 정상적으로 회전시키도록 한 것이다.
이하 본 고안을 첨부 도면에 의거 상세히 기술하여 보면 다음과 같다.
제1도는 재생시 캡스턴 모터의 회전을 제어하는 개략적인 구성을 나타낸 것으로서, 콘트롤헤드(1)에서 읽혀진 콘트롤신호(CTL1)를 입력받으면서 캡스턴 모터(2)의 펄스발생기 (도면에 도시않음)로 부터 캡스턴 모터(2)의 회전에 따른 FG신호(C FG1)를 입력받는 마이크로 프로세서(3)에서는 이들 콘트롤신호(CTL1)및 FG신호(C FG1)가 정상적인 가를 확인하도록 하고, 상기의 마이크로 프로세서(3)에서 콘트롤신호(CTL1)가 비정상적인 경우 출력되는 재생신호(D PB)와 콘트롤 인에이블신호(CTL EN)를 입력받은 콘트롤신호 보상부(4)에서는 발진기(5)로 부터의 발진신호에 의한 콘트롤신호(CTL),(CTL2)를 캡스턴 모터구동부(6)와 마이크로 프로세서(3)로 각각 출력하여 정상적인 캡스턴 모터(2)의 구동이 이루어지도록 하고, 상기 마이크로 프로세서(3)로 부터 재생신호(D PB)와 FG인에이블신호(FG EN)를 입력받는 FG신호 보상부(7)에서는 상기 발진기(5)로 부터의 발진신호에 의한 FG신호(C FG)(C FG2)를 캡스턴 모터구동부(6)와 마이크로 프로세서(3)로 각각 출력하여 캡스턴 모터(2)이 정상적인 구동이 이루어지도록 한 것이다.
제2도는 콘트롤신호 보상부의 구성을 나타낸 것으로서, 콘트롤신호(CTL1)와 콘트롤 인에이블신호(CTL EN)가 출력되면 인버터(I1)를 경유하거나 직접 앤드게이트(A1)로 입력되도록 하고, 상기 앤드게이트(A1)의 출력은 두 트랜지스터(TR1)(TR2)의 베이스에 인가되도록 하고, 트랜지스터(TR1)의 콜렉터에는 30㎐의 발진신호가 인가되도록 하면서 이의 에미터와 상기 트랜지스터(TR2)의 콜렉터에는 오아게이트(OR1)의 입력측과 연결하고; 상기 오아게이트(OR1)의 출력측에서는 캡스턴 모터구동부(6)로 직접 콘트롤신호(CTL)가 출력되도록 하면서 슈미트회로(8)를 거쳐 마이크로 프로세서(3)에 콘트롤신호(CTL2)가 출력되도록 하고, 에미터가 접지된 트랜지스(TR2)의 콜렉터로도 인가되는 콘트롤헤드(1)에서 읽혀진 콘트롤신호(CTL1)는 비교기(OP1)의 비반전입력단(+)에 인가되도록 하고, 반전입력단(-)으로 저항(R1),(R2)에 의해 분압된 기준전압(0.8V)이 인가되는 비교기(OP1)의 출력단에서는 에미터가 접지된 트랜지스터(TR3)의 베이스에 연결하여 상기 앤드게이트(A1)의 출력이 두 트랜지스터(TR1)(TR2)의 베이스에 인가되는 상태를 제어하도록 한 것이다.
그러므로 콘트롤헤드(1)에서 읽혀진 콘트롤신호(CTL1)에 이상이 있음을 인식하면 마이크로 프로세서(3)는 재생신호(DPB) 및 콘트롤 인에이블신호(CTL EN)를 출력하여 인버터(I1) 및 앤드게이트(A1)를 경유한 H가 트랜지스터(TR1),(TR2)를 온시키도록 한다.
트랜지스터(TR2)는 콘트롤신호(CTL1)를 그라운드시켜 주고, 트랜지스터(TR1)는 콜렉터로 인가되는 30㎐의 발진신호가 오아게이트(OR1)를 거쳐 제5도의 (a)에서와 같은 펄스의 상태로 캡스턴 모터구동부(6)에 콘트롤신호(CTL)로 출력되도록 하는 동시에, 슈미트회로(8)를 경유하여 제5도의 (b)에 도시한 것과 같은 구형파의 상태로 마이크로 프로세서(3)에 콘트롤신호(CTL2)로 출력되도록 한다.
그리고 콘트롤헤드(1)에서의 콘트롤신호(CTL1)가 정상상태로 되면 비교기(OP1)의 비반전 입력단(+)으로 인가되는 전압치가 0.8V보다 큰상태가 되므로 비교기(OP1)의 출력인 H가 앤드게이트(A1)의 출력을 그라운드시켜 두 트랜지스터(TR1)(TR2)가 오프되도록 한다.
그리고 상기 트랜지스터(TR2)의 콜렉터로 인가되는 콘트롤신호(CTL1)가 오아게이트(OR1)를 거쳐 캡스턴 모터구동부(6)로 직접인가되는 동시에 슈미트회로(7)를 경유한 후 마이크로 프로세서(3)에 인가되도록 한다.
제3도는 FG신호 보상부(7)의 구성을 나타낸 것으로서, 캡스턴 모터(2)에 의한 FG신호(C FG1)가 비정상임을 인식한 마이크로 프로세서(3)에서 재생신호(DPB)와 FG인에이블신호(FG EN)가 출력되면 인버터(I2)를 경유하거나 직접 앤드게이트(A2)로 입력되도록 하고, 상기 앤드게이트(A2)의 출력은 두 트랜지스터(TR4)(TR5)의 베이스에 인가되도록 하고, 트랜지스터(TR4)의 베이스에는 발진기(5)로 부터의 1080㎐의 발진신호가 입력되도록 하면서 이의 에미터와 트랜지스터(TR5)의 콜렉터에는 오아게이트(OR2)의 입력측과 연결하고, 상기 오아게이트(OR2)의 출력측에서는 캡스턴 모터구동부(6)로 직접 FG신호(C FG)가 출력되도록 하면서 슈미트회로(9)를 거쳐 마이크로 프로세서(3)에 FG신호(C FG2)가 출력되도록 하고, 에미터가 접지된 트랜지스터(TR5)의 콜렉터에 직접인가되는 캡스턴 모터(2)에 의한 FG신호(C FG)는 슈미트회로(10)를 경유하여 트랜지스터(TR6)이 베이스에 인가되도록 하고, 에미터가 접지된 상기 트랜지스터(TR6)는 상기의 앤드게이트(A2)의 출력이 두 트랜지스터(TR4)(TR5)의 베이스에 인가되는 상태를 제어하도록 한 것이다.
여기서 FG신호를 1080㎐의 발진신호를 사용하는 경우에는 VTR이 SP(Standard Playing)속도로 선택되어 동작하는 경우이고, 만약 SLP(Standard Long Playing)속도로 선택되어 동작하는 경우에는 1080㎐를 1/3로 분주한 360㎐의 발진신호를 FG신호로 사용한다.
그러므로 캡스턴 모터(2)의 회전에 따라 발생되는 FG신호(C FG1)에 이상이 있음을 마이크로 프로세서(3)에서 인식하면 재생신호(D BP)및 FG인에이블신호(FG EN)를 출력하여 인버터(I2) 및 앤드게이트(A2)를 경유한 H가 두 트랜지스터(TR4)(TR5)를 온시키도록 한다.
트랜지스터(TR5)는 캡스턴 모터(2)로 부터의 FG신호(C FG1)를 그라운드 시켜주고, 트랜지스터(TR4)는 콜렉터로 인가되는 1080㎐의 발진신호인 교류파형이 오아게이트(OR2)를 거쳐서 제5도의 (c)에서와 같은 교류파형의 FG신호(C FG)가 캡스턴 모터구동부(6)로 출력되도록 하는 동시에 슈미트회로(9)를 경유하여 제5도의 (d)에 도시한 것과 같은 1080㎐의 발진신호인 방형파가 마이크로 프로세서(3)에 FG신호(C FG2)로 출력되도록 한 것이다.
그리고 캡스턴 모터(2)로 부터의 FG신호(C FG1)가 정상상태로 되면, 슈미트회로(10)를 경유하는 중에 방형파로 변화한 FG신호(C FG1)에 의해 트랜지스터(TR6)가 온되면서 상기 앤드게이트(A2)의 출력을 그라운드시켜 두 트랜지스터(TR4)(TR5)가 오프되도록 한다.
그리고 FG신호(C FG1)의 제5도의 (c)에서와 같은 교류파형이 오아게이트(OR2)를 거쳐 캡스턴 모터구동부(6)에는 직접인가되는 동시에 슈미트회로(9)를 경유한 후 제5도의 (d)에서와 같은 방형파가 마이크로 프로세서(3)에 전달되도록 한 것이다.
제4도는 발진기(5)의 구성을 나타낸 것으로, 오실레이터(OSC:Oscillator)(11)에서 생성되는 1080㎐의 교류파형은 제1분주기(12)에 의해 1/3분주되어 360㎐의 교류파형으로 되고, 이 교류파형은 슈미트회로(13)를 경유하는 중에 360㎐의 방형파로 출력된다.
그리고 360㎐의 교류파형은 제2분주기(14)에 의해 다시 1/10 분주되어 36㎐의 교류파형으로 되고, 이 교류파형은 슈미트회로(15)(16)를 차례로 경유하는 중에 30㎐의 방형파와, 30㎐의 펄스로 출력되도록 한 것이다.
따라서 본 고안의 캡스턴계의 에러 방지회로에 의하여서는 콘트롤헤드에서 읽혀진 콘트롤신호나 캡스턴 모터로 부터의 FG신호가 이상상태이면 이를 인식한 마이크로 프로세서 발진기로 부터의 발진신호를 콘트롤신호 또는 FG신호로 출력함으로써 재생시 캡스턴 모터에 의해 테이프의 주행이 항상 정상상태를 유지하도록 하고, 정상상태로 환원되면 다시 원상태로 복귀되도록 한 것이다.

Claims (3)

  1. 콘트롤신호(CTL1)나 FG신호(C FG1)를 입력받으면서 이상상태를 확인하여 재생신호(D PB)와 콘트롤인에이블신호(CTL EN) 및/또는 FG인에이블신호(FG EN)를 선택적으로 출력하는 마이크로 프로세서(3)와, 상기 마이크로 프로세서(3)로 부터 재생신호(D PB) 및 콘트롤 인에이블신호(CTL EN)를 입력받으면 발진기(5)로 부터의 발진신호에 의한 콘트롤신호(CTL)(CTL2)를 캡스턴 모터구동부(6) 및 마이크로 프로세서(3)로 각각 출력하는 콘트롤신호 보상부(4)와, 상기 마이크로 프로세서(3)로 부터 재생신호(D PB) 및 FG인에이블신호(FG EN)를 입력받으면 발진기로 부터의 발진신호에 의한 FG신호(C FG)(C FG2)를 캡스턴 모터구동부(6) 및 마이크로 프로세서(3)에 각각 출력하는 FG신호 보상부(7)들로 구성됨을 특징으로 하는 캡스턴계의 에러방지회로.
  2. 제1항에 있어서, 콘트롤신호 보상부(4)는 마이크로 프로세서(3)에서 재생신호(D PB) 및 콘트롤 인에이블신호(CTL EN)가 출력되면 인버터(I1)를 거치거나 직접 앤드게이트(A1)에 인가되도록 하고, 상기 앤드게이트(A1)의 출력을 두 트랜지스터(TR1)(TE2)의 베이스에 인가되도록 하고, 콜렉터로 30㎐의 발진신호가 인가되는 트랜지스터(TR1)의 에미터와 트랜지스터(TR2)의 콜렉터에는 오아게이트(OR1)의 입력측에 연결하고 상기 오아게이트(OR1)의 출력은 직접 또는 슈미트회로(8)를 거쳐 캡스턴 모터(6)와 마이크로 프로세서(3)에 연결하고, 상기 트랜지스터(TR2)의 콜렉터로도 인가되는 콘트롤신호(CTL1)는 기준전압이 반전입력단에 인가되는 비교기(OP1)의 비반전 입력단에 연결하고, 상기 비교기(OP1)의 출력은 상기 앤드게이트(A1)의 출력과 콜렉터가 접속된 트랜지스터(TR3)의 베이스에 연결하여 구성한 캡스턴계의 에러 방지회로.
  3. 제1항에 있어서, FG신호 보상부(7)는 마이크로 프로세서(3)에서 출력되는 재생신호(D PB) 및 FG인에이블신호(FG EN)는 인버터(I2)를 거치거나 직접 앤드게이트(A2)에 인가되도록 하고, 상기 앤드게이트(A2)의 출력은 두 트랜지스터(TR4)(TR5)의 베이스에 연결하고, 콜렉터로 1080㎐의 발진신호가 인가되는 트랜지스터(TR4)의 에미터와 트랜지스터(TR5)의 콜렉터는 오아게이트(OR2)의 입력측에 연결하고, 상기 오아게이트(OR2)의 출력은 직접 또는 슈미트회로(9)를 거쳐 캡스턴 모터구동부(6)와 마이크로 프로세서(3)에 연결하고, 상기 트랜지스터(TR5)의 콜렉터로 인가되는 FG신호(C FG1)는 슈미트회로(10)를 거쳐 콜렉터가 상기 앤드게이트(A2)의 출력과 접속된 트랜지스터(TR6)의 베이스에 연결하여 구성한 캡스턴계의 에러 방지회로.
KR2019950007062U 1995-04-10 1995-04-10 캡스턴계의 에러 방지회로 KR0132259Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019950007062U KR0132259Y1 (ko) 1995-04-10 1995-04-10 캡스턴계의 에러 방지회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950007062U KR0132259Y1 (ko) 1995-04-10 1995-04-10 캡스턴계의 에러 방지회로

Publications (2)

Publication Number Publication Date
KR960035499U KR960035499U (ko) 1996-11-21
KR0132259Y1 true KR0132259Y1 (ko) 1998-12-15

Family

ID=19410933

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950007062U KR0132259Y1 (ko) 1995-04-10 1995-04-10 캡스턴계의 에러 방지회로

Country Status (1)

Country Link
KR (1) KR0132259Y1 (ko)

Also Published As

Publication number Publication date
KR960035499U (ko) 1996-11-21

Similar Documents

Publication Publication Date Title
US4688115A (en) Apparatus for reproducing a digital signal
US5008763A (en) Rotation control device for a rotary head in a magnetic recording and reproducing device
CA2031470C (en) Recording and/or reproducing apparatus for rotary head
JPS5815856B2 (ja) 再生変換器のための自動トラッキング装置
KR0132259Y1 (ko) 캡스턴계의 에러 방지회로
US5490017A (en) Signal reproducing apparatus
US4885647A (en) Apparatus for reproducing a digital signal
US4902946A (en) Software servo for a rotary head drum of VTR
EP0707311B1 (en) Apparatus for reproducing a tape-shaped recording medium
US5126894A (en) Servo circuit for capstan motor
KR900010655A (ko) 자기기록 재생장치의 트래킹 장치
KR0115143Y1 (ko) 캡스턴 모터 위상제어장치
KR0170258B1 (ko) 비데오 테이프 레코더의 캡스턴 모터 제어방법
JPH052799A (ja) 回転ヘツド型記録又は再生装置
KR100226182B1 (ko) 자기 기록 재생 장치 및 그 자기 기록 재생 방법
JP3318642B2 (ja) 磁気再生装置及び方法
JPH06131756A (ja) データ記録再生装置
KR100196856B1 (ko) 비데오 카세트 레코더에서의 슬로우 모드시 엔벨로프 값판정방법
KR0178739B1 (ko) 디지탈-브이씨알의 트래킹 제어방법
JPS633271Y2 (ko)
JPH0753157Y2 (ja) 磁気テープ記録/再生装置
GB2218829A (en) A circuit for controlling a drive motor in a tape recorder
US6192185B1 (en) Recording and reproduction of an information signal in a short play and a long play mode
KR920000566Y1 (ko) 영상기록 녹화기에서 리버스 서치 모드시 수평동기 보정회로
KR940005853B1 (ko) 캡스턴 및 그 제어장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20050830

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee