KR0129941B1 - 버스트 데이타 전송시 에러발생방지 장치 - Google Patents

버스트 데이타 전송시 에러발생방지 장치

Info

Publication number
KR0129941B1
KR0129941B1 KR1019940008590A KR19940008590A KR0129941B1 KR 0129941 B1 KR0129941 B1 KR 0129941B1 KR 1019940008590 A KR1019940008590 A KR 1019940008590A KR 19940008590 A KR19940008590 A KR 19940008590A KR 0129941 B1 KR0129941 B1 KR 0129941B1
Authority
KR
South Korea
Prior art keywords
data
signal
clamp
delay
control signal
Prior art date
Application number
KR1019940008590A
Other languages
English (en)
Other versions
KR950030598A (ko
Inventor
박상조
강성수
이찬구
Original Assignee
양승택
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원 filed Critical 양승택
Priority to KR1019940008590A priority Critical patent/KR0129941B1/ko
Publication of KR950030598A publication Critical patent/KR950030598A/ko
Application granted granted Critical
Publication of KR0129941B1 publication Critical patent/KR0129941B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/102Circuits therefor, e.g. noise reducers, equalisers, amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/22Adaptations for optical transmission

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Optical Communication System (AREA)

Abstract

본 발명은 버스트 데이타(BURST DATA) 전송에러 방지 장치에 관한 것으로, 버스트 데이타를 입력받아 데이타 패턴을 검색하기 위하여 데이타를 지연하는 데이타 래치수단(31): 상기 데이타 래치수단(31)으로 부터의 데이타를 입력받아 클램프 제어신호를 발생하는 클램프 신호발생수단(32): 상기 클램프 신호 발생 수단(32)의 클램프 신호가 발생하면 일정 시간 이내에는 재 발생을 못하도록 하는 지연시호를 상기 클램프 신호 발생 수단(32)으로 제공하는 지연신호 발생수단(33): 및 상기 데이타 래치 수단(31)에 접속되어 상기 클램프 신호 발생 수단(32)의 클램프 제어신호를 이용하여 클램프된 데이타로 출력하는 신호 클램프 수단(34)을 구비하는 것을 특징으로 한다.

Description

버스트 데이타 전송시 에러발생방지 장치
제1도는 일반적인 광 케이블티브이(CATV) 망에서의 LT/NT의 구조도.
제2도는 버스트 데이타 구조의 일예시도.
제3도는 본 발명에 따른 에러 발생 방지 장치의 구성도.
제4도는 본 발명에 따른 에러 발생 방지 장치의 상세 회로도.
제5도는 본 발명에 따른 신호의 파형도.
제6도는 클램프 전후 데이타의 예시도.
* 도면의 주요 부분에 대한 부호의 설명
31 : 데이타 지연 및 래치부 32 : 클램프신호 발생부
33 : 지연신호 발생부 34 : 신호 클램프부
본 발명은 버스트 데이타(BURST DATA)전송시 에러 발생을 방지하기 위한 에러 발생 장치에 관한 것이다.
일반적으로 광 케이블티브이(CATV)시스템에서는 12개의 티브이(TV) 신호(DS3)를 다중화하여 600Mb/s전송시스템을 통하여 전송하면, 분배센터에서 역다중화시켜 12개의 티브이신호(DS3)를 분배스위치로 보내고, 분배스위치에서는 가입자장치로부터 선택신호를 받아 티브이(TV)신호인 DS3를 3개 선택하여 155M 다중장치를 통해 가입자에게 전송하여 티브이(TV)영상을 가입자에게 제공하게 된다.
분배센터의 LT(Line Termination)에서는 티브이(TV)또는 스테레오 오디오 신호인 DS3 신호 3개를 155M로 다중화하고 광신호로 변환하여 제1도에서와 같이 광커플러인 파워 스플릿(P.S : Power Splitter)을 통해 3가입자에게 전송한다.
가입자장치인 NT(Network Termination)에서는 상향 데이타를 LT에서 보내주는 폴링신호에 따라 해당 타임슬롯에 광신호로 전송하게 되며, 그 데이타 구조는 제2도와 같이 버스트 데이타로 되어 있다. 버스트 데이타는 데이타 구간과 가드타임 구간으로 구분되어 있으며, 그 배분 비율은 3가입자가 모두 상향 데이타를 송신시 50:50이며 그렇지 않은 경우에는 가드타임이 넓게 되어 있다. 버스트 데이타는 가입자별로 가입자 구분 데이타(약 lmicro-second)와 상향 2.048Mb/s 데이타(약 16micro-second)로 구성되어 있어 상향 데이타가 없을때(여기서는 전화 통화가 없을 때임)는 가드타임이 더 넓어진다.
각각의 가입자 장치에서 생성된 버스트 데이타는 지정된 타임미슬롯에 광신호로 변환되어 송신되며, 3가입자의 광신호는 상기 제1도에서와 같이 결합기(Combiner)를 통하여 하나의 광신호로 결합되어 LT측에 입력되도록 구성되어 있다.
상기 제1도에서와 같이 가입자별 타임슬롯을 지정하는 2.048Mb/s 제어신호가 2.048Mb/s 제어 생성부에서 생성되어 채널데이타와 함께 155.52Mb/s 전송부에서 51.84Mb/s 프레임구조로 변환된 후에 3채널이 단순 다중화되어 LT의 광송신부로 전송된다. 광송신부에서는 전기신호를 광신호로 변환하여 3가입자에게 광선로를 통하여 전송한다. NT에서는 광수신부에서 데이타를 전기신호로 복구하고 155.52Mb/s 전송부에서 다시 채널데이타를 복구하고 그 중에서 제어신호를 찾아내어 지정된 가입자의 해당 시간에 상향전송을 선택적으로 하게 된다(제1도의 NT 제어신호 해석 ). NT의 상향데이타는 25.92Mb/s 전송부에서 프레임구조로 만들어져 광송신부로 버스트 데이타 형태로 보내진다. NT 광송신부에서는 버스트 데이타 전기신호를 광신호로 변환하여 광케이블을 통하여 LT에 전송한다. 3가입자로부터 전송 되어진 광신호는 결합기를 통해 3개의 광신호가 하나의 광케이블로 직렬로 결합되어 LT 광송신부로 전송된다. LT광송신부에서 광신호가 전기신호로 변환되어 3가입자의 버스트 데이타 형태의 전기 신호는 25.92Mb/s 전송부에거 3가입자의 상향데이타인 2.048 Mb/s, 64Kb/s 데이타를 해당 접속부로 보내준다(Power Splitter:광을 단순하게 나누어 주는 광소자임. Combiner:여러 케이블로부터 수신된 광을 한 케이블로 단순하게 합하여 주는 수동 광소자임). 여기서 버스트 데이타는 가드타임기간 및 가입자의 송신데이타 변화에 따라 평균 직류(DC)전압 레벨이 변동하게 되어 전기적인 신호를 송. 수신하는데 선로의 용량성 부하에 의한 신호 열화가 클램프전 데이타 형태로 발생되어 전송 에러가 발생되는 문제점이 있었다(NT 광송신부 및 LT 광수신부).
상기와 같은 문제점을 해결하기 위하여 안출된 본 발명은, 입력되는 데이타를 일정 시간동안 감시하여 데이타가 없는 구간 즉 스페이스(디지탈 신호에서의 1,0중 0를 말함)를 찾아내고 일정 기간동안 이 상태가 계속되면 이때의 직류 전위를 미리 설정된 기준레벨로 클램프하여 주므로써 직류 전압 레벨이 데이타에 따라 변동되는 것을 방지시켜 주고 이러한 동작이 반복되도록 하여 데이타가 열화되는 문제점을 해결하여 광 케이블티브이(CATV)망에서 상향 데이타를 에러없이 송수신할 수 있도록 한 에러 발생 방지 장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, 버스트 데이타를 입력받아 래치하여 데이타를 지연하는 지연 및 래치 수단; 상기 지연 및 래치 수단으로부터 데이타를 입력받아 소정 비트의 스페이스가 검출되면 지연신호에 따라 클램프 제어신호를 발생하거나 클램프 제어신호의 발생을 중지하는 클램프 신호 발생 수단; 상기 클램프신호 발생 수단으로부터 클램프 제어신호가 입력되면 일정시간 이내에는 클램프 제어신호가 재발생하지 않도록 지연신호를 상기 클램프신호 발생 수단으로 출력하는 지연신호 발생수단: 및 상기 지연 및 래치 수단으로부터 입력되는 클램프 제어신호에 따라 소정의 기준전압으로 변환시키는 클램핑 수단을 포함한다.
이하, 첨부된 도면 제3도 이하를 참조하여 본 발명에 따른 일실시예를 상세히 설명한다.
제3도는 본 발명에 따른 버스트 데이타 전송시 에러 발생 방지 장치의 구성도이다.
본 발명에 따른 에러 발생 방지 장치의 구성을 살펴보면 다음과 같다.
먼저, 데이타 지연 및 래치부(31)는 입력되는 버스트 데이타를 감시하기 위해 다단의 D-플립플롭을 이용하여 버스트 데이타를 외부에서 입력되는 시스템 클럭에 따라 래치하여 처음 1,2번째 D-플립플롭의 출력을 후술할 클램프신호 발생부(32)로 전송하고 최종 D-플립플롭의 출력을 후술할 신호 클램프부(34)로 출력한다.
클램프신호 발생부(32)는 데이타 지연 및 래치부(31)로부터 처음 1,2번째 D-플립플롭의 출력을 입력받아 데이타가 없는 구간의 시간을 체크하여 설정된 비트이상의 스페이스가 검출되고 지연신호 발생부(33)로부터 지연신호가 입력되면 클램프 제어신호를 발생하여 신호 클램프부(34)와 지연신호 발생부(33)로 출력한다.
지연신호 발생부(33)는 클램프신호 발생부(32)로부터 클램프 제어신호가 입력되면 일정시간 이내에는 다시 클램프 발생신호가 발생되지 않도록 제어신호를 만들어 클램프신호 발생부(32)로 출력한다.
신호 클램프부(34)는 데이타 지연 및 래치부(31)로부터 출력된 데이타의 스페이스 구간을 클램프신호 발생부(32)로부터 출력된 클램프 제어신호에 따라 설정 기준전압으로 절환하여 클램프된 데이타를 출력한다.
여기서, 버스트 데이타(BURST DATA)는 제2도와 같은 구조인 NRZ(Not Return to Zero)데이타이며, 클럭(CLOCK)은 26MHz의 시스템 클럭이다.
상기한 구성에 대한 상세한 동작 설명은 다음과 같다.
버스트 데이타는 데이타 지연 및 래치부(31)에서 시스템 클럭에 따라 래치되어 래치된 클럭수만큼(여기서는 5클럭임)신호가 지연된다. 데이타 지연 및 래치부(31)의 처음단의 출력을 감시하여 데이타의 유무를 클램프신호 발생부(32)에서 판단하고 데이타가 없는 구간이 설정된 비트수(여기서는 4비트임)이상이고, 지연시호 발생부(33)의 출력이 하이(로직상태중에서의)이면 펄스형태의 클램프 제어신호를 발생시켜 신호 클램프부(34)와 지연신호 발생부(33)로 출력한다.
이때, 지연신호 발생부(33)는 클램프 제어신호 펄스를 입력받으면 출력을 로우(LOW)로 하여 클램프신호 발생부(32)가 동작하지 못하도록 하고, 16진 카운터가 시스템 클럭을 카운트하여 그 출력이 1000이 되면 카운트를 중지하고 출력을 하이로 만들어 다시 클램프신호 발생부(32)로 출력하여 그 동작이 재개되도록 한다.
신호 클램프부(34)에서는 클램프신호 발생부(32)로부터 클램프 제어신호펄스를 입력받아 펄스가 입력된 기간동안 데이타 지연 및 래치부(31)로부터 입력된 데이타를 기준 직류(DC) 전위로 변환시켜 주므로써 변동된 직류 전위를 클램프하고 있다. 여기서, 데이타 지연 및 래치부(31)와 신호 클램프부(34) 사이는 일반 전송선로로 구성되어 있다.
제4도는 본 발명에 따른 에러 발생 방지 장치의 상세 구성도로서, 도면에서 41 내지 45는 D플립플롭, 46 내지 49,52,57은 인버터, 50,55는 논리곱게이트, 51은 부정논리곱 게이트, 53,54는 병렬로드 기능을 갖는 16진 카운터, 56은 클램프 회로를 각각 나타낸다.
도면에 도시한 바와 같이 본 발명의 상세 설명은 다음과 같다.
먼저, 인버터(46 내지 49)는 정확한 데이타 래치를 위하여 시스템 클럭을 반전시키기 위한 것이며, 인버터(52)는 연속되는 4비트의 스페이스 발견시 카운터(53)에서 출력을 발생할때 5번째 비트가 스레이스가 아니면 클램프 제어신호 펄스가 논리곱 게이트(55)에서 출력되지 않도록 하여 데이타를 클램프한 후에 안정된 시간이 확보되도록 하고 있다. 부정논리곱 게이트(51)는 클램프한 후의 지연시간과 데이타 스페이스 기간이 동시에 만족되지 않으면 카운터(53)가 인에이블되지 않도록 하고 논리곱 게이트(50)는 이때 카운터가 초기화되도록 모두 0을 로드한다.
그리고, 클램프 회로(56)는 데이타 전송라인을 클램프 제어신호 펄스 E의 하이 기간동안 기준 전위레벨에 도통시켜 주는 동작을 한다. 여기서, 기준전압은 로우레벨로 데이타가 복구될 수 있는 레벨의 전압(보통 접지 레벨)으로 고정되어 있고 피드백이나 누적된 값 등에 의해 변동되는 값이 아니다. 이때, 클램프 회로(56)의 구성은 간단하게 전계효과트랜지스터 또는 트랜지스터로 구성하고, 클램프 제어신호 펄스를 제어신호로 사용하게 된다. 이러한 클램프 회로(56)는 공지된 일반적인 클램프 회로를 사용할 수 있다.
따라서, 클램신호 발생부는 데이타를 검색하여 스페이스가 연속하여 5번 발생하면 클램프 제어신호 펄스를 발생시켜 직류 레벨이 설정된 기준전압에 고정되도록 하여 버스트 데이타 전송시 발생되는 문제점을 해결하였다.
제5도는 본 발명에 따른 신호의 파형도로서, 입력되는 데이타가 스레이스이면 A가 로우가 되고 그 다음 클럭에 B가 하이가 되며, 이때 지연신호 발생부(33)의 신호 C가 하이이면 카운터 인에이블이 로우가 되어(D)스페이스의 숫자를 4개 카운트하여 카운터 출력이 하이이고 다섯번째 비트도 스페이스이면 클램프 제어신호 펄스가 발생된다(E). 발생된 클램프 제어신호 펄스는 제6도의 F와 같은 데이타 신호를 클램프하여 제6도의 G와 같이 스페이스 구간의 직류 전압을 일정하게 유지시켜 준다.
클램프되지 않은 버스트 데이타(제6도의 F)는 데이타 전송시 데이타의 하이와 로우를 판단하는 임계(Threshold)레벨이 스페이스 구간에서 높아져 로우가 하이로 인식되는 경우가 발생되어 데이타의 전송 에러가 발생한다. 따라서, 데이타의 연속되는 스페이스 구간의 직류 레벨을 본 발명을 이용하여 일정하게 클램프시켜(제6도의G) 임계 레벨이 스페이스 구간에서 높아지지 않도록 해 주므로써 전송 에러가 발생되지 않도록 해 주는 효과가 있다.
따라서, 상기와 같은 본 발명은, 종래의 광 케이블티브이(CATV) 망에서는 가입자로부터 LT측사이에 광케이블을 1:1로 설치하여 상향신호도 하향신호와 같이 155Mb/s의 연속 데이타로 송신하므로써 버스트 데이타 전송시에러 발생 문제가 없었으나, 경제성을 고려하여 광케이블을 LT측에서는 3가입자당 한 쌍으로 써비스할 수 있도록 한 구조로 변경하고 상향 데이타 구조의 형태도 변형시킴에 따라 발생한 종래의 에러 발생 문제점을 해결하기 위하여 직류 레벨이 데이타에 따라 변동되는 것을 방지시켜 주고 이러한 동작이 반복되도록 하여 데이타가 열화되지 않도록 하므로써 광 케이블티브이(CATV)망에서의 상향 데이타의 에러없는 송수신을 실현 가능하도록 하는 효과가 있다.

Claims (2)

  1. 버스트 데이타를 입력받아 래치하여 데이타를 지연하는 지연 및 래치 수단: 상기 지연 및 래치 수단으로부터 데이타를 입력받아 소정 비트의 스레이스가 검출되면 지연신호에 따라 클램프 제어신호를 발생하거나 클램프 제어신호의 발생을 중지하는 클램프신호 발생 수단: 상기 클램프신호 발생 수단으로부터 클램프 제어신호가 입력되면 일정시간 이내에는 클램프 제어신호가 재발생하지 않도록 지연신호를 상기 클램프 신호 발생 수단으로 출력하는 지연신호 발생 수단: 및 상기 지연 및 래치 수단으로부터 입력되는 데이타의 스페이스 구간을 상기 클램프신호 발생 수단으로부터 입력되는 클램프 제어신호에 따라 소정의 기준전압으로 변환시키는 클램핑 수단을 포함하여 이루어진 에러 발생 방지 장치.
  2. 제1항에 있어서, 상기 지연신호 발생 수단은, 상기 클램핑 수단이 일정주기 이상의 간격을 가지고 동작되도록 하기 위하여 상기 클램프신호 발생 수단으로부터 클램프 제어신호가 입력되면 상기 클램프신호 발생 수단으로 지연신호를 출력하여 클램프 제어신호를 발생을 중지시키고 카운팅을 수행하여 소정의 카운트 값이 되면 상기 클램프신호 발생 수단으로 지연신호를 출력하여 다시 클램프 제어신호가 출력되도록 하는 것을 특징으로 하는 에러 발생 방지 장치.
KR1019940008590A 1994-04-22 1994-04-22 버스트 데이타 전송시 에러발생방지 장치 KR0129941B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940008590A KR0129941B1 (ko) 1994-04-22 1994-04-22 버스트 데이타 전송시 에러발생방지 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940008590A KR0129941B1 (ko) 1994-04-22 1994-04-22 버스트 데이타 전송시 에러발생방지 장치

Publications (2)

Publication Number Publication Date
KR950030598A KR950030598A (ko) 1995-11-24
KR0129941B1 true KR0129941B1 (ko) 1998-04-11

Family

ID=19381563

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940008590A KR0129941B1 (ko) 1994-04-22 1994-04-22 버스트 데이타 전송시 에러발생방지 장치

Country Status (1)

Country Link
KR (1) KR0129941B1 (ko)

Also Published As

Publication number Publication date
KR950030598A (ko) 1995-11-24

Similar Documents

Publication Publication Date Title
US4563774A (en) Address coded communication system
Shimazu et al. Ultrafast photonic ATM switch with optical output buffers
US5577196A (en) Intelligent digital signal hitless protection switch
US4638476A (en) Technique for dynamic resource allocation in a communication system
US6684350B1 (en) Repetitive pattern testing circuit for AC-coupled systems
US5442636A (en) Circuit and method for alignment of digital information packets
WO2021137385A1 (ko) 버스트 모드 클럭 및 데이터 복원 성능을 개선한 광수신 장치 및 방법
IT8224613A1 (it) Sistema di comunicazioni multiplex numerico del tipo a disaccoppiamento e inserzione di canali
US4744104A (en) Self-synchronizing scrambler
Papakonstantinou et al. A fully bidirectional optical network with latency monitoring capability for the distribution of timing-trigger and control signals in high-energy physics experiments
KR0129941B1 (ko) 버스트 데이타 전송시 에러발생방지 장치
CA1130409A (en) Half-duplex/simplex digital signal converter
US10892745B2 (en) Signal detector for GPON optical line terminal
GB1403217A (en) Speech-controlled switching arrangement
WO1997036403A1 (en) Bitstream management
US20080267634A1 (en) 9b10b Code for Passive Optical Networks
HU177260B (en) Method and arrangement to synchronize oscillators of digital communication network,in particular of pcm time multiplex communication network
Sekimoto et al. Group synchronization for digital transmission systems
JPH07506468A (ja) 非同期伝送モードネットワークにおける光学処理
Zhang Novel optical fiber code-division multiple access networks supporting real-time multichannel variable-bit-rate (VBR) video distributions
JPH05501033A (ja) ネットワークヘッド局
GB2189953A (en) AGC circuit
US20020126687A1 (en) Bitstream management
US4110563A (en) Traffic sensitive modulation system
KR930008173B1 (ko) 광 catv용 가입자 단말장치의 역 다중화장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071024

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee