KR0129606B1 - 비동기식 전송 모드(atm)의 헤더 변환 시스템 - Google Patents

비동기식 전송 모드(atm)의 헤더 변환 시스템

Info

Publication number
KR0129606B1
KR0129606B1 KR1019940035744A KR19940035744A KR0129606B1 KR 0129606 B1 KR0129606 B1 KR 0129606B1 KR 1019940035744 A KR1019940035744 A KR 1019940035744A KR 19940035744 A KR19940035744 A KR 19940035744A KR 0129606 B1 KR0129606 B1 KR 0129606B1
Authority
KR
South Korea
Prior art keywords
comparison
data
cpu
reception
transmission
Prior art date
Application number
KR1019940035744A
Other languages
English (en)
Other versions
KR960027725A (ko
Inventor
박영호
전종암
신현식
엄두섭
김형주
김재근
Original Assignee
양승택
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원 filed Critical 양승택
Priority to KR1019940035744A priority Critical patent/KR0129606B1/ko
Publication of KR960027725A publication Critical patent/KR960027725A/ko
Application granted granted Critical
Publication of KR0129606B1 publication Critical patent/KR0129606B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 수시로 주소 등록 및 해제가 이루어지는 ATM 서비스 환경하에서 CPU 접속을 데이타 흐름과 비동기적으로 해결하여 CPU의 제어가 시스템에 체계적으로 이루어지도록하고, CPU접속 포트(port)를 두 개의 데이타 송 수신 포트와 분리시킴으로써 실시간 헤더 변환을 수행하게 하여 서비스 지연을 최소화하고, 향후 UPC 및 GFC기능을 수용할 수 있는 비동기식 전송 모드(ATM) 헤더 변환 시스템에 관한 것이다.

Description

비동기식 전송 모드(ATM)의 헤더 변환 시스템
제1도는 본 발명이 적용되는 광대역 종합 정보 통신망의 로컬 시스템의 블럭 구성도.
제2도는 본 발명에 따른 헤더 변환 시스템의 전체블럭 구성도.
제3도는 수신 방향 데이타 변환 형식을 나타내는 데이타 구조도.
제4도는 수신 또는 송신 비교부에서의 비교 기능 처리 흐름도.
본 발명은 광대역 종합 정보 통신망(B-ISDN)에서 비동기식 전송 모드(Asynchronous Transfer Mode: 이하 ATM이라 칭함)셀의 VPI(Virtual Pare Identifier)/VCL(Virtual Channel Identifier)를 변환하는 비동기식 전송모드(ATM) 헤더 변환 가입자 액세스 처리 시스템에 관한 것이다.
종래의 모든 시스템은 ATM셀의 VPI/VCI 변환을 위하여 공용 메모리와 디스크리트 소자를 시용하거나 또는 LAN(Local Area Network)시스템에서 사용되는 LAN 주소 변환 소자를 사용하여 CPU를 통한VPI/VCI 변환을 수행하도록 구성되었다.
그러나 상기와 같은 종래의 VPI/VCI 변환 방법 및 장치는 공용 메모리와 디스크리트 소자를 사용하는 경우에 CPU의 접속이 매 소자마다 이루어져야 하고 시스템의 기능 및 데이타 오류에 대한 인터럽트기능이 메인 CPU제어 시스템에 제대로 전달 되지 않는 경우가 발생하며, LAN 주소 변환 소자를 사용하는 경우에는 CPU 싸이클 시간에의한 제약으로 실시간 변환을 수행하지 못하며 이로 인해 대역폭의 낭비를 초래하는 문제점이 따랐다.
상기 종래기술의 문제점을 해결하기 위하여 안출된 본 발명은 수시로 주소 등록 및 해제가 이루어지는 ATM 서비스 환경하에서 CPU접속을 데이타 흐름과 비동기적으로 해결하여 CPU의 제어가 시스템에 체계적으로 이루어지도록하고, CPU접속 포트(port)를 두 개의 데이타 송 수신 포트와 분리시킴으로써 실시간 헤더 변환을 수행하게 하여 서비스 지연을 최소화하고, 향후 UPC 및 GFC기능을 수용할 수 있는 비동기식 전송 모드(ATM) 헤더 변환 가입자 액세스 처리 시스템을 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은 광대역 종합 정보 통신망에서 ATM셀의 헤더 변환 시스템에 있어서, 비동기식 전송 모드 기능수행 모듈로부터 송 수신 데이타를 입력받아 송 수신 방향의 각 데이타에 대해서 비동기식 전송 모드 셀의 특정 헤더 패턴을 검사하는송신부 제어 수단 및 수신부 제어 수단; 중앙처리장치버스를 통하여상기 수신부 제어 수단에서 필터링 기능을 각 셀별로 수행하지 않도록 하는 제어 신호 또는 특정 헤더 패턴을 갖는 셀들의 라우팅 정보들을 초기치로 세팅하는 값들을 전달하며, 송신 제어부로 필터링 기능을 각 셀별로 수행하지 않도록 하는 제어 신호를 전달하거나, 비교테이블에 등록하거나 읽어올 데이타를 일시적으로 저장하거나 또는 장치의 인터럽트 처리와 성능 정보들을 누적하는 중앙처리장치 제어 수단; 상기 수신부 제어 수단에서 32비트 헤더 데이타를 전달받아 비교 테이블에서 장치의 운용 모드에 따라 일치하는 주소의 등록 정보들을 검색하는 송신 비교 수단; 상기 중앙처리장치 제어 수단에서 저장중인 등록 정보들을 수신 비교 수단과 송신 비교 수단에서 발생된 등록 제어 신호에 따라 비동기적으로 등록주소를 액세스하여 비교 테이블에 등록 정보를 저장하는 중앙처리장치 접속 수단; 상기 수신 비교 수단, 송신 비교 수단에서 비교 데이타를, 중앙처리장치 접속부에서 등록 데이타를 전달받아 저장하는 비교 테이블; 상기 비교 테이블에서 전달되는 비교 기능의 결과들을 정리하여 장치의 외부로 전달하는 비교 기능 결과부를 포함하여 이루어지는 것을 특징으로 한다.
(본 명세서에서는 ATM계층에서 물리계층으로부터 ATM셀을 전달받아 헤더를 변환하고 이를 AAL계층 또는 스위치 소자로 전달하는 방향을 수신, 이의 역방향을 송신이라 정의하였고, ATM계층 기능을 수행하는 ATM계층으로부터 데이타가 전달되는 것을 입력, 이의 역방향에 대한 데이타 전달을 출력이라 정의하였다.)
이하, 첨부된 도면 제1도 내지 제4도를 참조하여 본 발명의 일실시예를 상술한다.
제1도는 본 발명이 적용되는 ATM의 로컬 시스템의 블럭 구성도로서, 도시된 바와 같이 ATM의 로컬 시스템은 물리계층 기능 수행 모듈(11), ATM계층 기능 수행 모듈(12), 헤더 변환 장치(13), UPC GFC처리 모듈(14) 및 스위치 시스템(15)으로 구성된다.
수신방향에 대해서, ITU-TS의 권고안 I.432의 기능을 수행하는 물리계층 기능 수행 모듈(11)에서는 STM프레임에서 ATM셀을 추출하여 ITU-TS의 권고안 I.361의 기능을 수행하는 ATM기능 계층 수행 모듈(12)로, ATM 계층 기능 수행 모듈(12)은 셀의 헤더만을 추출하여 본 발명에 따른 헤더 변환 시스템(13)으로, 여기서 추출된 UPC 및 GFC정보들은 실시간으로 UPC GFC 처리 모듈(14)로 전달되며 계산된 결과는 역으로 헤더 변환 시스템(13)으로 전달되어 다중화되고 역으로 ATM계층 기능 수행 모듈(12)로 전달되어 상위 계층인 스위치 시스템(15)으로 전달된다. 송신 방향에 대해서는 이의 역과정으로 수행된다.
제2도는 본 발명에 따른 헤더 변환 시스템(13)의 전체 블럭 구성도로서, 헤더 변환 시스템(13)은 수신 제어부(21), 송신 제어부(22), CPU 제어부(23), 비교 테이블(24), 수신 비교부(25), 송신 비교부(26), CPU 접속부(27) 및 비교 기능 결과부(28)등으로 구성된다.
수신제어부(21)는 ATM계층 기능 수행 모듈(12)로부터 양 방향 데이타 버스를 사용하여 4바이트의 헤더를 전달받아 8 바이트의 변환된 헤더를 출력한다. 이때 데이타 입력은 ATM계층 기능 수행 모듈(12)로부터 전달되는 시스템 클럭(Clk) 및 4 클럭 동안 액티브 로우가 되는 입력 셀 유효 지시 신호(RxInEnb)에 동기되어 셀 헤더 데이타(RxData[7:0])가 전달되고, CPU 제어부(23)로부터는 제어 신호 또는 특정 헤더 패턴을 갖는 셀들의 라우팅 정보들을 초기치로 세팅하는 값들을 받으며, 입력 데이타는 32비트로 재정렬되어 필터링 기능이 수행된다. 필터링 기능은 물리계층 셀 및 특정한 헤더 패턴을 갖는 ATM셀 들을 비교 기능 이전에 분류하여 이들 헤더 값이 비교 테이블에 등록되어 있지 않더라도 동일한 VPI 또는 VPI/VCI를 갖는 사용자 셀과 비교 기능을 수행토록하여 비교 테이블을 효율적으로 사용토록하기 위해서 수행된다. 이때 물리계층 셀은 VPI/VCI 필드가 모두 '0'이고 CLP비트가 '1'인 헤드 패턴을 갖는 셀이며, ATM셀 중에서 특정 헤더 패턴을 갖는 셀로는 메타-시그널링(Meta-signalling). 제너럴 브로드캐스트 시그널링(General Broadcast Signalling), 포인트-포인트-시그널링(point-to-Point Signalling), F4 및 F5 OAM, 할당되지 않은(Unassigned)셀 등이 있다. ATM계층 장치로부터 입력된 셀이 특정 패턴을 갖는 셀인 경우, 이들 셀들은 디폴트(default)로 필터링되어 그 결과를 레지스터에 저장하고 데이타를 수신 비교부로 전달한다. 필터링의 결과는 UPC기능을 지원하기 위해서 매 셀의 CLP비트 값과 함께 UPC동기 신호(RxUPCEnb)에 동기 되어 칩의 외부로 전달된다.
수신비교부(25)에서 전달된 변환 데이타 또는 비교 기능 결과부(28)에서 전달된 비교 기능 수행 결과에 따라 수행되는 다중화 기능은 현재 시스템의 응용에 따라 다중화하는 정보 및 헤더의 범위가 결정된다. 시스템의 운용모드로는 UNI/NNI, VPI 또는 VPI/VCI스위칭의 조합이 있으며 UNI모드일 경우는 입력된 셀의 GFC필드는 매스크되며 NNI모드에서만 GFC필드가 비교된다.
스위칭 모드는 해당되는 필드만 비교되며 그 외의 다른 필드는 기본적으로 매스킹된다. 매스킹되는 필드는 비교 기능의 결과가 매칭이라해도 해당되는 값이 다중화되지 않으며 입력된 값이 그대로 유지된다.
필터링 기능이 사용되는 경우, 그 셀이 특정 VCI패턴을 갖는 메티-시그널링(Meta-signalling). 제너럴 브로드캐스트 시그널링(General Broadcast Signalling), 포인트-포인트-시그널링(point-to-Point Signalling), F4 및 F5 OAM, 할당 되지 않은(Unassigned)셀들은 등록된 사용자 셀과의 비교 기능 결과가 매칭이면 RID(Routing IDentifier), UR(User Reserved)필드는 CPU에 의해 설정된 값으로, VPI 및 R(Relay)값은 해당되는 CID21(Cell IDentifier) 및 R값으로 다중화된다.
또한 특정 PTI패턴을 갖는 세그먼트 OAM F5플로우, 앤드-앤드(End-To-End) F5플로우, Resource Management셀들은 VCI 필드까지도 비교 테이블(24)에서 전달된 CID23 값으로 다중화 된다. 이들 셀들이 비등록 되어 있을 경우는 모두 비등록 셀로 처리되며 R값은 '0'로 코딩된다.
비등록 셀 처리는 CPU에 의해 설정된 비등록 RID 및 UR 값으로 다중화되며 비등록 셀임을 표시하는 I 비트를 '1'로 코딩한다. 물리계층 셀 및 비할당 셀은 CPU에서 할당한 RID 및 UR값으로 다중화되며 물리계층 셀은 P 비트를 비할당 셀은 U비트를 '1'로 코딩하며 이들 셀에 대해서는 비등록 셀 계수를 하지 않는다.
특정 패턴을 갖는 OAM셀들의 RID, UR필드와 특정 VCI 필드 값을 갖는 OAM셀의 CID22 값이 CPU의 제어에 의해 비교 테이블(24)에서 값을 받아 다중화할 수 있으며 물리계층 및 비할당 셀 또한 매칭되는 경우 비교 테이블(24)에서 다중화 값을 받을 수 있다.
데이타 출력은 클럭(Clk)과 출력 셀 유효 지시 신호(RxOutEnb)에 동기된 8 바이트의 데이타(RxData[7:0])가 된다.
송신 제어부(22)는 ATM기능 수행 모듈(12)로부터 양 방향 데이타버스를 사용하여 4 바이트의 헤더를 변화하여 4 바이트의 변환된 헤더를 출력한다.
4 클럭 동안 액티브 로우가 되는 입력 셀 유효 지시신호(TxInEnb)에 동기되어 입력 데이타(TxData[7:0])가 전달되며, 데이타를 32 비트로 재정렬하여 특정 VPI/VCI패텬을 갖는 OAM셀을 비교 기능 이전에 필터링하여 그 결과를 레지스터에 저장하고 비교기능 수행을 위하여 송신 비교부(26)로 정렬된 데이타를 전달한다.
송신 비교부(26)에서 전달되는 변환 데이타 또는 비교 기능 결과부(28)에서 전달되는 비교 기능 결과에 따라 수행되는 다중화 기능은 이 장치가 응용되는 모드 및 스위칭 방식에 따라 다중화 되는 필드의 범위가 결정되며 입력된 셀 헤더의 GFC/VPI/VCI 필드에 대해서만 변환을 한다.
특정 패턴을 갖는 OAM셀은 매스킹되지 않은 필드만 변환되며 비 등록 셀인 경우는 입력된 헤더가 그대로 출력되며, 출력은 4바이트 동안 액티브 로우가 되는 출력 셀 유효 지시 신호(TxOutEn)에 동기 되어 출력 데이타(TxData[7:0])를 ATM기능 수행 모듈(12)로 내보낸다.
CPU 제어부(23)는 본 장치 외부의 CPU 제어 시스템과 양방향 버스인 데이타(Data[15:0])와 주소(Address[15:0]), 읽기/쓰기 제어 신호(R/W), 칩 선택 제어 신호(CS), 주소 선택 신호(AS), 그리고 인터럽트 신호(IRQ)등의 신호들을 사용하여 정보를 주고 받는다. CPU제어부(23)는 수신 제어부(21)로 필터링 기능을 수행하지 않도록 하는 제어 신호 또는 특정 헤더 패턴을 갖는 셀들의 라우팅 정보들을 초기치로 세팅하는 값들을 전달하며, 송신 제어부(22)로는 필터링 기능을 수행하지 않도록 하는 제어 신호를 전달하며, CPU 접속부(27)로는 등록 주소의 정보들을 주고 받는다.
CPU접속부(27)는 CPU 제어부(23)에서 전달된 등록할 주소의 정보들을 비교 테이블(24)에 저장하거나 비교 테이블(14)에서 등록 주소의 정보들을 전달받으며 등록 운용 중에 쓰기주소 레지스터 이외의 비교 테이블(24)에 대한 액세스는 무시되며 인터럽트로 CPU에 알린다. 이 외의 주소에 대한 액세스 동안에는 현재의 값을 유지하며 다음 번의 액세스에 쓰기동작을 게속해서 수행한다. 또한 CPU의 제어에 의해 쓰기 운용의 초기화가 가능하다. 비교 테이블(24)의 임의의 주소에 대한 등록은 다음의 과정을 따른다.
가) CPU에 의해 쓰기 시작 비트와 쓰기 주소를 특정 레지스터에 저정한다. 이때 쓰기 주소의 엠티(Empty) 플레그를 검사하여 가용하지 않을 경우는 CPU로 인터럽트를 발생시키고 쓰기 주소는 무시되어 쓰기 동작은 초기화 된다.
나) 쓰기 데이타 레지스터에 쓰기 주소를 갖고 데이타를 로딩한다.
다) 데이타 로딩이 완료된 후 내부적으로 송 수신 비교부(26, 25)의 비교 기능 비활성 시간 지시 신호에 의하여 자동적으로 쓰기 완료 인터럽트가 발생하며 해당 주소의 비교 테이블(24)에 데이타가 써진다.
라) 쓰기 시작 비트는 자동 리셋된다.
CPU접속부(27)에 의해 이루어지는 비교 테이블(24)의 읽기 및 등록 해제 기능의 수행은 다음과 같은 순서에 의해 이루어진다.
가) CPU에 의해 읽기(또는 등록 해제) 시작 비트 및 읽기(또는 등록 해제( 주소를 특정 레지스터에 저장한다.
나) 읽기 데이타 레지스터에 읽어올 주소를 저장한다(등록 해제인 경우는 수행하지 않는다).
다) 읽기(또는 등록 해제) 완료 인터럽트를 발생한다.
비교 테이블(24)은 비교되는 데이타와 반환되는 데이타, 수신 방향의 라우팅 데이타를 저장하며, 수신 비교부(25)로부터 수신 방향의 비교 데이타인 수신 GFC, VPI. VCI, PT 필드를 전달받아 등록이된 데이타이면 해당되는 주소의 반환 데이타 및 라우팅 데이타를 반환한다.
송신 비교부(26)로부터는 송신 방향의 비교 데이타인 수신 CID1(수신 방향의 GFC와 구별하기 위하여 사용한 이름임)를, CID21(수신 방향의 VPI와 구별하기 위하여 사용한 이름임), CID22(수신 방향의 VCI와 구별하기 위하여 사용한 이름임), CID3(수신 방향의 PT와 구별하기 위하여 사용한 이름임) 필드를 전달받아 등록이된 데이타이면 해당되는 주소의 반환 데이타를 반환한다. CPU 접속부(27)로부터는 등록할 주소의 데이타들을 전달 받거나 저장한 내용을 내주며 비교기능 결과부(28)로는 비교 기능의 결과인 비교 상태(매칭, 비등록, 다중 매칭)와 매칭 주소 및 비교 테이블(24)의 주소 등록 상황을 알리는 엠티(Empty) 상태등을 전달한다.
수신 비교부(25)는 수신 제어부(21)에서 비교 인에이블 제어 신호와 4바이트 크기의 데이타를 전달 받아 비교 테이블(24)의 엠티 플레그가 '0'인 주소의 데이타들과 비교 기능을 수행한다.
송신 비교부(26)는 송신 제어부(22)에서 비교 인에이블 제어 신호와 4 바이트 크기의 데이타를 전달 받아 비교 테이블(24)의 엠티 플레그가 '0'인 주소의 데이타들과 비교 기능을 수행한다.
비교 기능 결과부(28)는 비교 테이블(24)에서 전달된 비교 기능의 결과인 비교 상태(매칭, 비등록, 다중 매칭)와 매칭 주소 및 비교 테이블(24)의 주소 등록 상황을 알리는 엠티 상태 등을 전달받아 각각의 송수신 방향에 대한 장치 외부로의 출력 지시신호(TxUPCEnb,RXUPCEnb)에 동기된 송신 비등록신호(TxNolist), 송신 매칭 신호(TxMatch), 송신 다중 매칭 신호(TxMul), 수신 비등록신호(RxNoList), 수신 매칭 신호(RxMatch), 수신 다중 매칭 신호(RxMul), 수신 매칭 어드레스(RtnAddr[6:0])등을 출력한다.
제3도는 수신 방향 데이타 변환 형식을 나타내는 데이타 구조도로서, 수신 방향에 대해서 입력된 4바이트의 셀 헤더가 비교 기능수행 후에 출력되는 데이타형식을 보여준다. 입력된 데이타(31)은 GFC, VPI, VCI, PTI, CLP필드로 구성되며 출력 데이타(32)는 라우팅 데이타인 RID, R, U, P, N, E, User Reserved 3 바이트 등과 GFC,VPI, VCI가 필드가 변환된 CID1(NNI 모드에서만 변환된다.), CID21, CID22 및 입력된 값인 PTI, CLP 구성된다. 송신 방향에 대한 데이타 형식은 라우팅 필드 데이타가 존재하지 않는 것을 제외하고 수신 방향과 동일하게 변환된다.
제4도는 수신 또는 송신 비교부(25)(26)에서 수행되는 비교 기능의 흐름도를 나타낸다. 이때, 비교 기능의 방법 및 범위는 운용 모드 및 스위칭 방법에 따라 비교 필드의 범위가 다르며 디폴트는 UNI 모드에 VPI/VCI 스위칭 운용을 지원하는 것이다.
NI모드는 비교 범위가 GFC필드가 제외되며 NNI 모드는 GFC 필드를 비교 범위에 포함시켜 비교 기능을 수행하며 이 경우 이 필드의 반환 필드는 CID1필드가 된다. 비교 기능 수행(41)은 수신 또는 송신 데이타가 입력되었을 경우에 비교 기능을 수행하는 시작 단계이며, 신호 매치(42)는 VPI/VCI 변환 기능을 수행하는 시스템에서는 비교테이블(24)의 VPI/VCI 필드와 수신된 셀 헤더의 VPI/VCI 필드를 서로 비교하여 오직 하나의 주소와 일치하는 지의 여부를 검사하여 '매치' 상태 선언(43)을 하며, 멀티 매치(44)는 두 개 이상의 주소에 입력된 데이타와 동일한 데이타가 저장되어 있는지의 여부를 검사하며 그렇지 않을 경우, '노-리스트' 상태 선언(45)을 하며, '매치'도 아니고 '노-리스트'도 아닌 경우, PTI 매칭(46)은 현재 비교 테이블(24)의 PTI 값의 매스킹 여부를 검사하며 매스킹 상태이면 PTI(VCI*) 필드매칭 해제(48)에서 이 장치의 운용 모드가 VPI/VCI 스위칭 모드이면 비교 테이블(24)의 PTI 필드의 매스크를 제거하며 VPI 스위칭 모드이면 비교 테이블(24)의 VCI필드의 매스크를 제거한다. 그러나 PTI 필드가 매스킹되어 있지 않을 경우는 비교 테이블(24)에 두 개 이상의 주소에 동일 내용이 등록된 것으로서 '멀티-매치' 상태 선언(47)이 된다. PTI(VCI*) 필드 매스킹(49)은 비교 기능 및 상태 검출이 완료된 후 다음 셀 헤더의 비교를 위해서 PTI 또는 VCI 필드 매스킹이 해제된 경우는 이를 다시 매스크 시킨다. PTI(VCI*) 필드 매스킹(49)후 종료한다.
상기와 같이 이루어지는 본 발명을 사용할 경우 고속으로 전달되는 ATM 셀의 VPI/VCI의 헤더 변환을 실시간으로 수행하고 ATM 스위치의 라우팅 정보를 CPU에 의해 임의의 값으로 프리 세팅하여 스위치의 라우팅 기능을 효율적으로 이용할 수 있고 UPC 및 GFC 기능을 망의 응용, 즉 해당되는 노드가 UPC 또는 GPC 기능을 수행하는 경우 본 발명의 외부에 직접 접속하여 실시간으로 처리할 수 있으므로, 광대역 종합 정보 통신망의 각 노드에서 헤더 변환 기능에 기인한 셀 지연을 최소화할 수 있으며, 따라서 망의 대역 사용율을 최대화할 수 있고 시스템의 크기를 최소화할 수 있다.

Claims (6)

  1. 광대역 종합 정보 통신망의 비동기식 전송 모드 셀의 헤더 변환 시스템에 있어서, 비동기식 전송 모드 기능 수행 모듈(12)로부터 송 수신 데이타를 입력받아 송 수신 방향의 각 데이타에 대해서 비동기식 전송 모드셀의 특정 헤더 패턴을 검사하는 송신부 제어 수단(22) 및 수신부 제어 수단(21); 중앙처리장치 버스(16)를 통하여 상기 수신부 제어 수단(21)에서 필터링 기능을 각 셀별로 수행하지 않도록 하는 제어 신호 또는 특정 헤더 패턴을 갖는 셀들의 라우팅 정보들을 초기치로 세팅하는 값들을 전달하며, 송신 제어부(22)로 필터링 기능을 각 셀별로 수행하지 않도록 하는 제어 신호를 전달하거나, 비교 테이블(24)에 등록하거나 읽어올 데이타를 일시적으로 저장하거나 또는 장치의 인터럽트 처리와 성능 정보들을 누적하는 중앙처리장치 제어 수단(23); 상기 수신부 제어 수단(21)에서 32 비트 헤더 데이타를 전달받아 비교 테이블(24)에서 장치의 운용 모드에 따라 일치하는 주소의 등록 정보들을 검색하는 수신 비교 수단(25); 상기 송신부 제어(22)에서 32 비트 헤더 데이타를 전달받아 비교 테이블(24)에서 장치의 운용 모드에 따라 일치하는 주소의 등록 정보들을 검색하는 송신 비교 수단(26); 상기 중앙처리장치 제어 수단(23)에서 저장중인 등록 정보들을 수신 비교 수단(25)과 송신 비교 수단(26)에서 발생된 등록 제어 신호에 따라 비동기적으로 등록 주소를 액세스하여 비교 테이블(24)에 등록 정보를 저장하는 중앙처리장치 접속 수단(27); 상기 수신 비교 수단(25), 송신 비교 수단(26)에서 비교 데이타를, 중앙처리장치 접속부(27)에서 등록 데이타를 전달받아 저장하는 비교 테이블(24); 상기 비교 테이블(24)에서 전달되는 비교 기능의 결과들을 정리하여 장치의 외부로 전달하는 비교 기능 결과부(28)를 포함하여 이루어지는 것을 특징으로 하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.
  2. 제1항에 있어서, 상기 수신부 제어 수단(21)과 송신부 제어 수단(22)은 각각 수신 및 송신 데이타의 입 출력 수행을 수신 입력 지시 신호(RxInEnb)와 송신 입력 지시 신호(TxInEnb)에 동기 되어 버스에서의 데이타 유통을 제어하고 입력된 데이타에서 특정 ATM 셀 헤더 패텬을 갖는 셀들을 미리 제거하여 등록 주소의 수를 줄이며, 비교 기능 수행 후에 장치의 운용 모드에 따라 반환 필드를 선택적으로 다중화하여 수신 방향 데이타 변환 형식으로, 송신에 대해서는 입력된 헤더크기로만 변환하여 출력하는 것을 특징으로하는 광대역 종합 정보 통신망의 비동기식 전송 모드 셀의 헤더 변환 시스템.
  3. 제1항에 있어서, 상기 중앙처리장치 제어 수단(23)은 중앙처리장치 버스를 통하여 쓰기 시작 비트와 쓰기 주소를 사용하여 비교 데이타와 반환 데이타를 라우팅 데이타를 비교 테이블(24)에 로딩하기 위해 일시적으로 저장하고, 읽기 시작 비트와 읽기 주소를 사용하여 비교 테이블(24)에서 읽어 온 정보들을 일시적으로 저장하고, 비교 테이블(24)의 임의의 주소에 대한 등록을 해제하기 위하여 등록 해제 비트를 사용하여 수행하는 것을 특징으로 하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.
  4. 제1항에 있어서, 상기 중앙처리장치 접속 수단(27)은 중앙처리장치 제어 수단(23)에 일시적으로 저장된 등록 정보들을 수신 비교 수단(25) 및 송신 비교 수단(26)이 비교 기능을 수행하지 않는 시간 동안 비교 테이블(24)에 해당되는 주소에 정보들을 전달하고 비교 테이블(24)에서 해당되는 주소의 정보들을 읽어서 중앙처리 장치 제어 수단(23)으로 전달하거나 해제하는 것을 특징으로하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.
  5. 제1항에 있어서, 상기 비교 테이블(24)은 양 방향의 중앙처리장치 접속 수단(27), 수신 비교 수단(25), 송신 비교 수단(26)과 데이타를 전달하고, 단 방향의 비교 기능 결과부(28)로 비교 결과 정보들을 전달하는 것을 특징으로 하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.
  6. 제1항에 있어서, 상기 비교 기능 결과부(28)는 비교 기능 수행 결과인 비교 상태(매칭, 비등록, 다중 매칭)와 비교 테이블(24)의 엠티(Empty) 상태를 각각의 송수신 방향에 대한 장치 외부로의 출력 지시신호에 동기된 송신 비등록신호, 송신 매칭 신호, 송신 다중 매칭 신호, 수신 비등록신호, 수신 매칭 신호, 수신 다중 매칭 신호, 수신 매칭 어드레스 등을 출력하는 것을 특징으로하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.
KR1019940035744A 1994-12-21 1994-12-21 비동기식 전송 모드(atm)의 헤더 변환 시스템 KR0129606B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940035744A KR0129606B1 (ko) 1994-12-21 1994-12-21 비동기식 전송 모드(atm)의 헤더 변환 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940035744A KR0129606B1 (ko) 1994-12-21 1994-12-21 비동기식 전송 모드(atm)의 헤더 변환 시스템

Publications (2)

Publication Number Publication Date
KR960027725A KR960027725A (ko) 1996-07-22
KR0129606B1 true KR0129606B1 (ko) 1998-04-14

Family

ID=19402752

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940035744A KR0129606B1 (ko) 1994-12-21 1994-12-21 비동기식 전송 모드(atm)의 헤더 변환 시스템

Country Status (1)

Country Link
KR (1) KR0129606B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100236604B1 (ko) * 1997-08-23 2000-01-15 서평원 구내교환 시스템에서의 비동기 전송모드 교환기

Also Published As

Publication number Publication date
KR960027725A (ko) 1996-07-22

Similar Documents

Publication Publication Date Title
EP0856969B1 (en) Fibre channel fabric
EP1045557B1 (en) ATM switching system
US6122279A (en) Asynchronous transfer mode switch
US6229822B1 (en) Communications system for receiving and transmitting data cells
US6236655B1 (en) Port and link identification
US6272144B1 (en) In-band device configuration protocol for ATM transmission convergence devices
US6646985B1 (en) Congestion control mechanism in a network access device
JPH10303928A (ja) Atmネットワークにおける交換装置、トラフィック管理デバイスおよび交換方法
GB2285366A (en) Asynchronous data transfer
US6724760B2 (en) ATM switch
KR0129606B1 (ko) 비동기식 전송 모드(atm)의 헤더 변환 시스템
KR100372519B1 (ko) 복합 비동기 전송 모드 가입자 정합 장치
KR100419413B1 (ko) 비동기 전송 방식 적응계층 2 교환 장치 및 방법
US6980557B1 (en) Communications system with communication terminals which are connected to a switching system via a packet-oriented communication network
GB2255257A (en) Telecommunications switching
KR960003225B1 (ko) 서비스 품질(qos)등급에 따른 atm 셀 다중화 처리 장치
KR0166199B1 (ko) Atm-mss의 셀 조립 장치
JP2862079B2 (ja) Atm伝送装置
KR100230837B1 (ko) 프레임 릴레이와 atm 교환기의 정합장치에 있어서 셀버스 인터페이스 장치 및 방법
US7466709B1 (en) ATM switching equipment having a switching network
KR100263389B1 (ko) 컴퓨터 시스템에 있어서의 atm-vme 접속장치
KR100645612B1 (ko) 원격 통신 스위칭 네트워크
JPH08307426A (ja) Atm装置
KR19980053033A (ko) Aal 계층의 분할 및 재결합(sar) 부계층에서의 아이들 셀 제거에 의한 잔여 대역폭의 효율적 이용방법
JPH0983542A (ja) コネクションレス通信システム

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071024

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee