KR0123084B1 - 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치 - Google Patents

병렬처리를 위한 메모리구조를 갖는 동영상복호화장치

Info

Publication number
KR0123084B1
KR0123084B1 KR1019930022614A KR930022614A KR0123084B1 KR 0123084 B1 KR0123084 B1 KR 0123084B1 KR 1019930022614 A KR1019930022614 A KR 1019930022614A KR 930022614 A KR930022614 A KR 930022614A KR 0123084 B1 KR0123084 B1 KR 0123084B1
Authority
KR
South Korea
Prior art keywords
module
data
memory
read
memory module
Prior art date
Application number
KR1019930022614A
Other languages
English (en)
Inventor
권오상
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019930022614A priority Critical patent/KR0123084B1/ko
Application granted granted Critical
Publication of KR0123084B1 publication Critical patent/KR0123084B1/ko

Links

Landscapes

  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 별도의 공유메모리를 사용하지 않고 간단한 로직회로를 이용하여 움직임 추정시 요구되는 분할된 모듈간의 경계영역의 데이터를 제공할수 있는 병렬처리를 위한 메모리 구조를 갖는 동영상복호화 장치에 관한 것이다. 이를 위하여 본 장치는 적어도 2모듈 이상으로 분할하여 병렬처리하는 동영상복호화장치에 있어서, 1프레임중 해당 모듈에 속하는 데이터를 가변장 복호화하기 위하여 모듈당 하나씩 할당되는 가변장 복호화기; 해당되는 가변장복호화기로부터 출력되는 해당 모듈 데이터와 해당 이전 프레임데이타를 역차분 펄스코드변조(IDPCM)하여 움직임 보상을 하기 위해 모듈별로 구비되는 역차분펄스코드변조기; 역차분펄스코드변조기들로부터 출력되는 움직보상된 데이터를 모듈별로 저장할수 있도록 메모리모듈을 구비한 메모리부; 가변장 복호화기로부터 전송되는 움직임벡터에 의하여 메모리모듈별로 해당되는 읽기 및 쓰기 어드레스를 발생하는 어드레스 발생기; 움직임추정시, 어드레스 발생기에 의해 제어되어 해당 메모리모듈로부터 독출된 데이터와 해당 모듈의 경계영역(1')에 근접한 타 모듈을 저장하고 있는 타메모리모듈로부터 독출된 경계영역(1')에 근접한 경계영역(2')의 데이터를 해당 모듈에 대응되는 역차분펄스코드변조기의 이전 프레임 데이타로 선택적으로 전송하기 위하여 모듈별로 구비되는 전송제어 수단을 포함하도록 구성된다.

Description

병렬처리를 위한 메모리구조를 갖는 동영상복호화장치
제1도의 (a),(b),(c)는 프레임 구조 예시도.
제2도는 종래의 동영상복호화장치에 구비되어 있는 메모리구조도.
제3도는 본 발명에 따른 메모리 구조를 갖는 동영상복호화장치의 개략적인 블럭도.
제4도는 제3도에 도시된 제1 및 제2영상신호처리기의 상세도 및 메모리부와의 관계도.
제5도는 제4도에 도시된 메모리부의 상세한 회로도.
제6도의 (a),(b),(c),(d)는 모듈별 처리순서도.
* 도면의 주요부분에 대한 부호의 설명
52 : 메모리부 521 : 어드레스발생기
522 : 제1메모리모듈 523 : 제2메모리모듈
524 : 제1전송제어수단 525 : 제2전송제어수단
본 발명은 고화질의 동영상신호처리시스템에 있어서 고속의 신호처리를 위하여 병렬처리를 하는 동영상복호화장치에 관한 것으로, 특히 움직임 보상시 인가되는 동영상신호를 병렬로 처리하기 위한 메모리구조를 갖는 동영상 복호화장치에 관한 것이다.
대표적인 고화질의 동영상신호처리시스템으로는 HDTV(High Definition Television)를 들 수 있다. HDTV는 비트스트림(Bit Stream)형태의 디지털데이터로 신호처리를 수행하므로 인하여 처리되는 데이터량이 많기 때문에 영상압축기법을 이용하여 처리하고 있다.
특히 방송되는 영상신호는 연속성을 갖는 동화상이므로 이전화상과 현재 화상간의 상관도가 높다는 점을 이용하여, 압축시 이전화상과 현재 화상간의 움직임 정도를 검출하여 변화된 부분만을 부호화 및 복호화함으로써 데이터압축효율을 높이고 있다.
움직임 보상은 이와 같은 움직임정도의 검출(또는 움직임 추정)에 따른 처리를 수행하는 것으로, 잘 알려진 바와 같이 부호화시에는 이산여현변환(DCT : Discrete Cosine Transform, 이하 DCT라고 약함)전에 매크로블럭(Macro Block : MB)단위로 현재 프레임데이터와 이전에 인가된 프레임 데이터간의 상관도가 가장 높은 부분을 추정하고, 추정된 데이터로 움직임 보상을 하여 이산여현변환을 한다. 이때 상관도가 가장 높은 부분의 추정에 따라 검출되는 움직임벡터(Motion Vector : MV)는 부가정보로서 전달된다.
복호화시에는 역이산여현변환(IDCT : Inverse Discrete Cosine Transorm)된 데이터에 대하여 부가정보로 전달되는 움직임벡터를 이용하여 역으로 움직임보상을 하여 디스플레이되도록 한다. 이러한 움직임 보상시, 고속처리되어 전송되는 데이터를 메모리에 저장이 가능하도록 저속화하기 위하여 수직적 또는 수평적을 병렬(분할)처리를 한다. 제1도의(a)는 720*1280의 화면을 수평적으로 2분할한 경우를 나타낸 것으로, 2분할된 각 영역은 해당 모듈별로 처리된다.
일반적으로 움직임보상을 위한 움직임추정은 DCT의 기본단위가 되는 블럭을 제1도의 (b)와 같은 거대구획(또는 매크로 블럭)단위로 묶어서 수행한다. 이로 인하여 제1도의 (a)와 같이 분할된 화면에 대한 수평방향의 움직임탐색 범위를 -32에서 +32로 설정하여 움직임추정을 수행할 경우에, 제1도(a)에 도시된 모듈1(1)(이한 분할된 각 화면들을 모듈(Module)라고함)과 모듈2(2)간의 경계영역 (1)'와 (2)'부분이 상호간에 필요한 데이터영역이 된다. 즉, 모듈1(1) 화면에 대한 움직임 추정시 (2)'의 데이터가 필요하고, 모듈2(2)화면에 대한 움직임 추정시(1)' 의 데이터가 필요하게 된다.
따라서 움직임보상을 위한 역차분펄스코드변조(IDPCM; Inverse Differential Pulse Code Modulation)시 움직임벡터(MV)에 의하여 판독되는 이전 프레임의 데이터는 제1도(a)의 (1)' 와 (2)'의 모듈경계영역을 처리할때에는 모듈별로 완전하게 독립적으로 처리를 할 수 없게 된다. 이와 같은 이유로 기존의 동영상 복호화장치는 제2도에 도시된 바와 같이 별도의 공유메모리를 구비하여 경계영역에 해당되는 데이터를 저장하고, 움직임 보상시 분할된 상대 화면의 경계영역의 데이터가 필요할 경우에 읽어서 처리하도록 하겠다.
즉, 제1도(a)에 도시된 바와 같이 화면을 2분할하여 병렬처리를 할 경우에, 제1도(a)의 모듈1(1)의 화면데이터((1) 및 (1)')는 제1메모리(10)에 저장하고, 모듈2(2)의 화면데이터((2) 및 (2)')는 제2메모리(20)에 저장하고, 모듈1(1)의 경계영역인 (1)' 영역과 모듈2(2)의 경계영역인 (2)'영역의 데이터는 공유메모리(30)에도 동시 저장하여, 모듈1(1)에 대한 움직임 추정시 모듈2(2)의 (2)'영역에 데이터가 요구되면 공유메모리(30)에 저장되어 있는(2)'영역의 데이터를 읽어서 처리하고, 반면에 모듈2(2)에 대한 움직임추정시 모듈1(1)의 (1)' 영역의 데이터가 요구되면 공유메모리(30)에 저장되어 있는(1)' 영역의 데이터를 읽어서 처리한다.
그러나 이와 같이 처리할 경우에 공유메모리로 이용할 메모리가 별도로 구비되어야 하므로 시스템의 가격을 상승시킬 뿐 아니라 메모리 주변의 제어구조(예를들어 경계영역에 대한 쓰기 및 읽기시 발생되는 어드레스 등)가 복잡해지는 문제가 있다.
따라서 본 발명의 목적은 별도의 공유메모리를 사용하지 않고 간단한 로직 회로를 이용하여 움직임 추정시 요구되는 분할된 모듈간의 경계영역의 데이터를 제공할 수 있는 병렬처리를 위한 메모리 구조를 갖는 동영상복호화장치를 제공함에 있다.
상기 목적을 달성하기 위하여 본 발명에 따른 동영상복호화장치는, 1프레임을 적어도 2모듈이상으로 분할하여 병렬처리하는 동영상복호화장치에 있어서; 1프레임중 해당 모듈에 속하는 데이터를 가변장 복호화하기 위하여 모듈당 하나씩 할당되는 가변장 복호화기; 해당되는 가변장 복호화기로부터 출력되는 해당 모듈 데이터와 해당 이전 프레임 데이터를 역차분 펄스코드변조(IDPCM)하여 움직임 보상을 하기 위해 모듈별로 구비되는 역차분펄스코드변조기; 역차분펄스코드변조기들로부터 출력되는 움직임보상된 데이터를 모듈별로 저장할수 있도록 메모리모듈을 구비한 메모리부; 가변장 복호화기로부터 전송되는 움직임 벡터에 의하여 메모리모듈별로 해당되는 읽기 및 쓰기 어드레스를 발생하는 어드레스발생기; 움직임 추정시, 어드레스 발생기에 의해 제어되어 해당 메모리모듈로부터 독출된 데이터와 해당 모듈의 경계 영역(1)'에 근접한 타 모듈을 저장하고 있는 타메모리모듈로부터 독출된 경계영역(1)'에 근접한 경계 영역(2)'의 데이터를 해당 모듈에 대응되는 역차분펄스코드변조기의 이전 프레임 데이터로 선택적으로 전송하기 위하여 모듈별로 구비되는 전송제어수단을 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세하게 설명하기로한다.
제3도는 본 발명에 따른 동영상복호화장치의 블럭도로서, 화면을 2분할하여 처리한 예이다.
제3도를 참조하면 본 발명에 따른 동영상 복호화장치는, 안테나(도시되지않음)를 통해 수신된 데이터가 튜닝 및 복조되고 에러정정되어 디지털 데이터로 전송되면, 제1도(a)에 도시된 바와 같이 수평분할이 이루어지도록 전송을 제어하는 제어용 스위치(40), 제어용 스위치(40)로부터 전송되는 제1도(a)의 (1) 및 (1)'영역의 모듈 1(이하 모듈 1이라 함)의 화면 데이터에 대하여 동영상 복호처리를 하는 제1영상신호처리기(51), 제어용 스위치(40)로부터 전송되는 제1도(a)의 (2) 및 (2)'영역의 모듈2(이하 모듈 2라 함)의 화면 데이타 에 대하여 동영상 복호처리를 하는 제2영상 신호처리기(53), 제1영상신호처리기(51) 및 제2영상신호처리기(53)에서 출력되는 움직임 보상된 데이터를 이전프레임데이터로 저장하는 메모리부(52), 및 제1영상신호처리기(51)와 제2영상신호처리기(53)에서 출력되는 신호를 디스플레이 하기위한 디스플레이부(60)로 구성된다.
제4도는 제3도에 도시된 제1 및 제2영상신호처리기(51,53)의 상세도 및 메모리부(52)와의 관계도로서, 제1영상신호처리기(51)는 제어용 스위치(40)를 통해 모듈 1에 해당되는 데이터가 입력되면 선입선출방식에 의하여 전송하기위한 제1선입선출버퍼(511), 제1선입선출버퍼(511)로부터 출력되는 신호를 가변장 복호화하기위한 제1가변장 복호화기(512), 제1가변장 복호화기(512)로부터 출력되는 신호를 역양자화하기위한 제1역양자화기(513), 제1역양자화기(513)로부터 출력되는 신호를 역이산여현변환하기 위한 제1역이산여현변환기(514), 제1역이산여현변환기(514)로부터 출력되는 신호와 메모리부(52)로부터 출력되는 신호가 입력되면 역차분펄스코드분조(DPCM)처리를 하여 메모리부(52) 및 디스플레이부(60)로 각각 전송하기위한 제1역차분펄스코드 변조기(515)로 구성된다.
제2영상신호처리기(53) 역시 제1영상신호처리기(51)와 동일하게 제2선입선출버퍼(531), 제2가변장 복호화기(532), 제2역양자화기(533), 제2역이산여현변환기(534), 제2역차분펄스코드 변조기(535)로 구성되어 제어용 스위치(40)로부터 전송되는 모듈 2에 대한 복호화처리를 한다. 이러한 제1 및 제2영상신호처리기(51,53)의 구성은 종전의 동영상 복호화장치에 구비되어 있는 것과 동일하다.
제5도는 제4도에 도시된 메모리부(52)의 상세도로서, 모듈1의 화면데이터를 저장하는 제1메모리모듈(522), 모듈2의 화면데이터를 저장하는 제2메모리모듈 (523), 모듈1에 대한 움직임보상시 필요한 데이터를 전송하기 위하여 제1메모리모듈(522) 및 제2메모리모듈(523), 모듈 1에 대한 움직임보상시 필요한 데이터를 전송하기 위하여 제1메모리모듈(522) 및 제2메모리(523)로부터 독출되는 데이터버스(또는 통로)를 선택적으로 제어하는 제1전송제어수단(524), 모듈 2에 대한 움직임 보상시 필요한 데이터를 전송하기위하여 제1메모리모듈(522) 및 제2메모리모듈(523로부터 독출되는 데이터버스(또는 통로)를 선택적으로 제어하는 제2전송제어수단(525), 제1메모리모듈(522) 및 제2메모리모듈(523)의 쓰기 및 읽기 어드레스 발생 및 제1 및 제2전송제어수단(524,525)의 동작을 제어하기위한 어드레스발생기(521)로 구성된다. 특히, 제1전송제어수단(524) 및 제2전송제어수단(525)은 멀티플렉서로 구성될 수 있다. 그리고 제4도 및 제5도를 통해 도시된 (1),(1)'전송로는 제1 및 제2역차분펄스코드변조부(515,535)로 각각 전송되는 이전 프레임 데이터가 전송되고, (2),(2)'전송로는 제2 및 제2역차분펄스코드변조부(515,535)로부터 출력되는 현재 프레임 데이터가 전송되고, (3),(3)'전송로는 제1 및 제2가변장복호화기(512),(532)로부터 제공되는 움직임 벡터가 전송된다.
제6도의 (a)내지(d)는 모듈별 처리순서도로서, 제6도의 (a)는 슬라이스(Slice)단위로 모듈 1화면에 대해 처리하는 순서를 도시한 것이고, 제6도의 (b)는 슬라이스단위로 모듈2 화면에 대해 처리하는 순서를 도시한 것이고, 제6도의(c)는 제6도의(a)를 매크로 블럭 단위로 표현한 것이고, 제6도의(d)는 제6도의(b)를 매크로블럭단위로 표현한 것이다.
그러면 본 실시예의 동작을 첨부된 도면을 참조하여 상세하게 설명하기로 한다.
우선, 제4도에서 도시된 제1영상신호처리기(51) 및 제2영상신호처리기(53)는 종래의 동영상부호화장치에서 공지된 내용이므로 본 실시예의 동작설명에있어서 이에 대한 내용은 생략하기로한다.
제1영상신호처리기(51)의 제1역차분펄스코드변조기(515)로부터 데이터가 출력되면, (1)전송로를 통해 제1메모리모듈(522)로 인가되고, 어드레스발생기(521)는 (3) 전송로를 통해 제1가변장복호화기(512)로부터 전송되는 움직임벡터에 의하여 해당되는 쓰기어드레스를 제1메모리모듈(522)로 출력한다. 이에 따라 제1역차분펄스코드변조기(515)로부터 출력된 데이터는 제1메모리모듈(522)에 저장되게 된다.
제2영상신호처리기(53)의 제2역차분펄스코드변조기(535)로부터 데이터가 출력되면, (2)'전송로를 제2메모리모듈(523)로 인가되고, 어드레스발생기(521)는 제2가변장복호화기(532)로부터 (3)'전송로를 통해 전송되는 움직임벡터의 의하여 해당되는 쓰기에드레스를 제2메모리모듈(523)로 출력한다. 이에 따라 제2역차분펄스코드 변조기(535)로부터 출력된 데이터는 제2메모리모듈(523)에 저장되게된다.
이와 같이 1프레임에 대하여 모듈1 및 모듈2로 분할하여 제1메모리모듈(522) 및 제2메모리모듈(523)에 각각 기록한 상태에서 현재 인가되는 데이터에 대한 움직임 보상시, 요구되는 이전 프레임 데이터의 영역이 제1도의(a)에서 (1)영역에 해당될 경우에, 모듈1에 대한 움직임보상이므로 제1전송제어수단(524)은 어드레스발생기(521)에 의해 제어되어 제1메모리모듈(522)로부터 읽혀진 데이터가 제1역차분펄스코드변조기(515)로 전송되도록 구동된다. 그리고 (3)전송로를 통해 전송되는 움직임벡터에 의해 어드레스 발생기(521)는 제1메모리모듈(522)로 해당되는 읽기 어드레스를 발생한다. 이에 따라 제1메모리모듈(522)은 전송되는 읽기 어드레스에 의해 해당되는 데이터를 읽어 제1전송제어수단(524)으로 전송하고, 제1전송제어수단(524)은 제1메모리모듈(522)로부터 전송된 데이터를 전송로(1)를 통해 제1역차분펄스코드변조기(515)로 전송한다.
또한 움직임보상시 요구되는 이전 프레임데이타의 영역이 제1도의 (a)에서 (1')에 해당되는 경우에 메모리부(52)는 상술한 (1) 영역에서와 동일하게 동작된다.
그러나 모듈 1에 대한 움직임 보상시 제1도(a)의 (2)'영역의 데이터가 요구되는 경우, 제1전송제어수단(524)은 어드레스발생기(521)에 의해 제어되어 제2메모리모듈(523)에서 읽혀진 데이터가 제1역차분펄스코드변조기(515)로 전달되도록 구동된다. 이에 따라 어드레스 발생기(521)로부터 제공되는 읽기 어드레스에 의해 제2메모리모듈(523)에 저장되어 있는 (2)'영역 데이타중 해당 데이터가 독출되어 제1전송제어수단(524)으로 전송되고, 제1제어전송수단(524)은 제2메모리모듈(523)로부터 전송된 데이터를 제1역차분펄스코드 변조기(515)로 전송한다.
또한, 모듈 2에 대한 움직임 보상시 제1도(a)의 (2) 및 (2)'영역의 데이터가 요구될 경우, 제2전송제어수단(525)은 어드레스 발생기(521)에 의해 제어되어 제2메모리모듈(523)로부터 독출된 데이터가 제2전송제어수단(525)과 전송로(1')를 경유하여 제2역차분펄스코드 변조기(535)로 전송되도록 한다. 이때 어드레스 발생기(521)는 전송로(3')를 통해 제2가변장복호화기(532)로부터 전송되는 움직임 벡터에 의해 제2메모리모듈(523)의 읽기 어드레스를 발생한다.
모듈 2에 대한 움직임 보상시, 제1도(a)의 (1')영역의 데이터가 요구될 경우에 제2전송제어수단(525)은 어드레스 발생기(521)에 의해 제어되어 제1메모리모듈(522)로부터 읽혀진 데이터가 제2역차분펄스코드 변조기(535)로 전송되도록 구동된다. 이때 어드레스 발생기(521)는 상술한 바와같이 전송로(3')를 통해 전송되는 움직임벡터에 의하여 제1메모리 모듈(522)의 읽기 어드레스를 발생한다.
그리고 어드레스 발생기(521)는 상술한 바와 같이 모듈별 경계 영역에 대한 엑세스시 이웃한 다른 모듈메모리를 액세스하여 데이터간에 충돌이 일어나지 않도록 제1전송제어수단(524) 및 제2전송제어수단(525)의동작을 제어한다.
즉, 각 모듈은 제1도의 (b)도시된 40개의 매크로 블럭으로 이루어진 슬라이스를 반씩(20개의 매크로블럭이 할당되도록)나누어 처리하고, 해당하는 1/2 슬라이스를 처리한 뒤 IMB기간 동안 휴지기를 갖도록 제어한다.
그리고 이 휴지기간 동안 타 영역의 경계부분의 데이터를 처리한다.
또한 모듈 2는 제6도의 (b)에 도시된 바와같이 모듈1에 비해 20MB처리시간 동안의 오프셋만큼 지나되어 처리한다.
이 경우 모듈1의 경계처리시간(20번째 MB)에는 모듈 2가 휴지기이고, 모듈 2의 경계처리시간(21번째 MB)에는 모듈 1이 휴지기가 되어, 이웃한 모듈이 그 모듈의 모듈메모리의 데이터를 액세스하여도 충돌이 생기지 않는다.
이상, 상술한 바와 같이 본 발명은 화면을 분할하여 병렬처리하는 동영상복호화장치에 있어서, 분할된 화면의 데이터를 각자 해당되는 메모리모듈에 저장하고 움직임보상을 위하여 자신 모듈의 경계영역에 근접한 타모듈의 경계영역의 데이터가 요구될 경우 타모듈전용 메모리로부터 직접 액세스하도록 제어함으로써, 움직임보상을 위해 공유메모리로 별도로 구비할 필요가 없으며, 간단한 로직 회로로 수행이 가능하여 공유메모리 이용으로 인한 단점을 해소할 수 있는 이점이 있다. 또한 메모리모듈로부터의 액세스시 각 메모리 모듈로부터 액세스되는 시간을 제어하여 액세스된 데이터간의 충돌이 발생되는 것을 막을 수 있는 효과도 있다.
본 발명은 상술한 실시예로서 설명되었으나 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 예를 들어 1프레임을 수직방향으로 4분할 하였을 경우에 메모리부에 구비되는 메모리모듈은 4개가 되고, 전송제어부 역시 모듈별로 4개 구비되며, 영상신호처리기 역시 4개가 구비될수 있다.
따라서 본 발명의 기술적범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구 범위에 의하여 정하여져야 한다.

Claims (8)

1프레임을 적어도 2모듈이상으로 분할하여 병렬처리하는 동영상복호화장치에 있어서; 상기 1프레임중 해당 모듈에 속하는 데이터를 가변장 복호화하기 위하여 모듈당 하나씩 할당되는 가변장 복호화기(512,532); 해당되는 상기 가변장 복호화기로부터 출력되는 해당 모듈 데이터와 해당 이전 프레임 데이타를 역차분 펄스코드변조(IDPCM)하여 움직임 보상을 하기 위해 모듈별로 구비되는 역차분펄스코드변조기(515,535); 상기 역차분펄스코드변조기들(515,535)로부터 출력되는 움직임보상된 데이터를 모듈별로 저장할수 있도록 메모리모듈(522,523)을 구비한 메모리부(52); 상기 가변장 복호화기(512,532)로부터 전송되는 움직임벡터에 의하여 상기 메모리모듈별로 해당되는 읽기 및 쓰기 어드레스를 발생하는 어드레스 발생기(521); 움직임 추정시, 상기 어드레스 발생기(521)에 의해 제어되어 해당 메모리모듈로부터 독출된 데이터와 해당 모듈의경계영역(1')에 근접한 타 모듈을 저장하고 있는 타메모리모듈로부터 독출된 상기 경계영역(1')에 근접한 경계영역(2')의 데이터를 해당 모듈에 대응되는 상기 역차분펄스코드변조기의 이전 프레임데이타로 선택적으로 전송하기 위하여 상기 모듈별로 구비되는 전송제어수단(524,525)을 포함하는 것을 특징으로 하는 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치.
제1항에 있어서, 상기 전송제어수단(524,525)은 움직임보상을 위하여 요구된 상기 이전 프레임 데이터가 상기 해당 메모리모듈에 저장되어 있을 경우에, 상기 해당 메모리모듈로부터 읽혀진 데이터가 상기 대응되는 역차분펄스코드변조기로 전송되도록 전송로를 제어하고, 상기 요구된 이전 프레임 데이터가 상기 타메모리모듈에 저장되어 있을 경우에, 상기 타메모리모듈로부터 읽혀진 데이터가 상기 대응되는 역차분펄스코드변조기로 전송되도록 전송를 제어하는 것을 특징으로 하는 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치.
제1항에 있어서, 상기 어드레스발생기(521)는 상기 메모리모듈들(522,523)에 저장되어 있는 데이터를 제1소정단위로 읽을 수 있도록 읽기 어드레스를 발생하고, 상기 제1소정단위사이에 제2소정기간 동안의 휴지기를 갖도록 상기 전송제어수단(524,525)의 동작을 제어하는 것을 특징으로 하는 병렬처리를 위한 메모리 구조를 갖는 동영상복호화장치.
제3항에 있어서, 상기 어드레스발생기(521)는 상기 휴지기 기간 동안 상기 타메모리모듈(522또는 523)에 저장되어 있는 상기 경계영역의 데이터를 읽어 전송할수 있도록 상기 타메모리모듈(522,523)에 대한 읽기 어드레스를 발생하고, 상기 전송제어수단(524,525)의 동작을 제어하는 것을 특징으로하는 병렬처리를 위한 메모리 구조를 갖는 동영상복호화장치.
제4항에 있어서, 상기 어드레스발생기(521)는 상기 타메모리모듈에 저장되어있는 데이터의 독출이 상기 해당 메모리모듈에 저장되어있는 데이터의 독출 후, 상기 제1소정단위가 지연된 다음 수행되도록 어드레스를 발생하는 것을 특징으로 하는 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치.
제4항 또는 제5항에 있어서, 상기 제1소정단위는 상기 제2소정단위보다 길게 이루어짐을 특징으로 하는 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치.
제6항에 있어서, 상기 제1소정단위는 1슬라이스단위로, 제2소정단위는 1매크로블럭단위로 이루어지는 것을 특징으로 하는 병렬처리를 위한 메모리구조를 갖는 동영상복호화기장치.
제1항에 있어서, 상기 전송제어수단들(524,525)은 인가되는 복수의 신호중 하나의 신호를 선택하여 출력하는 멀티플렉서로 구성되는 것을 특징으로 하는 병렬처리를 위한 메모리 구조를 갖는 동영상복호화장치.
KR1019930022614A 1993-10-28 1993-10-28 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치 KR0123084B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930022614A KR0123084B1 (ko) 1993-10-28 1993-10-28 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930022614A KR0123084B1 (ko) 1993-10-28 1993-10-28 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치

Publications (1)

Publication Number Publication Date
KR0123084B1 true KR0123084B1 (ko) 1997-11-17

Family

ID=19366818

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930022614A KR0123084B1 (ko) 1993-10-28 1993-10-28 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치

Country Status (1)

Country Link
KR (1) KR0123084B1 (ko)

Similar Documents

Publication Publication Date Title
US4933763A (en) Method of and arrangement for coding digital video signals and corresponding decoding arrangement
KR100201981B1 (ko) 메모리제어장치 및 그것을 사용한 화상디코더
EP0592351B1 (en) Image decoder
US5646690A (en) Apparatus for parallel decoding of digital video signals
KR0129557B1 (ko) 움직임 보상을 이용한 동영상 신호처리기의 메모리 장치
KR19990068991A (ko) 비디오 디코딩 시스템
US6188727B1 (en) Simplicity HDTV video decoder and its decoding method
US6243140B1 (en) Methods and apparatus for reducing the amount of buffer memory required for decoding MPEG data and for performing scan conversion
KR100204475B1 (ko) 개선된 프레임 재배열 장치
KR19980081641A (ko) 동화상 복호 방법 및 동화상 복호 장치
KR0123084B1 (ko) 병렬처리를 위한 메모리구조를 갖는 동영상복호화장치
JPH08237666A (ja) フレーム間帯域圧縮信号処理装置
JP2863096B2 (ja) 並列処理による画像復号装置
JP3569961B2 (ja) ディジタル映像信号復号装置
JPH10327416A (ja) 動画像符号化装置
JPH0221776A (ja) 予測性静止画像エンコーダ・デコーダ
KR0180167B1 (ko) 영상부호화를 위한 프레임 재배열 장치
JP3078990B2 (ja) 低遅延モード画像復号方法
KR970009665B1 (ko) 움직임 보상을 위한 메모리 장치
JPH05260461A (ja) 動き補償予測装置
KR970003804B1 (ko) 동영상신호처리시스템에 있어서 메모리구조제어장치
KR0131442B1 (ko) 디코더의 연산장치
KR0130452B1 (ko) 영상복호장치
JPH11177992A (ja) 画像復号装置
KR970002480B1 (ko) 화면분할구조에 적용되는 움직임보상장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120903

Year of fee payment: 16

EXPY Expiration of term