JPS64667B2 - - Google Patents
Info
- Publication number
- JPS64667B2 JPS64667B2 JP8613682A JP8613682A JPS64667B2 JP S64667 B2 JPS64667 B2 JP S64667B2 JP 8613682 A JP8613682 A JP 8613682A JP 8613682 A JP8613682 A JP 8613682A JP S64667 B2 JPS64667 B2 JP S64667B2
- Authority
- JP
- Japan
- Prior art keywords
- pulse
- circuit
- output
- address
- pulses
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000010187 selection method Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 8
- 238000000605 extraction Methods 0.000 description 6
- 230000003111 delayed effect Effects 0.000 description 3
- 238000001514 detection method Methods 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/74—Systems using reradiation of radio waves, e.g. secondary radar systems; Analogous systems
- G01S13/76—Systems using reradiation of radio waves, e.g. secondary radar systems; Analogous systems wherein pulse-type signals are transmitted
- G01S13/78—Systems using reradiation of radio waves, e.g. secondary radar systems; Analogous systems wherein pulse-type signals are transmitted discriminating between different kinds of targets, e.g. IFF-radar, i.e. identification of friend or foe
Landscapes
- Engineering & Computer Science (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Radar Systems Or Details Thereof (AREA)
Description
【発明の詳細な説明】
本発明は特定の指定番地信号を送信し、多数の
物品の中から上記の指定番地と一致する固有番地
を有する物品を選択する選択方式に関するもの
で、多数の上記指定番地を容易に作り得ることを
目的とする。
物品の中から上記の指定番地と一致する固有番地
を有する物品を選択する選択方式に関するもの
で、多数の上記指定番地を容易に作り得ることを
目的とする。
また、多雑音領域においても、雑音による誤動
作を生じない信頼度の高い選択方式を得ることを
目的とする。
作を生じない信頼度の高い選択方式を得ることを
目的とする。
以下、本発明の実施例を図面について説明す
る。本発明は第1図に示すように、一定のパルス
間隔t0にある双パルスP1,P2の2組の間隔をt1、
t2、t3、t4の如く夫々異ならしめた単位パルスを
数種類作り、その各種類の単位パルスを適当数宛
例えば同図に示す如く、t1単位パルスが5個、t2
単位パルスが10個、t3単位パルスが3個を組合せ
た単位パルス列5−10−3を指定番地とする。
る。本発明は第1図に示すように、一定のパルス
間隔t0にある双パルスP1,P2の2組の間隔をt1、
t2、t3、t4の如く夫々異ならしめた単位パルスを
数種類作り、その各種類の単位パルスを適当数宛
例えば同図に示す如く、t1単位パルスが5個、t2
単位パルスが10個、t3単位パルスが3個を組合せ
た単位パルス列5−10−3を指定番地とする。
なお、上記パルス間隔t1〜t4はt1<t2<t3<t4の
関係にあり、パルス間隔t4の単位パルスはリセツ
ト用に使用して全回路をリセツト状態とする。
関係にあり、パルス間隔t4の単位パルスはリセツ
ト用に使用して全回路をリセツト状態とする。
上記指定番地を構成する単位パルス列を直接又
は変調電波として送信側から送出する。多数の被
選択物の中には夫々異なる固有番地を設定した受
信機が内蔵してあり、この受信機で上記送信側か
らの送信電波を受信して、上記単位パルス列中の
各種類の単位パルス毎に読みとつて指定番地を解
読するもので、第2図、第3図はその指定番地解
読のためのパルス抽出回路、パルス選択回路の一
例を示す。第2図のパルス抽出回路は双パルスを
構成する第1パルスP1と第2パルスP2のうち該
第2パルスP2のみを出力する例を示すものであ
る。
は変調電波として送信側から送出する。多数の被
選択物の中には夫々異なる固有番地を設定した受
信機が内蔵してあり、この受信機で上記送信側か
らの送信電波を受信して、上記単位パルス列中の
各種類の単位パルス毎に読みとつて指定番地を解
読するもので、第2図、第3図はその指定番地解
読のためのパルス抽出回路、パルス選択回路の一
例を示す。第2図のパルス抽出回路は双パルスを
構成する第1パルスP1と第2パルスP2のうち該
第2パルスP2のみを出力する例を示すものであ
る。
P1とP2の間隔をt0とし、α適宜の遅延時間、
(Δ1−Δ2)はP2パルスの抽出時間とする。
(Δ1−Δ2)はP2パルスの抽出時間とする。
入力端子イに入つたパルス列信号は遅延時間α
を生じる遅延回路11,12とパルス幅(t0−Δ1)
と(t0−Δ2)のパルス発生回路21,22を通つて
AND回路31,32の一方の入力となり、また他
方の入力にはパルス列信号が直接供給される。
を生じる遅延回路11,12とパルス幅(t0−Δ1)
と(t0−Δ2)のパルス発生回路21,22を通つて
AND回路31,32の一方の入力となり、また他
方の入力にはパルス列信号が直接供給される。
このため第7図の如く、AND回路31では直接
入力パルス列信号が、パルス幅(t0−Δ1)の消滅
後に加わるために出力に現れず、一方AND回路
32の出力は遅延時間αで幅(t0−Δ2)のパルス
に重畳されるので、直接入力信号P2パルスが現
われる。従つてAND回路31の出力はインバータ
41を通過させ、AND回路32の出力と共にAND
回路51に入れれば、その出力端子61には第1パ
ルスP1よりもt0だけ遅れた第2パルスP2が(α+
t0−Δ1)から(Δ1−Δ2)の通過帯域に入つてい
るので、このP2のみが抽出される。
入力パルス列信号が、パルス幅(t0−Δ1)の消滅
後に加わるために出力に現れず、一方AND回路
32の出力は遅延時間αで幅(t0−Δ2)のパルス
に重畳されるので、直接入力信号P2パルスが現
われる。従つてAND回路31の出力はインバータ
41を通過させ、AND回路32の出力と共にAND
回路51に入れれば、その出力端子61には第1パ
ルスP1よりもt0だけ遅れた第2パルスP2が(α+
t0−Δ1)から(Δ1−Δ2)の通過帯域に入つてい
るので、このP2のみが抽出される。
そしてこの第2パルスP2列を第3図のパルス
選別回路の入力端子ロに入力する。入力端子ロに
入つたパルス列信号はαの遅延を生ずる遅延回路
13〜16とパルス幅t1・t2・t3・t4のパルス発生回
路23〜26とでそれぞれ入力パルスよりもαだけ
遅れたt3〜t6のパルス幅のパルスに変化してAND
回路の一方の入力となり、また他方の入力端子に
はパルス列信号が直接供給されている。この状態
は第4図の如くなり、遅延パルスを重なり合つた
第2パルスP2がAND回路の出力に現われる。こ
のとき遅延時間の最も短かいAND回路33の出力
にはt1パルスのみが現われるが、AND回路36の
出力にはt4よりも短かいt1、t2、t3パルスのすべ
てが現われるなど、33以外のAND回路出力は混
合出力となつているので各パルスを分離する必要
がある。このため4入力のAND回路52〜55と
インバータ42〜44が使われている。t1パルスは
この場合AND回路33〜36の出力のすべてに含
まれるので、これ等の出力によつてAND回路52
の出力端子62にt1パルスが現われる。又t2パルス
は34,35,36の出力に含まれ、33の出力には
出ないので、33出力をインバータ42で反転させ
て53に加えることにより、t2パルスは53の出力
端子63のみに現われるようになる。t3パルスとt4
パルスも同様の動作によつて出力端子64と65の
みにそれぞれ現われることになる。
選別回路の入力端子ロに入力する。入力端子ロに
入つたパルス列信号はαの遅延を生ずる遅延回路
13〜16とパルス幅t1・t2・t3・t4のパルス発生回
路23〜26とでそれぞれ入力パルスよりもαだけ
遅れたt3〜t6のパルス幅のパルスに変化してAND
回路の一方の入力となり、また他方の入力端子に
はパルス列信号が直接供給されている。この状態
は第4図の如くなり、遅延パルスを重なり合つた
第2パルスP2がAND回路の出力に現われる。こ
のとき遅延時間の最も短かいAND回路33の出力
にはt1パルスのみが現われるが、AND回路36の
出力にはt4よりも短かいt1、t2、t3パルスのすべ
てが現われるなど、33以外のAND回路出力は混
合出力となつているので各パルスを分離する必要
がある。このため4入力のAND回路52〜55と
インバータ42〜44が使われている。t1パルスは
この場合AND回路33〜36の出力のすべてに含
まれるので、これ等の出力によつてAND回路52
の出力端子62にt1パルスが現われる。又t2パルス
は34,35,36の出力に含まれ、33の出力には
出ないので、33出力をインバータ42で反転させ
て53に加えることにより、t2パルスは53の出力
端子63のみに現われるようになる。t3パルスとt4
パルスも同様の動作によつて出力端子64と65の
みにそれぞれ現われることになる。
第3図の構成で遅延回路13〜16とパルス発生
器23〜26の順序を逆にしてt1〜t4時間遅れて適
当なパルス幅(Δ1−Δ2に相当)のパルスを発生
させればインバータ42〜44やAND回路52〜55
を使用しなくとも双パルスの分離が可能だが、t1
〜t4の時間差が充分でないと分離し難いこともあ
る。また実際の回路で遅延回路は単発マルチバイ
ブレータを使つてもよいが簡単なC−R回路でも
使用に耐える。
器23〜26の順序を逆にしてt1〜t4時間遅れて適
当なパルス幅(Δ1−Δ2に相当)のパルスを発生
させればインバータ42〜44やAND回路52〜55
を使用しなくとも双パルスの分離が可能だが、t1
〜t4の時間差が充分でないと分離し難いこともあ
る。また実際の回路で遅延回路は単発マルチバイ
ブレータを使つてもよいが簡単なC−R回路でも
使用に耐える。
なお、第7図で明らかな通り、P2の抽出時間
が、P1より(α+t0−Δ1)および(α+2t0−Δ1)
時間遅れた幅(Δ1−Δ2)となるので、t1・t2・t3
の設定は、(α+2t0−Δ2)<t1<t2<t3<t4の関係
にする必要がある。
が、P1より(α+t0−Δ1)および(α+2t0−Δ1)
時間遅れた幅(Δ1−Δ2)となるので、t1・t2・t3
の設定は、(α+2t0−Δ2)<t1<t2<t3<t4の関係
にする必要がある。
パルス選別回路の出力は計数検索回路に導かれ
る。第5図はこの一例であつて入力の各パルスは
2進計数回路71〜73で計数され、デコーダ81
〜83でその計数値が示される。まずt4のリセツ
トパルスによつてこれらの回路がリセツトされ、
その後t1〜t3の各パルスを計数する。
る。第5図はこの一例であつて入力の各パルスは
2進計数回路71〜73で計数され、デコーダ81
〜83でその計数値が示される。まずt4のリセツ
トパルスによつてこれらの回路がリセツトされ、
その後t1〜t3の各パルスを計数する。
今各パルスの指定数の最大を15とすれば計数
回路は4ビツトですむ。前記のようにt1パルスが
5個、t2パルスが10個、t3パルスが3個ならばデ
コーダ81〜83の出力端子はおのおの5、10、3
の所が“1”レベル(“0”レベルになるものも
あるが)となる。検索用AND回路9の入力を固
有番地に従つて、例えば81の出力n1=5、82の
出力n2=10、83の出力n3=3の所に接続してあ
ればこのとき番地が一致するので、検索用AND
回路9の出力が応答信号として端子10に現わ
れ、この応答信号でリレーを閉じるなどして必要
な動作を行わせるものである。
回路は4ビツトですむ。前記のようにt1パルスが
5個、t2パルスが10個、t3パルスが3個ならばデ
コーダ81〜83の出力端子はおのおの5、10、3
の所が“1”レベル(“0”レベルになるものも
あるが)となる。検索用AND回路9の入力を固
有番地に従つて、例えば81の出力n1=5、82の
出力n2=10、83の出力n3=3の所に接続してあ
ればこのとき番地が一致するので、検索用AND
回路9の出力が応答信号として端子10に現わ
れ、この応答信号でリレーを閉じるなどして必要
な動作を行わせるものである。
本発明は上記の構成であるから、計数回路を例
えば実施例の4ビツト構成とすると、各デコータ
の出力端は0を除いても15ずつあるので指定でき
る番地は3種類の入力パルスでも153=3375の多
数の指定番地が容易に得られる。
えば実施例の4ビツト構成とすると、各デコータ
の出力端は0を除いても15ずつあるので指定でき
る番地は3種類の入力パルスでも153=3375の多
数の指定番地が容易に得られる。
従つて必要ならば検索用AND回路9を3375個
使えば、上記の指定番地の数だけの選択を行うこ
とができる。また双パルスの種類を増加させれば
指定番地の数を更に増加させることが容易にでき
る。一定のパルス間隔にある双パルスを単位パル
スとして利用しているから、外部からの雑音など
と混同するおそれがない指定番地が得られる等の
効果がある。
使えば、上記の指定番地の数だけの選択を行うこ
とができる。また双パルスの種類を増加させれば
指定番地の数を更に増加させることが容易にでき
る。一定のパルス間隔にある双パルスを単位パル
スとして利用しているから、外部からの雑音など
と混同するおそれがない指定番地が得られる等の
効果がある。
以上述べた選択方式は数種類の単位パルスを適
当数組合せて指定番地としたものであるが、この
指定番地に受信側の応答電波の周波数を組合せる
ことにより、更に多くの指定番地を得ることがで
きる。第6図は梱包物品識別装置に使用した一例
を示すもので、送信側では識別しようとする物品
の相当する指定番地を3種の単位パルスt1・t2・
t3の列として第1図の如く構成しておき送信する
高周波信号をこの指定番地の単位パルス列で変調
しておく。受信側ではこの変調された高周波信号
をアンテナ11で受け同調回路13、検波回路1
4でもとのパルス列に復調しておく。一方高周波
信号を検波した直流分でスイツチ15を動作させ
電源19の電圧を各回路に供給して動作状態とす
る。パルス列は第2,3図に一列を掲げたような
パルス選別回路16で、各単位パルス毎に選別
し、その各々を計数検索回路17で計数し、送信
側の発した指定番地を解読し、予め選択しておい
た固有番地と照合して合致した場合には計数検索
回路17から出力信号が出る。この計数検索回路
17は一例を第5図に掲げたものである。
当数組合せて指定番地としたものであるが、この
指定番地に受信側の応答電波の周波数を組合せる
ことにより、更に多くの指定番地を得ることがで
きる。第6図は梱包物品識別装置に使用した一例
を示すもので、送信側では識別しようとする物品
の相当する指定番地を3種の単位パルスt1・t2・
t3の列として第1図の如く構成しておき送信する
高周波信号をこの指定番地の単位パルス列で変調
しておく。受信側ではこの変調された高周波信号
をアンテナ11で受け同調回路13、検波回路1
4でもとのパルス列に復調しておく。一方高周波
信号を検波した直流分でスイツチ15を動作させ
電源19の電圧を各回路に供給して動作状態とす
る。パルス列は第2,3図に一列を掲げたような
パルス選別回路16で、各単位パルス毎に選別
し、その各々を計数検索回路17で計数し、送信
側の発した指定番地を解読し、予め選択しておい
た固有番地と照合して合致した場合には計数検索
回路17から出力信号が出る。この計数検索回路
17は一例を第5図に掲げたものである。
第6図中の18は高周波発振器であつて送信側
の出した指定番地と受信側の固有番地とが一致し
て計数検索回路17から番地合致信号出力が出た
場合に発振してアンテナ12から電波を放射す
る。このアンテナ12は受信アンテナ11と共用
することは可能である。
の出した指定番地と受信側の固有番地とが一致し
て計数検索回路17から番地合致信号出力が出た
場合に発振してアンテナ12から電波を放射す
る。このアンテナ12は受信アンテナ11と共用
することは可能である。
従つて送信側で応答電波を受信して、その周波
数を測定すれば指定番地とその応答周波数の組合
せによつて内容物品の識別ができる。即ちリセツ
ト用を含む4種の単位パルスを使い4ビツトの計
数回路によつて、各パルス数の最大を15とした場
合の指定番地数は先に述べたように3375となるの
で発振周波数を例えば10種類とすれば総計33750
通りの制御種類が容易に得られる。
数を測定すれば指定番地とその応答周波数の組合
せによつて内容物品の識別ができる。即ちリセツ
ト用を含む4種の単位パルスを使い4ビツトの計
数回路によつて、各パルス数の最大を15とした場
合の指定番地数は先に述べたように3375となるの
で発振周波数を例えば10種類とすれば総計33750
通りの制御種類が容易に得られる。
そして、間隔を異ならしめた数種類の単位双パ
ルスを使用する方式に比較して、本発明は一定パ
ルス間隔にある双パルスの2組の間隔を異ならせ
ることによつて、一層多雑音領域においても、雑
音による誤動作を生じない信頼度の高い選択方式
が得られる。
ルスを使用する方式に比較して、本発明は一定パ
ルス間隔にある双パルスの2組の間隔を異ならせ
ることによつて、一層多雑音領域においても、雑
音による誤動作を生じない信頼度の高い選択方式
が得られる。
従つて上記の受信機を改梱包内に設けておくこ
とにより、数万種の梱包物品の種類・数量・仕向
先等の情報を、梱包外から非接触によつて迅速・
確実に識別することができる。
とにより、数万種の梱包物品の種類・数量・仕向
先等の情報を、梱包外から非接触によつて迅速・
確実に識別することができる。
第1図は本発明の指定番地を得るために使用す
る単位パルスの説明図、第2図はパルス抽出回路
の一例を示す図、第3図はパルス選別回路の一例
を示す図、第4図はその動作説明図、第5図は計
数検索回路の一例を示す図、第6図は梱包物品識
別装置の受信側の一例を示す説明図、第7図は第
2図パルス抽出回路の動作説明図である。 11〜16はパルス遅延回路、21〜26はパルス
発生回路、31〜36および51〜55と9はAND回
路、41〜44はインバータ、61〜65はパルス選
別回路の出力端子、71〜73は計数回路、81〜
83はデコーダ、91〜93は固有番地設定用端子、
10は番地合致信号出力端子、11〜12はアン
テナ、13は同調回路、14は検波回路、15は
スイツチ、16はパルス選別回路、17は計数検
索回路、18は発振回路、19は電源。
る単位パルスの説明図、第2図はパルス抽出回路
の一例を示す図、第3図はパルス選別回路の一例
を示す図、第4図はその動作説明図、第5図は計
数検索回路の一例を示す図、第6図は梱包物品識
別装置の受信側の一例を示す説明図、第7図は第
2図パルス抽出回路の動作説明図である。 11〜16はパルス遅延回路、21〜26はパルス
発生回路、31〜36および51〜55と9はAND回
路、41〜44はインバータ、61〜65はパルス選
別回路の出力端子、71〜73は計数回路、81〜
83はデコーダ、91〜93は固有番地設定用端子、
10は番地合致信号出力端子、11〜12はアン
テナ、13は同調回路、14は検波回路、15は
スイツチ、16はパルス選別回路、17は計数検
索回路、18は発振回路、19は電源。
Claims (1)
- 【特許請求の範囲】 1 特定の指定番地信号を送信し、多数の物品の
中から上記の指定番地と一致する固有番地を有す
る物品を選択する選択方式において、 一定のパルス間隔にある双パルスの2組の間隔
を夫々異ならしめた単位パルスを数種類作り、そ
の各種類の単位パルスを適当数宛組合せた単位パ
ルス列を上記指定番地とすることを特徴とする選
択方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP8613682A JPS5841373A (ja) | 1982-05-21 | 1982-05-21 | 選択方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP8613682A JPS5841373A (ja) | 1982-05-21 | 1982-05-21 | 選択方式 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP6317177A Division JPS53148680A (en) | 1977-06-01 | 1977-06-01 | Control system |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS5841373A JPS5841373A (ja) | 1983-03-10 |
| JPS64667B2 true JPS64667B2 (ja) | 1989-01-09 |
Family
ID=13878296
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP8613682A Granted JPS5841373A (ja) | 1982-05-21 | 1982-05-21 | 選択方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS5841373A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH02116556U (ja) * | 1989-03-07 | 1990-09-18 |
-
1982
- 1982-05-21 JP JP8613682A patent/JPS5841373A/ja active Granted
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH02116556U (ja) * | 1989-03-07 | 1990-09-18 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPS5841373A (ja) | 1983-03-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH02503860A (ja) | 遠隔制御システム、装置および方法 | |
| US3783383A (en) | Low disparity bipolar pcm system | |
| US3866177A (en) | Remote control utilizing pulsed beam of light frequency | |
| JPS64667B2 (ja) | ||
| JPS6114718B2 (ja) | ||
| US3823385A (en) | Remote control system utilizing f.s.k.and frequency sequence discriminator means | |
| US5307382A (en) | Lock apparatus for dual phase locked loop | |
| US3622895A (en) | Universal digital line receiver employing frequency conversion to achieve isolation | |
| HK66595A (en) | Individual selective-calling receiver | |
| GB1600430A (en) | Ultrasonic type motion detector | |
| JPS6326429B2 (ja) | ||
| US2695954A (en) | Pulse modulation reconstructor circuit | |
| US2679043A (en) | Beacon receiver | |
| SU692107A1 (ru) | Устройство декодировани адреса | |
| US2597352A (en) | Decoding device | |
| US3473152A (en) | Physical shock false inhibitor circuit for simultaneous tone decoder | |
| SU449453A1 (ru) | Способ интегрального приема сигналов частотной телеграфии | |
| SU843283A2 (ru) | Стартстопное приемное устройство | |
| SU1252961A1 (ru) | Устройство синфазного приема импульсных сигналов | |
| JPS63163594U (ja) | ||
| JPH0625082Y2 (ja) | 多重伝送装置 | |
| JPS616947A (ja) | 遠隔制御装置 | |
| SU517100A1 (ru) | Устройство дл дифференциальной высокочастотной защиты линии электропередачи | |
| SU1552391A1 (ru) | Формирователь опорного напр жени дл демодул тора фазоманипулированных сигналов | |
| JP2667219B2 (ja) | 同期信号検出回路 |