JPS6374304A - 光受信回路におけるオフセツト、ドリフトなどの補償方法 - Google Patents

光受信回路におけるオフセツト、ドリフトなどの補償方法

Info

Publication number
JPS6374304A
JPS6374304A JP61220353A JP22035386A JPS6374304A JP S6374304 A JPS6374304 A JP S6374304A JP 61220353 A JP61220353 A JP 61220353A JP 22035386 A JP22035386 A JP 22035386A JP S6374304 A JPS6374304 A JP S6374304A
Authority
JP
Japan
Prior art keywords
offset
comparator
differential amplifier
offset component
input terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61220353A
Other languages
English (en)
Inventor
Katsunori Kurashima
倉島 克則
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Furukawa Electric Co Ltd
Original Assignee
Furukawa Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Furukawa Electric Co Ltd filed Critical Furukawa Electric Co Ltd
Priority to JP61220353A priority Critical patent/JPS6374304A/ja
Publication of JPS6374304A publication Critical patent/JPS6374304A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)
  • Optical Communication System (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は光デジタル受信器で使用される増幅器のオフセ
ットとか、受光素子や増幅器のドリフトなどを補償する
方法に関するものである。
(従来技術) 近年は光受信器の増幅器として、回路設計の容易さ、ハ
イブリッドIC化などを考慮して演算増幅器が使用され
る場合が多い、第2図、第3図に示すものはその一例で
ある。この場合、増幅器へ自身のオフセットとか受光素
子自身の暗電流やトリアドなどにより無信号時でも出力
が発生する可使性がある。これらはデジタル光受信器で
は識別判定レベルに大きな影響を与えることがある。
この問題を解消するため従来は第2図、第3図のような
オフセット調!!装置が使用されていた。
第2図に示すものは演算増幅器A自身にオフセット2)
l!!!端子a、bがある場合であり、それに接続され
ている半固定抵抗器Bを回動してオフセットを調整する
ものである。第3図に示すものは演算増幅器A自身に調
整端子が無いもの一場合であり、これはri4算増幅器
Aの一方の入力端に半固定抵抗器Bを接続し、それを回
動してオフセットを調整するものである。
(発明が解決しようとする間層点) 第2図、83図のものはいずれも次のような問題があっ
た。
イ、オフセット調整するのに半固定抵抗器Bを回動操作
しなければならないという面倒がある。
調整の面倒をなくすにはハイブリッドICで実現するこ
とも考えられえるが、そのようにすると抵抗値を変える
のにレーザトリミングを行なわなければならず、これま
た面倒であった。
口、演算増幅器A自体の経年変化や温度変動によるドリ
フト補償を考慮しなければならない。
ハ、ドリフト補償のみでは、ドリフトの変化と同程度の
低速信号の場合は出力が安定しない。
(問題点を解決するための手段) 本発明の目的は上記の諸問題を解決するため。
光デジタル受信回路で使用されるyi算増幅器のオフセ
ットやドリフトが自動的に補償されるようにすることに
ある。
そのため本発明の光受信回路におけるオフセット、ドリ
フトなどの補償方法は、差動増幅器lの出力をオフセッ
ト検出部2で反転させ、この反転信号のピーク値と基準
電圧との差から差動増幅器1の出力信号に含まれるオフ
セット成分を検出し、検出されたオフセット成分を差動
増幅器1に入力し、差!!J増vA=1の出力と基準電
圧とを比較器3に入力し、この比較器3の出力の一部を
帰還抵抗4により同比較器3の入力側に帰還するように
したことを特徴とするものである。
(実施例) 第1図は本発明の一実施例である。第1図において5は
受光素子、6は前n増幅器、7は基準電源である。
′ (作用) 第1図において差動増幅器1の出力の一部はオフセット
検出部2で反転され、同検出部2において反転信号のピ
ーク値と基準電源7の基準電圧との差から差動増幅器1
の出力信号に含まれるオフセット成分が検出される。検
出されたオフセット成分は岱分回路8でホールドされ、
それが差動増幅器1の一方の入力端1aに入力される。
差動増幅器1の他方の入力端1bには前を増幅器6から
の出力信号(オフセット成分が含まれている)が入力さ
れる。これにより差動増幅器1からは入力された両信号
の差(オフセット成分が除去された信号)が出力され、
それが比較器3の一方の入力端3aに入力される。
比較器3の他方の入力端3bには基準電源7から基準電
圧が入力される。また比較器3の出力の一部は帰還抵抗
Rを通して比較器3の入力端3bに帰還される。この帰
還は比較器3の出力電圧が基準電圧と等しくなるまで繰
り返し行なわれる。
(発明の効果) 本発明は次のような各種効果がある。
(イ)差動増幅器1に入力されるオフセット成分と入力
信号との差から入力信号に含まれるオフセット成分が自
動的に除去されるため、オフセット成分による悪影響が
解消され、しかもオフセット検出部が不要となる。
(ロ)比較コ3の出力の一部を帰還させることにより、
ドリフトと同程度の低速度信号も安定に再生されるため
、ドリフトが補償される。
(ハ)上記42口の効果は2〜3個の演算増幅器を付加
する事で可teとなるため、ハイブリットIC化するの
に適する。
【図面の簡単な説明】
第1図は本発明の一例を示す説明図、第2図、第3図は
従来のオフセット調整装この異種例を示す説明図である
。 1は差動増幅器 2はオフセット検出部 3は比較器 4は帰還抵抗

Claims (1)

    【特許請求の範囲】
  1. 差動増幅器の出力の一部を反転させ、この反転信号のピ
    ーク値と基準電圧との差から差動増幅器の出力信号に含
    まれるオフセット成分を検出し、検出されたオフセット
    成分を差動増幅器に入力して差動増幅器に入力される入
    力信号に含まれるオフセット成分を除去し、差動増幅器
    の出力と基準電圧とを比較器に入力し、比較器の出力の
    一部を同比較器の入力側に帰還するようにしたことを特
    徴とする光受信回路におけるオフセット、ドリフトなど
    の補償方法。
JP61220353A 1986-09-18 1986-09-18 光受信回路におけるオフセツト、ドリフトなどの補償方法 Pending JPS6374304A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61220353A JPS6374304A (ja) 1986-09-18 1986-09-18 光受信回路におけるオフセツト、ドリフトなどの補償方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61220353A JPS6374304A (ja) 1986-09-18 1986-09-18 光受信回路におけるオフセツト、ドリフトなどの補償方法

Publications (1)

Publication Number Publication Date
JPS6374304A true JPS6374304A (ja) 1988-04-04

Family

ID=16749804

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61220353A Pending JPS6374304A (ja) 1986-09-18 1986-09-18 光受信回路におけるオフセツト、ドリフトなどの補償方法

Country Status (1)

Country Link
JP (1) JPS6374304A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0843459A2 (en) * 1996-11-15 1998-05-20 Kabushiki Kaisha Toshiba Light beam scanning apparatus and image forming apparatus
KR100676769B1 (ko) 2005-11-30 2007-02-01 주식회사 유컴테크놀러지 무선주파수인식 시스템
WO2008102819A1 (ja) * 2007-02-23 2008-08-28 Eudyna Devices Inc. 電子回路及び通信システム
US7792434B2 (en) 2005-09-07 2010-09-07 Sumitomo Electric Industries, Ltd. Optical receiver

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0843459A2 (en) * 1996-11-15 1998-05-20 Kabushiki Kaisha Toshiba Light beam scanning apparatus and image forming apparatus
EP0843459A3 (en) * 1996-11-15 1999-03-17 Kabushiki Kaisha Toshiba Light beam scanning apparatus and image forming apparatus
US7792434B2 (en) 2005-09-07 2010-09-07 Sumitomo Electric Industries, Ltd. Optical receiver
KR100676769B1 (ko) 2005-11-30 2007-02-01 주식회사 유컴테크놀러지 무선주파수인식 시스템
WO2008102819A1 (ja) * 2007-02-23 2008-08-28 Eudyna Devices Inc. 電子回路及び通信システム
JP2008211376A (ja) * 2007-02-23 2008-09-11 Eudyna Devices Inc 電子回路及び通信システム
US8301038B2 (en) 2007-02-23 2012-10-30 Sumitomo Electric Device Innovations, Inc. Electronic circuit and communication system

Similar Documents

Publication Publication Date Title
US5084668A (en) System for sensing and/or controlling the level of current in a transistor
KR900008520B1 (ko) Btl증폭회로
JPS6374304A (ja) 光受信回路におけるオフセツト、ドリフトなどの補償方法
JP3135283B2 (ja) 絶対値検出用信号処理回路装置
GB1516396A (en) Measuring the rms value of alternating current signals
JPS6210939A (ja) アバランシエホトダイオ−ドの利得制御方式
US3202922A (en) Transistor chopper
EP0377978B1 (en) A PLL control apparatus
US3588728A (en) Impedance bridge transducer circuits
US4123721A (en) Bias current compensated operational amplifier circuit
US5185569A (en) Peak value detecting circuit
SU789825A1 (ru) Устройство допускового контрол посто нного напр жени
SU1663754A1 (ru) Оптоэлектронный усилитель
KR940006892B1 (ko) 레코딩 장치의 신호검출회로
SU1185318A1 (ru) Многоканальный стабилизированный источник питания
SU1157531A1 (ru) Источник стабилизированного переменного напр жени
SU767944A1 (ru) Устройство автоматического регулировани усилени
JPH05315934A (ja) 双極性データ信号発生装置
JPS59218520A (ja) 自動制御回路
SU824406A1 (ru) Усилительное устройство
JPS6187440A (ja) 光信号検出装置
JPS5995711A (ja) アバランシエフオトダイオ−ドの駆動回路
JPH0618303B2 (ja) 電流制限回路
JPH03247032A (ja) 光入力パワーモニタ回路
JPH033417B2 (ja)