JPS6365946B2 - - Google Patents

Info

Publication number
JPS6365946B2
JPS6365946B2 JP58114880A JP11488083A JPS6365946B2 JP S6365946 B2 JPS6365946 B2 JP S6365946B2 JP 58114880 A JP58114880 A JP 58114880A JP 11488083 A JP11488083 A JP 11488083A JP S6365946 B2 JPS6365946 B2 JP S6365946B2
Authority
JP
Japan
Prior art keywords
display device
power
screen
display
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP58114880A
Other languages
Japanese (ja)
Other versions
JPS606989A (en
Inventor
Tadahide Komatsu
Takao Kobayashi
Kenichi Ariga
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58114880A priority Critical patent/JPS606989A/en
Publication of JPS606989A publication Critical patent/JPS606989A/en
Publication of JPS6365946B2 publication Critical patent/JPS6365946B2/ja
Granted legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、デイスプレイ装置を端末として有す
るデータ処理システムにおいて、デイスプレイ装
置のみの電源を一時的に切断し、再投入する場合
に、切断前の画面を自動的に復旧するための制御
方法に関する。
Detailed Description of the Invention [Technical Field of the Invention] The present invention provides a data processing system having a display device as a terminal. This invention relates to a control method for automatically restoring.

〔技術の背景〕[Technology background]

従来のデータ処理システムでは、操作者がデイ
スプレイ装置からデータを入力している際に、何
らかの都合で入力を中断してデイスプレイ装置の
席から離れる必要がある場合には、デイスプレイ
装置の電源を切断すると、既に入力した途中まで
のデータが保証できなくなるため、デイスプレイ
装置を動作状態のままにして画面を表示させてお
かなければならなかつた。
In conventional data processing systems, when an operator is inputting data from a display device, if for some reason he or she needs to interrupt the input and leave the display device, the operator must turn off the power to the display device. However, since the data that has already been input halfway cannot be guaranteed, it is necessary to leave the display device in an operating state to display the screen.

しかし、デイスプレイ装置の不使用時に電源を
入れたままにしておくことは、ブラウン管の寿命
や電力の点で無駄となり、またデータ入力中の画
面がそのまま残つていることは機密保護上の問題
があつた。
However, leaving the power on when the display device is not in use is a waste of energy and the lifespan of the cathode ray tube, and leaving the screen that is being used to input data poses a security problem. Ta.

そのため、デイスプレイ装置の電源をデータ入
力途中で切断しても、再投入時にはもとの画面を
確実に復旧できることが望ましい。ところで、あ
るデイスプレイ装置が電源投入されたとき、通
常、デイスプレイ制御装置から、CPUに対して
AVRと呼ばれる信号が送られる。AVR信号は、
そのデイスプレイ装置が使用可能状態にあること
を通知する信号である。そこで、デイスプレイ装
置の電源が切断され、次に再投入されたとき、こ
のAVR信号を利用してCPU側でソフト的にデイ
スプレイ装置の画面復旧を行なうようにすること
ができる。しかしこの方法は、ソフトの負荷がか
かるとともに、入力途中のデータが保証されない
という欠点がある。
Therefore, even if the power to the display device is cut off during data input, it is desirable to be able to reliably restore the original screen when the display device is turned on again. By the way, when a display device is powered on, normally the display control device sends a message to the CPU.
A signal called AVR is sent. AVR signal is
This is a signal to notify that the display device is ready for use. Therefore, when the power to the display device is turned off and then turned on again, this AVR signal can be used to restore the screen of the display device using software on the CPU side. However, this method has the disadvantage that it imposes a heavy software load and that data that is being input is not guaranteed.

〔発明の目的および構成〕[Object and structure of the invention]

本発明の目的は、上記した問題を解決し、デイ
スプレイ装置の電源を、画面を保証しながら任意
の時点で切断しかつ再投入できるようにすること
にあり、そのため、CPUに負荷をかけないよう
に、デイスプレイ制御装置内でデイスプレイ装置
電源の再投入を検出し、その結果により画面バツ
フア内のデータを用いて、デイスプレイ装置の画
面を復旧させるものである。
The purpose of the present invention is to solve the above-mentioned problems and to make it possible to turn off and turn on the power to a display device at any time while guaranteeing the screen, thereby avoiding placing a load on the CPU. First, the display control device detects that the display device power is turned on again, and based on the detection result, the data in the screen buffer is used to restore the screen of the display device.

本発明の構成は、それにより、CPUと、デイ
スプレイ制御装置と、デイスプレイ装置とをそな
えたデータ処理システムにおいて、上記デイスプ
レイ制御装置に、画面バツフアと、デイスプレイ
装置が電源投入されたことを検出する手段と、該
検出結果を記憶する手段と、上記電源投入検出手
段がデイスプレイ装置の電源投入を検出したとき
上記検出結果記憶手段中の記憶結果を参照して該
電源投入が初期投入であるかあるいは再投入であ
るかを判定する手段とを設け、該判定手段により
電源の再投入であることが判定されたとき、デイ
スプレイ装置の画面を上記画面バツフア中のデー
タを用いて復旧することを特徴としている。
According to the configuration of the present invention, in a data processing system including a CPU, a display control device, and a display device, the display control device includes a screen buffer and a means for detecting that the display device is powered on. and means for storing the detection result, and when the power-on detection means detects power-on of the display device, it refers to the stored result in the detection result storage means to determine whether the power-on is an initial power-on or a re-power-on. and means for determining whether the power has been turned on, and when the determining means determines that the power has been turned on again, the screen of the display device is restored using the data in the screen buffer. .

〔発明の実施例〕[Embodiments of the invention]

以下に、本発明の詳細を実施例にしたがつて説
明する。
The details of the present invention will be explained below with reference to Examples.

第1図は、本発明の1実施例システムの概略構
成図である。本図において、1−1乃至1−nは
デイスプレイ装置、2はデイスプレイ制御装置、
3は画面バツフア、4はデイスプレイ制御部、4
aはデバイステーブル、5は画面復旧制御部、6
はデータバス、7は制御バス、8はCPU、9は
データバス、10は制御バスを表わす。
FIG. 1 is a schematic configuration diagram of a system according to an embodiment of the present invention. In this figure, 1-1 to 1-n are display devices, 2 is a display control device,
3 is the screen buffer, 4 is the display control unit, 4
a is the device table, 5 is the screen recovery control unit, 6
is a data bus, 7 is a control bus, 8 is a CPU, 9 is a data bus, and 10 is a control bus.

通常の処理では、デイスプレイ制御装置2は、
CPU8から与えられてSIOマクロの処理をデイス
プレイ制御部4により実行し、画面バツフア3を
介して、デイスプレイ装置1−1乃至1−nに対
するデータのリード/ライト制御を行なう。デイ
スプレイ制御装置2からCPU8に対しては、前
述したAVR信号のほかに、アテンシヨン割込み
のATT信号、チヤネルエンドのCHE信号などが
送られる。
In normal processing, the display control device 2
The display control section 4 executes the processing of the SIO macro given from the CPU 8, and performs data read/write control for the display devices 1-1 to 1-n via the screen buffer 3. In addition to the above-mentioned AVR signal, the display control device 2 sends an ATT signal for an attention interrupt, a CHE signal for a channel end, etc. to the CPU 8.

デイスプレイ装置の電源が投入されると、その
デイスプレイ装置からデイスプレイ制御装置へ、
NRTR(Not Ready to Ready)信号が送られ
る。デイスプレイ制御部4はNRTR信号にもと
づいて、そのデイスプレイ装置をデバイステーブ
ル4aへ登録する。
When the display device is powered on, the display device sends information from the display device to the display control device.
An NRTR (Not Ready to Ready) signal is sent. The display control unit 4 registers the display device in the device table 4a based on the NRTR signal.

デバイステーブル4aは、各デイスプレイ装置
ごとに、その使用可能性すなわち電源投入の有無
をフラグ表示するとともに、使用可能なデイスプ
レイ装置に対して割り当てられた画面バツフア領
域へのポインタを保持している。
The device table 4a displays a flag indicating the usability of each display device, that is, whether or not the power is turned on, and also holds a pointer to a screen buffer area allocated to the usable display device.

画面バツフア3の画面データは、デイスプレイ
装置の画面に対応するものである。デイスプレイ
装置からキー入力されたデータは、逐次的画面バ
ツフアへ転送され、たとえばデータ入力途中でデ
イスプレイ装置の電源が切断されると、その時点
までに入力されたデータは、画面バツフア上に残
されている。
The screen data of the screen buffer 3 corresponds to the screen of the display device. Key-input data from the display device is sequentially transferred to the screen buffer. For example, if the power to the display device is cut off in the middle of data entry, the data entered up to that point will remain on the screen buffer. There is.

デバイステーブル4aのフラグ表示は、デイス
プレイ装置が最初に電源投入されるとONに設定
される。そしてその後、これらのデイスプレイ装
置が一時的に電源切断されても、フラグ表示は
ONのまま変更されない。
The flag display in the device table 4a is set to ON when the display device is powered on for the first time. Then, even if these display devices are temporarily powered down, the flag display will continue.
It remains ON and remains unchanged.

画面復旧制御部5は、上記のフラグ表示情報を
利用して、デイスプレイ装置からNRTR信号が
上つて来たとき、それが初期の電源投入について
のものか、途中の一時的切断後の再投入について
のものかを判定し、後者の場合には、電源切断時
の画面に対応する画面バツフア3の画面データを
デイスプレイ装置のフレツシユメモリ(図示せ
ず)へ転送し、画面を復旧させる。
Using the above flag display information, the screen recovery control unit 5 determines whether the NRTR signal coming up from the display device is for initial power-on or for re-powering after a temporary power-off. In the latter case, the screen data in the screen buffer 3 corresponding to the screen at power-off is transferred to a fresh memory (not shown) of the display device, and the screen is restored.

第2図は、デイスプレイ制御装置2の制御機能
を説明するための詳細図である。本図中の参照番
号3,4,4a,5は、すべて第1図に示されて
いるものと同じである。
FIG. 2 is a detailed diagram for explaining the control function of the display control device 2. As shown in FIG. Reference numbers 3, 4, 4a, and 5 in this figure are all the same as those shown in FIG.

デイスプレイ制御部4は、NRTR信号を検出
すると、そのNRTR信号を出力したデイスプレ
イ装置の機番(アドレス)を識別し、その機番に
よりデバイステーブル4aを索引し、フラグを読
み出す。
When the display control unit 4 detects the NRTR signal, it identifies the device number (address) of the display device that outputs the NRTR signal, indexes the device table 4a using the device number, and reads out the flag.

画面復旧制御部5では、デバイステーブル4a
から読み出されたフラグを調べ、それがOFFで
ある場合には、電源未投入のものと判定し、デイ
スプレイ制御部4に、テーブル登録処理を行なわ
せる。テーブル登録処理は、デバイステーブル4
a中の該当機番のフラグをONに設定すること
と、画面バツフア3の新しい領域をその機番に割
り付け、その領域の先頭アドレスをポインタとし
て設定するものである。
In the screen recovery control unit 5, the device table 4a
The flag read from is checked, and if it is OFF, it is determined that the power is not turned on, and the display control unit 4 is caused to perform table registration processing. The table registration process is performed using device table 4.
This involves setting the flag for the corresponding machine number in a to ON, allocating a new area of the screen buffer 3 to that machine number, and setting the start address of that area as a pointer.

他方、読み出されたフラグがONである場合に
は、その機番のデイスプレイ装置が既にテーブル
登録処理済であることを表わしている。そのた
め、そのNRTR信号は一時的な電源切断後の再
投入にもとづくものと判定し、ポインタが指す画
面バツフア3の領域にある画面データを、対応す
るデイスプレイ装置へライトする画面復旧処理を
実行する。
On the other hand, if the read flag is ON, this indicates that the display device of that machine number has already undergone table registration processing. Therefore, the NRTR signal is determined to be based on a temporary power-off and then power-on again, and screen recovery processing is executed to write the screen data in the area of the screen buffer 3 pointed by the pointer to the corresponding display device.

このようにして、電源の一時的切断後に再投入
を行なつたデイスプレイ装置に対しては、切断前
の画面データがそのまま移され、以前の画面を再
現することができる。
In this way, for a display device whose power has been temporarily turned off and then turned on again, the screen data before the power was turned off is transferred as is, and the previous screen can be reproduced.

〔発明の効果〕〔Effect of the invention〕

以上のように、本発明によれば、操作者がデイ
スプレイ装置からデータを入力している途中で、
一時中断のために電源を切断しても、電源再投入
時に以前の画面状態を確実に復旧することがで
き、簡単にデータ入力を再開することができる。
As described above, according to the present invention, while the operator is inputting data from the display device,
Even if the power is turned off due to a temporary interruption, the previous screen state can be reliably restored when the power is turned on again, making it easy to resume data input.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の1実施例システムの概略構成
図、第2図はその主要部の詳細図である。 図中、1−1乃至1−nはデイスプレイ装置、
2はデイスプレイ制御装置、3は画面バツフア、
4はデイスプレイ制御部、4aはデバイステーブ
ル、5は画面復旧制御部、6はデータバス、7は
制御バス、8はCPUを表わす。
FIG. 1 is a schematic diagram of a system according to an embodiment of the present invention, and FIG. 2 is a detailed diagram of its main parts. In the figure, 1-1 to 1-n are display devices,
2 is a display control device, 3 is a screen buffer,
4 represents a display control unit, 4a a device table, 5 a screen recovery control unit, 6 a data bus, 7 a control bus, and 8 a CPU.

Claims (1)

【特許請求の範囲】[Claims] 1 CPUと、デイスプレイ制御装置と、デイス
プレイ装置とをそなえたデータ処理システムにお
いて、上記デイスプレイ制御装置に、画面バツフ
アと、デイスプレイ装置が電源投入されたことを
検出する手段と、該検出結果を記憶する手段と、
上記電源投入検出手段がデイスプレイ装置の電源
投入を検出したとき上記検出結果記憶手段中の記
憶結果を参照して該電源投入が初期投入であるか
あるいは再投入であるかを判定する手段とを設
け、該判定手段により電源の再投入であることが
判定されたとき、デイスプレイ装置の画面を上記
画面バツフア中のデータを用いて復旧することを
特徴とするデイスプレイ装置の画面復旧制御方
法。
1. In a data processing system including a CPU, a display control device, and a display device, the display control device includes a screen buffer, a means for detecting that the display device is powered on, and storing the detection result. means and
and means for determining whether the power-on is an initial power-on or a re-power-on by referring to a memory result in the detection result storage means when the power-on detection means detects a power-on of the display device. . A screen restoration control method for a display device, characterized in that when the determination means determines that the power should be turned on again, the screen of the display device is restored using the data in the screen buffer.
JP58114880A 1983-06-25 1983-06-25 Screen restoration control of display unit Granted JPS606989A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58114880A JPS606989A (en) 1983-06-25 1983-06-25 Screen restoration control of display unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58114880A JPS606989A (en) 1983-06-25 1983-06-25 Screen restoration control of display unit

Publications (2)

Publication Number Publication Date
JPS606989A JPS606989A (en) 1985-01-14
JPS6365946B2 true JPS6365946B2 (en) 1988-12-19

Family

ID=14648988

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58114880A Granted JPS606989A (en) 1983-06-25 1983-06-25 Screen restoration control of display unit

Country Status (1)

Country Link
JP (1) JPS606989A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2958150B2 (en) * 1991-04-26 1999-10-06 シャープ株式会社 Information processing device

Also Published As

Publication number Publication date
JPS606989A (en) 1985-01-14

Similar Documents

Publication Publication Date Title
US5778443A (en) Method and apparatus for conserving power and system resources in a computer system employing a virtual memory
US5435005A (en) Method and system for controlling resuming operation of an AC-driven computer system using an external memory
JP3970609B2 (en) Processor system
JP2000215100A (en) Power-saving memory management system
US5481756A (en) DMA controller mailing auto-initialize halting unit
JPS6365946B2 (en)
JPH0789328B2 (en) Data processing device
JPH0728544A (en) Computer system
JP2900364B2 (en) Communication control device
JPS6363934B2 (en)
JPH02139614A (en) Ac driven personal computer
JPS59227094A (en) Electronic computer
JP2584528Y2 (en) Information processing device
JPH0554141B2 (en)
JPH05100895A (en) Trace system
JPS6355094B2 (en)
JP2004118412A (en) Interruption management device, interruption management method, program development support device, and program development support method
JPH02245828A (en) Stopping/resuming device of job in the middle of execution
JPH0210436A (en) Save processing system
JPS60160466A (en) Device for controlling hierarchical sequence
JPH05151138A (en) Data transfer device
JPH0362244A (en) Data assurance control system for external semiconductor memory device
JPH0772874B2 (en) Interrupt receiving device
JPH05342100A (en) Cache memory matching control system
JPS62226213A (en) Power supply control system