JPS606989A - Screen restoration control of display unit - Google Patents

Screen restoration control of display unit

Info

Publication number
JPS606989A
JPS606989A JP58114880A JP11488083A JPS606989A JP S606989 A JPS606989 A JP S606989A JP 58114880 A JP58114880 A JP 58114880A JP 11488083 A JP11488083 A JP 11488083A JP S606989 A JPS606989 A JP S606989A
Authority
JP
Japan
Prior art keywords
display device
power
screen
display
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58114880A
Other languages
Japanese (ja)
Other versions
JPS6365946B2 (en
Inventor
小松 唯英
隆夫 小林
有家 賢一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58114880A priority Critical patent/JPS606989A/en
Publication of JPS606989A publication Critical patent/JPS606989A/en
Publication of JPS6365946B2 publication Critical patent/JPS6365946B2/ja
Granted legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、ディスプレイ装置を端末として有するデータ
処理システムにおいて、ディスプレイ装置のみの電源を
一時的に切断し、再投入する場合に、切断前の画面を自
動的に復旧するための制御方法に関する。
Detailed Description of the Invention [Technical Field of the Invention] The present invention provides a data processing system having a display device as a terminal. This invention relates to a control method for automatically restoring.

〔技術の背景〕[Technology background]

従来のデータ処理システムでは、操作者がディスプレイ
装置からデータを入力している際に、何らかの都合で入
力を中断してディスプレイ装置の席から離れる必要があ
る場合には、ディスプレイ装置の電源を切断すると、既
に入力した途中までのデータが保証できなくなるため、
ディスプレイ装置を動作状態のままにして画面を表示さ
せておかなければならなかった。
In conventional data processing systems, when an operator is inputting data from a display device and for some reason needs to interrupt the input and leave the display device, the operator must turn off the power to the display device. , as the data up to the point you have already entered cannot be guaranteed.
The display device had to remain operational to keep the screen visible.

しかし、ディスプレイ装置の不使用時に電源を入れたま
まにしておくことは、ブラウン管の寿命や電力の点で無
駄となり、またデータ入力中の画面がそのまま残ってい
ることは機密保獲上の問題があった。
However, leaving the power on when the display device is not in use is a waste of energy and the lifespan of the cathode ray tube, and leaving the screen on while data is being entered poses confidentiality issues. there were.

そのため、ディスプレイ装置の電源をデータ入力途中で
切断しても、再投入時にはもとの画面を確実に復旧でき
ることが望ましい。ところで、あるディスプレイ装置が
電源投入されたとき1通常。
Therefore, even if the power to the display device is turned off during data input, it is desirable to be able to reliably restore the original screen when power is turned on again. By the way, when a certain display device is powered on, 1 usually.

ディスプレイ制御装置から、CPUに対してA、VRと
呼ばれるイd号が送られる。AVR信号は、そのディス
プレイ装置が使用可能状態にあることを通知する信号で
ある。そこで、ディスプレイ装置の電源が切断され9次
に再投入されたとき、このAVR信号を利用してCPU
側でソフト的にディスプレイ装置の画面復旧を行なうよ
うにすることができる。しかしこの方法は、ソフトの負
荷がかかるとともに、入力途中のデータが保証されない
という欠点がある。
ID numbers called A and VR are sent from the display control device to the CPU. The AVR signal is a signal that notifies that the display device is ready for use. Therefore, when the power to the display device is turned off and turned on again in the 9th time, this AVR signal is used to
The screen of the display device can be restored by software on the side. However, this method has the disadvantage that it imposes a heavy software load and that data that is being input is not guaranteed.

〔発明の目的および構成〕[Object and structure of the invention]

本発明の目的は、上記した問題を解決し、ディスプレイ
装置の電源を9画面を保証しながら任意の時点で切断し
かつ再投入できるようにすることにあり、そのため、C
PUに負荷をかけないように、ディスプレイ制御装置内
でディスプレイ装置電源の再投入を検出し、その結果に
より画面バッファ内のデータを用いて、ディスプレイ装
置の画面を復旧させるものである。
An object of the present invention is to solve the above-mentioned problems and to make it possible to turn off and turn on the power of a display device at any time while guaranteeing 9 screens.
In order to avoid placing a load on the PU, the display control device detects that the display device power is turned on again, and based on the detection result, the data in the screen buffer is used to restore the screen of the display device.

本発明の構成は、それにより、CPUと、ディスプレイ
制御装置と、ディスプレイ装置とをそなえたデータ処理
システムにおいて、上記ディスプレイ制御装置に2画面
バッファと、ディスプレイ装置が電源投入されたことを
検出する手段と、該検出結果を記憶する手段と、上記電
源投入検出手段がディスプレイ装置の電源投入を検出し
たとき上記検出結果記憶手段中の記憶結果を参照して該
電源投入が初期投入であるかあるいは再投入であるかを
判定する手段とを設け、該判定手段により電源の再投入
であることが判定されたとき、ディスプレイ装置の画面
を上記画面バッファ中のデータを用いて復旧することを
特徴としている。
According to the configuration of the present invention, in a data processing system including a CPU, a display control device, and a display device, the display control device includes a two-screen buffer and a means for detecting that the display device is powered on. and means for storing the detection result, and when the power-on detection means detects power-on of the display device, it refers to the stored result in the detection result storage means to determine whether the power-on is an initial power-on or a re-power-on. and means for determining whether the power has been turned on, and when the determining means determines that the power has been turned on again, the screen of the display device is restored using the data in the screen buffer. .

〔発明の実施例〕[Embodiments of the invention]

以下に2本発明の詳細を実施例にしたがって説明する。 The details of the present invention will be explained below based on two examples.

第1図は9本発明の1実施例システムの概略構成図であ
る。本図において、1−1乃至1−nはディスプレイ装
置、2はディスプレイ制御装置。
FIG. 1 is a schematic configuration diagram of a system according to an embodiment of the present invention. In this figure, 1-1 to 1-n are display devices, and 2 is a display control device.

3は画面バッファ、4はディスプレイ制御部、4σはデ
バイステーブル、5は画面復旧制御部、6はデータバス
、7は制御バス、8はCPU、9はデータバス、10は
制御バスを表わす。
3 is a screen buffer, 4 is a display control unit, 4σ is a device table, 5 is a screen recovery control unit, 6 is a data bus, 7 is a control bus, 8 is a CPU, 9 is a data bus, and 10 is a control bus.

通常の処理では、ディスプレイ制御装置2は。In normal processing, the display control device 2.

CPU8から与えられてSIOマクロの処理をディスプ
レイ制御部4により実行し2画面ノくソファ3を介して
、ディスプレイ装置1−1乃至1−nに対するデータの
り−ド/ライト制御を行なう。
The display controller 4 executes SIO macro processing given from the CPU 8, and performs data write/write control for the display devices 1-1 to 1-n via the two-screen sofa 3.

ディスプレイ制御装置2からCPU8に対しては。From the display control device 2 to the CPU 8.

前述したAVR信号のほかに、アテンション割込みのA
TT信号、チャネルエンドのCHD信号などが送られる
In addition to the AVR signal mentioned above, the attention interrupt A
A TT signal, a channel end CHD signal, etc. are sent.

ディスプレイ装置の電源が投入されると、そのディスプ
レイ装置からディスプレイ制御装置へ。
From the display device to the display controller when the display device is powered on.

N RT R,(Not Ready to Read
y )信号が送られる。ディスプレイ制御部4はNRT
R信号にもとづいて。
N RT R, (Not Ready to Read
y) A signal is sent. Display control unit 4 is NRT
Based on the R signal.

そのディスプレイ装置をデバイステーブル4aへ登録す
る。
The display device is registered in the device table 4a.

デバイステーブル4aは、各ディスプレイ装置ごとに、
その使用可能性すなわち電源投入の有無をフラグ表示す
るとともに、使用可能なディスプレイ装置に対して割り
当てられた画面ノ(ソファ領域へのポインタを保持して
いる。
The device table 4a includes, for each display device,
In addition to displaying a flag indicating whether the display device can be used, that is, whether or not the power is turned on, a pointer to the screen area (sofa area) assigned to the usable display device is maintained.

画面バッファ3の画面データは、ディスプレイ装置の画
面に対応するものである。ディスプレイ装置からキー人
力されたデータは、逐次的画面)くソファへ転送され、
たとえばデータ入力途中でディスプレイ装置の電源が切
断されると、その時点までに入力されたデータは1画面
ノ(ソファ上に残されている。
The screen data in the screen buffer 3 corresponds to the screen of the display device. The data inputted from the display device is transferred to the sofa sequentially (on the screen),
For example, if the power to the display device is turned off during data input, the data input up to that point will remain on one screen (on the sofa).

デバイステーブル4aのフラグ表示は、ディスプレイ装
置が最初に電源投入されるとONに設定される。そして
その後、これらのディスプレイ装置が一時的に電源切断
されても、フラグ表示はONのまま変更されない。
The flag display in the device table 4a is set to ON when the display device is powered on for the first time. Thereafter, even if these display devices are temporarily powered off, the flag display remains ON and remains unchanged.

画面復旧制御部5は、上記のフラグ表示情報を利用して
、ディスプレイ装置からNRTR信号が上って来たとき
、それが初期の電源投入についてのものか、途中の一時
的切断後の再投入についてのものかを判定し、後者の場
合には、電源切断時の画面に対応する画面バッファ3の
画面データをディスプレイ装置のリフレッシュメモリ(
図示せず)へ転送し9画面を復旧させる。
Using the above flag display information, the screen recovery control unit 5 determines whether the NRTR signal coming up from the display device is for initial power-on or whether it is for re-powering after a temporary power-off. In the latter case, the screen data in the screen buffer 3 corresponding to the screen at power-off is stored in the display device's refresh memory (
(not shown) and restore the 9th screen.

第2図は、ディスプレイ制御装置20制御機能を説明す
るための詳細図である。本図中の参照番号3.4.4a
、 5は、すべて第1図に示されているものと同じであ
る。
FIG. 2 is a detailed diagram for explaining the control function of the display control device 20. Reference number 3.4.4a in this figure
, 5 are all the same as shown in FIG.

ディスプレイ制御部4は、’ NRTR信号を検出する
と、そのNRTR信号を出力したディスプレイ装置の機
番(アドレス)を識別し、その機番によりデバイステー
ブル4aを索引し、フラグを読み出すO 画面復旧制御部5では、デバイステーブル4aから読み
出されたフラグを調べ、それがOFFである場合には、
電源未投入のものと判定し、ディスプレイ制御部4に、
テーブル登録処理を行なわせる。テーブル登録処理は、
デバイステーブル4a中の該当機番のフラグをONに設
定することと。
When the display control unit 4 detects the NRTR signal, it identifies the machine number (address) of the display device that outputs the NRTR signal, indexes the device table 4a using the machine number, and reads out the flag. Screen recovery control unit In step 5, check the flag read from the device table 4a, and if it is OFF,
It is determined that the power is not turned on, and the display control unit 4
Perform table registration processing. The table registration process is
The flag of the corresponding machine number in the device table 4a is set to ON.

画面バッファ3の新しい領域をその機番に割り付け、そ
の甲域の先頭アドレスをポインタとして設定するもので
ある。
A new area of the screen buffer 3 is allocated to that machine number, and the start address of the first area is set as a pointer.

他方、読み出されたフラグがONである場合には、その
機番のディスプレイ装置が既にテーブル登録処理済であ
ることを表わしている。そのため。
On the other hand, if the read flag is ON, this indicates that the display device of that machine number has already undergone table registration processing. Therefore.

そのNRTR信号は一時的な電源切断後の再投入にもと
づくものと判定し、ポインタが指す画面バッファ3の領
域にある画面データを、対応するディスプレイ装置ヘラ
イトする画面復旧処理を実行する。
The NRTR signal is determined to be based on a temporary power-off and then power-on again, and screen recovery processing is executed to write the screen data in the area of the screen buffer 3 pointed to by the pointer to the corresponding display device.

このようにして、電源の一時的切断後に再投入を行なっ
たディスプレイ装置に対しては、切断前の画面データが
そのまま移され、以前の画面を再現することができる。
In this way, for a display device whose power is temporarily turned off and then turned on again, the screen data before the power was turned off is transferred as is, and the previous screen can be reproduced.

〔発明の効果〕〔Effect of the invention〕

以上のように1本発明によれば、操作者がディスプレイ
装置からデータを入力している途中で。
As described above, according to one aspect of the present invention, while an operator is inputting data from a display device.

一時中断のために電源を切断しても、電源再投入時に以
前の画面状態を確実に復旧することができ。
Even if the power is turned off due to a temporary interruption, the previous screen state can be reliably restored when the power is turned on again.

簡単にデータ入力を再開することができる。You can easily resume data entry.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の1実施例システムの概略構成図、第2
図はその主要部の詳細図である。 図中、1−1乃至1−nはディスプレイ装置。 2はディスプレイ制御装置、3は画面ノくソファ。 4はディスプレイ制御部、4aはデノくイスデータ。 ル、5は画面復旧制御部、6はデータノ(ス、7しま制
御バス、8はCPUを表わす。 特許出願人 富士通株式会社 代理人弁理士 長谷用文廣(外1名)
FIG. 1 is a schematic configuration diagram of a system according to one embodiment of the present invention, and FIG.
The figure is a detailed view of its main parts. In the figure, 1-1 to 1-n are display devices. 2 is a display control device, and 3 is a sofa with a screen. 4 is a display control unit, and 4a is a digital chair data. 5 represents the screen recovery control unit, 6 represents the data node, 7 represents the control bus, and 8 represents the CPU. Patent applicant Fujitsu Ltd. Representative patent attorney Fumihiro Hase (one other person)

Claims (1)

【特許請求の範囲】 CPUと、ディスプレイ制御装置と、ディスプレイ装置
とをそなえたデータ処理システムにおいて、上記ディス
プレイ制御装置に2画面バッファと、ディスプレイ装置
が電源投入されたことを検出する手段と、該検出結果を
記憶する手段と、上記電源投入検出手段がディスプレイ
装置の電源投入を検出したとき上記検出結果記憶手段中
の記憶結果を参照して該電源投入が初期投入であるかあ
るいは再投入であるかを判定する手段とを設け。 該判定手段により電源の再投入であることが判定された
とき、ディスプレイ装置の画面を上記画面バッファ中の
データを用いて復旧することを特徴とするディスプレイ
装置の画面復旧制御方法。
[Scope of Claims] A data processing system comprising a CPU, a display control device, and a display device, wherein the display control device includes a two-screen buffer, means for detecting that the display device is powered on, and means for storing a detection result; and when the power-on detection means detects power-on of the display device, it refers to the stored result in the detection result storage means to determine whether the power-on is an initial power-on or a re-power-on. A means for determining whether A screen restoration control method for a display device, comprising restoring the screen of the display device using data in the screen buffer when the determining means determines that the power should be turned on again.
JP58114880A 1983-06-25 1983-06-25 Screen restoration control of display unit Granted JPS606989A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58114880A JPS606989A (en) 1983-06-25 1983-06-25 Screen restoration control of display unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58114880A JPS606989A (en) 1983-06-25 1983-06-25 Screen restoration control of display unit

Publications (2)

Publication Number Publication Date
JPS606989A true JPS606989A (en) 1985-01-14
JPS6365946B2 JPS6365946B2 (en) 1988-12-19

Family

ID=14648988

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58114880A Granted JPS606989A (en) 1983-06-25 1983-06-25 Screen restoration control of display unit

Country Status (1)

Country Link
JP (1) JPS606989A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04326394A (en) * 1991-04-26 1992-11-16 Sharp Corp Information processor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04326394A (en) * 1991-04-26 1992-11-16 Sharp Corp Information processor

Also Published As

Publication number Publication date
JPS6365946B2 (en) 1988-12-19

Similar Documents

Publication Publication Date Title
US5778443A (en) Method and apparatus for conserving power and system resources in a computer system employing a virtual memory
JPH077316B2 (en) System restart device
US5435005A (en) Method and system for controlling resuming operation of an AC-driven computer system using an external memory
US20030069919A1 (en) Information processing apparatus having simplified user switching function and program used therefor
JPS606989A (en) Screen restoration control of display unit
JP3104685B2 (en) System log recording device, system log recording method, and recording medium
JP2600376B2 (en) Memory controller
JPH01199257A (en) Data transfer controller
JP3010737B2 (en) Data backup and restoration method for information processing equipment
JPS6355094B2 (en)
JPH05151138A (en) Data transfer device
JPH02139614A (en) Ac driven personal computer
JPH0720967A (en) Information processor
JPH02245828A (en) Stopping/resuming device of job in the middle of execution
JPH0362244A (en) Data assurance control system for external semiconductor memory device
JPH0713834A (en) Data restoration device
JPS60160466A (en) Device for controlling hierarchical sequence
JPH05108565A (en) Dynamically changing system for output buffer size
JPH05274220A (en) Memory bank busy control system
JPS59227094A (en) Electronic computer
JPH01145745A (en) Exclusive control method for file access
JPH0210436A (en) Save processing system
JPH08286979A (en) Back-up system for sram card
JPS63165951A (en) Common memory protecting system
JPH02123426A (en) Microprocessor