JPS63288581A - イメージセンシングシステム - Google Patents

イメージセンシングシステム

Info

Publication number
JPS63288581A
JPS63288581A JP63077532A JP7753288A JPS63288581A JP S63288581 A JPS63288581 A JP S63288581A JP 63077532 A JP63077532 A JP 63077532A JP 7753288 A JP7753288 A JP 7753288A JP S63288581 A JPS63288581 A JP S63288581A
Authority
JP
Japan
Prior art keywords
signal
output
integration
photodiode
section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63077532A
Other languages
English (en)
Inventor
Tokuji Ishida
石田 徳治
Jun Hasegawa
潤 長谷川
Toshio Norida
寿夫 糊田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Minolta Co Ltd
Original Assignee
Minolta Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Minolta Co Ltd filed Critical Minolta Co Ltd
Priority to JP63077532A priority Critical patent/JPS63288581A/ja
Publication of JPS63288581A publication Critical patent/JPS63288581A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Automatic Focus Adjustment (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 皮栗よ立肌朋公団 本発明はイメージセンシングシステムに関するものであ
り、特にイメージセンサと、該イメージセンサの出力を
アナログ・ディジタル(以下「A/DJという)変換す
るA/D変換器を備えるイメージセンシングシステムに
関する。
丈米坐伎歪 例えば−眼レフのオートフォーカスカメラでは焦点検出
のために光学系により撮影された像を光電変換して出力
するイメージセンサと、該イメージセンサからのイメー
ジ信号に基づいて焦点検出演算をする演算回路を備えて
いるが、その焦点検比演算はディジタル信号処理で行わ
れるのが普通である。従って、イメージセンサから出力
されるアナログ量としてのイメージ信号をディジタル信
号に変換するA/D変換器が必要である。
ところが、A/D変換器にイメージ信号を与える場合に
予めそのイメージ信号をA/D変換器の基準電圧に対応
した電圧でクランプしてから与えなければ適正なA/D
変換はできない。
NEC技報Vol、39 Na10/1986の第19
7ページにはCCDアナログシフトレジスタの出力を増
幅した後にクランプするようにした構成が示されている
ものの、A/D変換器との関係といったものについては
全く触れられていない。従来は、一般にA/D変換器の
基準電圧値に合うようにインターフェース回路でクラン
プしてからイメージ信号をA/D変換器に与えるように
している。
■ <”° しよ゛と る口 占 上述のように、従来例ではイメージ信号をクランプする
ための特別な回路が別設のインターフェース回路で形成
されているため外付は回路の追加を余儀なくされるとい
う欠点があるばかりでなく、A/D変換器の基準電圧と
クランプ電圧は別個に用意されているため一方のレベル
がシフトすると正確なA/D変換が実現されなくなると
いう問題があった。
それ故に、本発明の目的はインターフェース回路を必要
とせず、また基準電圧等のシフトの発生に拘わりなく常
に適正なA/D変換ができるよう工夫したイメージセン
シングシステムを提供することにある。
。 占 ”るための 本発明では、光学系により投影された像を光電変換して
出力するイメージセンサからのイメージ信号をA/D変
換器でディジタル量に変換して演算処理するイメージセ
ンシングシステムにおいて、前記A/D変換器は基準電
圧を往源からの基準電圧によってダイナミックレンジが
設定されており、一方前記イメージセンサは前記基準電
圧電生理から供給される基準電圧に前記イメージ信号の
所定タイミング出力をクランプする機能を有している。
立−朋 A/D変換器は基準電圧電生理からの基準電圧(Vre
f)によってダイナミックレンジ(DR)が例えば1/
3Vref≦OR≦νrefに設定される。一方イメー
ジセンサではイメージ信号電圧(Vos)が前記基準電
圧電生理からの基準電圧によってVref −Vosと
なるように設定される。A/D変換器に入力されるアナ
ログ量Vref −VosはA/D変換器の基準電圧(
Vref)を基準にA/D変換されるが、その際、(V
ref)は同一の基準電圧源から与えられたものである
ため、一方(例えばイメージセンサ)で(Vref)が
レベルシフトすることは他方(A/D変換器)でもシフ
トすることを意味する。従って基準電圧(Vref)の
レベルシフトに拘わりなく適正なA/D変換が行われる
実施例 以下の実施例は、カメラのオートフォーカス用自動焦点
検出装置において、光学系により投影された像を光電変
換して出力するイメージセンサと、その出力信号を^/
D変換してディジタル的に処理演算スるシステムコント
ローラ(マイクロコンピュータ)を中心に、それらの細
かな構成をも含めた形のイメージセンシングシステムと
して説明しである。また、イメージセンサは光電変換素
子として説明している。
第1図に示すように、カメラの焦点検出装置を構成する
焦点検出用光学系(OF)は撮影レンズ(1)の後方の
予定焦点面(F)よりも後方に設けられた赤外光カット
フィルタ(10)、コンデンサレンズ(2)1.さらに
その後方に位置する絞りマスク(3)を配した一対の再
結像レンズ(4a) (4b)、それらの再結像レンズ
(4a) (4b)の結像面に設けられた電荷結合素子
(CCD)を受光素子として有する、焦点検出用受光部
(RF)の構成要素としてのAF(オートフォーカス)
用ホトセンサアレイの主要部分(6)(7)等から構成
されている。
上記AF用ホトセンサアレイとして、例えばシリコンの
ように可視光(V)内で比較的フラットな分光感度を存
するものを用いた場合には、撮影レンズ(1)による可
視光中の長波長成分(例えばλ−720r+m) (U
)の結像点が、撮影L/7ズ(1)ノもっ軸上色収差に
起因して予定焦点面(F)よりも後方に移動するので、
−iにこのような反射光成分を多く含む被写体に対応す
る像間隔Ciu )は可視光(V)〔重心(λ=560
nm) )の反射光成分を多く含む被写体に対応する像
間隔(IlV )(焦点位置検出信号に相当する)より
大きくなる。
第2図に、上述した焦点検出装置を一体化したAFセン
サモジュール(MF)の構成を示す。このAFセンサモ
ジュール(MF)は、光路変換用ミラー(8)を内蔵し
、このミラー(8)の上方に前述したコンデンサレンズ
(2)、視野マスク(9)、及び、はぼ750nI1以
上の波長域の赤外光をカットする赤外光カットフィルタ
(lO)を配している。
ここで、赤外光カットフィルタ(10)は、単に不要な
赤外光を除去して色収差の悪影響を最小限におさえるだ
けでなく、CCDなどの半導体ラインセンサに見られる
、長波長入射光に対する各画素の光感度バラツキの増大
による合焦信号の信幀性の劣化をも防ぐものである。
そして、それら各構成要素は、レンズホルダ(11)に
支持されるとともに、光路変換用ミラー(8)で変換さ
れた光軸に対して垂直に、絞りマスク(3)、一対の再
結像レンズ(4a) (4b)を有する基板(5)、及
び、前述したホトセンサアレイを内蔵する光電変換素子
(12)が支持された基本構造を有している。
第3図にAFセンサモジュール(MF)のうちの光電変
換素子(12)の構成を示す。
光電変換素子(12)において、焦点検出用受光部(R
F)を構成するためのホトセンサアレイ(第3図におい
ては、第1図の原理図で示した2つのホトセンサアレイ
の主要部分(6) (7)を連続したものとして示しで
ある)に、一対の色温度検出用ホトダイオード(13)
 (14)がほぼ平行に隣接されて並んでいる。そして
、2つの再結像レンズ(4a) (4b)によって、ホ
トセンサアレイ及び色温度検出用ホトダイオード(13
) (14)上に被写体像が形成されるようになってい
る。
第4図は横軸に波長を、縦軸に相対分光感度をとって色
温度検出用ホトダイオード(13) (14)を構成す
るホトダイオード(PD ′)と、その上に配される色
素フィルタの分光感度特性を示しである。
ここで、(13’ )が黄色素フィルタ、(14” )
が赤色素フィルタの分光感度特性を示す、従って、色温
度検出用ホトダイオード(13) (14)の分光感度
特性は第4図の(PD ’ )に(13” )(14’
 ”)をそれぞれ掛けたものになる。
前記色温度検出用ホトダイオードは各別の再結像レンズ
によって、略同−の被写体をみている。
各種光源からの光の分光エネルギー分布とともに描いた
のが、第5図のグラフである。横軸は波長、縦軸は相対
的な分光感度又はエネルギーである。
図中(A) 、 (B) 、 (C)の曲線は、夫々、
タングステンランプ等の標準光源Aからの光、太陽光、
白色の蛍光灯からの光の分光エネルギー分布を示してい
る。また、図中(13=)、 (14”)及び(Pal
”)の曲線は第4図に準じている。
なお、図中、750nmの位置の二点鎖線(IR)は、
前述した赤外光カットフィルタ(10)によるカット波
長を示している。
そして、後述するが、この一対の色温度補正用受光部で
ある色温度検出用ホトダイオード(13) (14)か
らの出力電流に基づいて、具体的には、その比に基づい
て、焦点検出用測定光の分光エネルギー分布を検出する
ようになっている。
即ち、両ホトダイオード(13) (14)からの出力
差が顕著にあられれるのは、グラフから分かるように、
およそ600nm以上の領域であるから、両者の面積を
1:1に設計すると白色蛍光灯からの光に対して、両ホ
トダイオード(13) (14)からの出力はほぼ同一
であり、その比は略1.0である。また、標準光aAの
光の下では、光エネルギーが600nm以上で顕著にな
るから両ホトダイオード(13) (14)からの出力
は、その比が大きく、約2.0となる。さらに、太陽光
は赤外光領域の光のエネルギーの分布が、白色の蛍光灯
からの光、及び、標準光aAからの光のほぼ中間であり
、両ホトダイオード(13) (14)からの出力の比
は約1.5である。
また、第1の色温度検出用ホトダイオード(13)と、
第2の色温度検出用ホトダイオード(14)は後述する
ホトダイオードアレイ部の基準部と参照部に隣接して同
一チップ上に設けられており、その基準部及び参照部と
略同−の被写体をみている。
次に第6図〜第13図を用いて前記光電変換素子の構成
について説明する。まず、第6図に示すように光電変換
素子(12)は照射された光の量に応じて光電荷を発生
するホトダイオードやシフトレジスタ等を有する光電変
換部(15)と、そのホトダイオード側からシフトレジ
スタ側への電荷転送、シフトレジスタでの電荷転送の制
御、及び後述のアナログ処理部の信号処理タイミングの
制御などを行なうデータ出力制御部(16)、前記充電
変換部(15)の積分時間等を制御する積分時間制御部
(17)、光電変換部(15)からのアナログ信号を処
理するアナログ処理部(18)、温度変化に感応して温
度情報を後述するシステムコントローラに供給するため
の温度検出部(19)、及びI10コントロール部(2
0)から構成されている。そして、この光電変換素子(
12)は1つの基板上に前記各構成部分を設けた1チツ
プtCとして形成されている。
充電変換部(15)は前述した一対の色温度検出用ホト
ダイオード(13) (14)と、ホトダイオードアレ
イ部(21)、バリアゲート(22)、電荷を一時的に
蓄える蓄積部(23)、蓄積部クリアゲート(24)、
シフトゲート(25)、シフトレジスタ(26)の各メ
イン要素から構成されると共に、それらの各出力バッフ
ァ、即ち、シフトレジスタ(26)の出力用バッファ(
27)と、後述するようにホトダイオードアレイ中に挿
入配置されたモニター用ホトダイオード(MPD)用の
出力バッファ(28)、色温度検出用ホトダイオード(
13) (14)の出力用バッファ(29) (30)
、並びにモニター用ホトダイオード(MPD)の出力を
暗時補正するためのモニター出力補償信号の出力用バッ
ファ(31)、色温度検出信号(OSY) (OSR)
のだめの基準電圧用バッファ (31’)を具備してい
る。
更に、色温度検出用ホトダイオード(13) (14)
とバッファ(29) (30)の間、並びにモニター用
ホトダイオード(MPD)とバッファ(28)との間、
更にバッファ(31) (31”)の前段に、それぞれ
コンデンサとスイッチ用トランジスタが設けられている
が、これらのコンデンサ及びトランジスタについては第
7図に示す充電変換部(15)の具体的回路構成に関す
る説明の際に付言することにする。データ出力制御部(
16)は信号処理タイミング発生部と転送りロック発生
部とから構成され、後述するシステムコントローラから
I10コントロール部(20)を通して与えられる信号
を基にしてシフトレジスタ駆動用の転送りロック(φ、
)(φ2)を生成する他に、シフトゲ−) (25)へ
のシフトゲートパルス(SH)を発生する。またサンプ
リング信号や光電変換素子(12)から外部へ出力され
る信号の切換えを行うためのタイミング信号作成に役立
つ信号をアナログ処理部(18)に与えたりする。
積分時間制御部(17)は光電変換部(15)のモニタ
ー用ホトダイオード(MPD)からバッファ(28)を
通して与えられる信号(AGCOS)をモニターし、そ
のモニター結果に応じてバリアゲート(22)、蓄積部
(23)、蓄積部クリアゲート(24)をそれぞれ制御
する制御信号(BG) (ST) (STICG)を適
宜出力して積分時間の制御を行なう、そのモニターの際
に、積分時間制御部(17)はモニター信号(AGCO
S)をバッファ(31)から与えられるモニター出力補
償信号(八GCDOS)で暗時補償する。積分時間制御
部(17)は、まりi10コントロール部(20)を介
してシステムコントローラとの間で信号の交信を行なう
が、そのうちシステムコントローラへ与えるものとして
は積分完了信号(TINT)が挙げられる。更に、この
積分時間制御部(17)は光電変換部(15)での積分
値が所定時間内に、予め定めた所定積分値まで達しなか
っり場合に、システムコントローラからの指令信号(S
HM)で強制的に積分完了をなすが、それに付随する積
分出力の不充分状態をアナログ処理の段階で補正するべ
く、積分値に応じた自動利得制御信号(八GC)を発生
してアナログ処理部(18)へ与えることも行なう。ア
ナログ処理部(18)は基本的機能としてはシフトレジ
スタ(26)からの信号(O3)及び色温度検出用ホト
ダイオード(13) (14)からの出力信号(OSY
) (OSR)からノイズ成分を除去したり、暗時出力
信号補償、自動利得制御など各種のアナログ処理を行な
うものである。尚、後で詳述するように、このアナログ
処理部(18)は出力信号をシステムコントローラのA
/D変換部のダイナミックレンジに合致させるための基
準電圧クランプを行なう構成も備えている。
■へコントロール部(20)は第14図に示す信号処理
タイミング発生部(16B) 、積分時間制御回路(1
7b)、転送りロック発生部(16A)にそれぞれ分散
されている人出力バッファをさす、第6図においてi1
0コントロール部(20)に結合した外付は端子(71
)〜(T&)及び(Tz)(Tit)のうち、(TI)
(T2)は積分開始モード、低輝度積分モード、高輝度
積分モード、システムコントローラへ積分出力を与える
データダンプモードを選択的に指定するモード信号(M
O+) (MDz)を受信する入力端子、(T、)は積
分開始に係る積分クリア信号(ICS)の入力端子、(
T4)は強制的に積分を終了させてシフトレジスタ(2
6)からのデータを要求するためのデータ要求端子、(
T、)はデータダンプモードのときに外部(システムコ
ントローラ)へA/D変換開始信号(ADT)を出力す
る端子、(T6)は基本クロック(CP)の入力端子で
ある。更に、(T、)は積分完了信号(TINT)を出
力する端子、(Tit)は自動利得制御用のデータ(A
GC)を出力する端子群である。また、I10コントロ
ール部(20)とは離れた位置に示されている端子(T
y)(Ts)はそれぞれ電源(Vcc)の入力端子とア
ース用端子である。また(TI)はアナログ信号出力端
子、(TI。)は基準電圧(Vref)の入力端子であ
る。
次に、前記光電変換素子(12)の各部の具体的構成に
ついて詳述する。まず、光電変換部(15)の全体は第
7図に示すように構成されているが、このうちホトダイ
オードやシフトレジスタ等のメイン要素を有する部分に
ついて第8図〜第13図を用いて説明する。第8図に示
すように、ホトダイオードアレイ部(21)は複数の画
素ホトダイオード(PD)と、その間に配されたモニタ
ー用ホトダイオード(MPD)とを交互に有する形を成
している。各画素ホトダイオードの長手方向の一端は解
放されているが、他端はバリアゲート(22)を形成す
る第1MO3トランジスタ(TRY)のソースに結合さ
れている。
このMOS  )ランジスタ(TRI)のドレインは次
段の蓄積部(23)に結合され、ゲートはバリアゲート
信号供給端子(32)に結合される。蓄積部(23)は
アルミニウム膜で遮光されており、光の照射を受けない
が、所謂暗時電荷を生じる。蓄積部(23)の出力端は
蓄積部クリアゲ−) (24)を形成する第2の間S 
トランジスタ(TRY)のソースと、シフトゲート(2
5)を形成する第3のMOSトランジスタ(TR3)の
ソースに結合されており、その第2M0S)ランジスタ
(tlのドレインは電源(Vcc)が与えられる電源端
子(T、)に結合され、ゲートは蓄積部クリアゲート信
号供給端子(33)に接続されている。一方、第3M0
3)ランジスタ(Tlh)のドレインはシフトレジスタ
(26)を構成するセグメント(26a)に結合され、
ゲートはシフトゲート信号供給端子(34)に結合され
ている。
モニター用のホトダイオード(MPD)は図の上端部側
でホトダイオードによって互いに接続されており、従っ
て、モニター出力は接続された複数のモニター用ホトダ
イオード(MPD)の総合出力となる。
このように複数個のモニター用ホトダイオードを結合す
ることによって広範囲の視野を有する被写体輝度モニタ
ーホトダイオードデバイスを実現することになる。
前記ホトダイオードアレイ部(21)の物理的構造の概
略は第8図におけるA−A ’線断面を示す第9図の如
く、シリコン基板(35)に拡散法によって形成された
P層領域(36)と注入法によるn型領域(37)と、
画素ホトダイオード(PO)及びモニター用ホトダイオ
ード(MPD)を区切るために上部n型領域(37)に
施されたP3よりなるチャンネルストッパ(38)と、
各ホトダイオードの暗時出力を抑制するために表面に設
けられて表面空乏層の抑制を行なうP′″膜(39)と
から成っている。基板(35)には外部からプラス電位
が与えられ、中間のP層領域(36)にはアース電位が
与えられる。尚、n型領域(37)はリン注入により、
またP層領域(36)はホウ素の拡散により形成される
ところで、前述の画素ホトダイオード(PD)で蓄積さ
れた電荷をバリアゲート(22)を通して蓄積部(23
)へ移送するのに要する時間は画素ホトダイオード(P
D)の長さくff1)の2乗に略比例することが知られ
ている。一方、合焦検出装置としては、かなり低輝度の
被写体に対しても動作するように長さく2)を大きくす
ることで各画素ホトダイオード(PD)の総面積を太き
(とって発生電荷量を大きくすることが望ましい、ここ
で画素ホトダイオード(PD)の幅を大きくすると合焦
検出装置の精度を悪化させるので好ましくない。この相
反する要求を充足させるために、本発明者は前述のP″
M(39)のすぐ下のn型領域(37)の深さを長手方
向に沿って変えることを考えた。即ち、第10図(a)
の平面的な構成図において点線(40)で示す方向に断
面した同図(c)にその要部(表面に近い部分)の構造
を示すように、P゛膜(39)の下のn型領域作成に関
し、リンのイオン注入量を長手方向(第10図の左右方
向)に沿って変えることによってn−領域(37a)と
n61域(37b)とを形成する。こうすれば、同図(
b)に示すように画素ホトダイオード(PD)のポテン
シャルはバリアゲート(22)に向けて順次低くなって
いき、電荷が左方向(バリアゲ−一ト側)へ移動し易く
なる。このことは、画素ホトダイオード(PD)で蓄積
された電荷を移送するのに要する時間が短縮されること
を意味する。それ故、画素ホトダイオード(PD)の長
手方向長(1)を大きくとってホトダイオードの発生電
荷を多くすると共に、蓄積部へ向けてその発生電荷を迅
速に移送するという課題を解決できる。尚、第10図に
おいて、(41) (42) (43) (44)は、
それぞれバリアゲート(セ2)、蓄積部(23)、シフ
トゲート(25)、シフトレジスタ(26)の電極であ
り、これらの電極の形成には通常アルミニウム材料が用
いられる。(45)は5iO1等で形成された絶縁膜で
ある。
次に充電変換部全体の構成を第7図を参照して説明する
前述した第8図の画素ホトダイオード(PD)、モニタ
ー用ホトダイオード01PD) 、バリアゲート(22
)、蓄積部(23)、蓄積部クリアゲート(24)、シ
フトゲ−) (25)、シフトレジスタ(26)の縦続
結合体が横方向に多数配列されており、例えばシフトレ
ジスタ(26)のセグメント数でいえば128個存在す
る。ただし、前記配列の右端にみられるように画素ホト
ダイオード(PD)、モニター用ホトダイオード(MP
D) 、バリアゲート(22)、蓄積部(23)、蓄積
部クリアゲート(24)及びシフトゲート(25)のセ
グメント数は右端側においてシフトレジスタ(26)に
比べて5個少ない、逆にいえば、シフトレジスタ(26
)のセグメント数だけが右端側で5個多く形成されてい
ることになるが、これは次の理由による。
シフトレジスタ(26)の出力を受けるコンデンサ(C
1)はシフトレジスタ(26)と一体に形成されるよう
になっており、具体的には第11図(a)の従来例に示
すように拡散形成されたn″領域(46)とP壁領域(
47)との間に生じる接合容量で形成される。ところが
、絶縁膜(48)を介して表面に被膜された遮光用のア
ルミニウム膜(49)と前記n″領域(46)との間で
も分布容!(C’)を生じる。この不所望な分布容量(
C′)は第11図(c)に示すように接合容量で形成さ
れた本来のコンデンサ(C1)に対し並列に入って出力
容量を増大させ結果として光感度を低下させることにな
る。しかも、前記遮光用アルミニウム膜(49)とn′
″領域(46)の間に生じる前記分布容量(C゛)はバ
ラツキが多く製品ごとの光感度のバラツキの原因となり
、好ましくない。そこで、第11図(b)に示すように
出力段部に位置する部分のアルミニウム膜(49)を削
除(50)することを行なう、こうすると、前記分布容
量(C′)は殆どなくなり1、出力用のコンデンサ(C
1)が殆ど影響されなくなり、光感度は上昇する。一方
、その削除した部分の遮光は第2図に示した視野マスク
(9)によって行なうようにする。即ち、前記コンデン
サ(C3)としての接合容量部分を視野マスク(9)の
窓から、それた位置に配するのである。これは、シフト
レジスタ(26)の出力段に設けられたコンデンサ(C
1)に限られるものはなく、各出力段に設けられている
コンデンサ(Cり〜(C4)の上部のアルミニウム膜も
削除されている。
第12図は、この構成を視野マスク側から見た光電変換
部(15)の概略形状で示しており、(51)はホトダ
イオードアレイ(21)や色温度検出用ホトダイオード
(13) (14)からなる受光部分であり、(52)
は視野マスク(9)の窓の投影を顕わす。前記コンデン
サ(C1)〜(C6)は前記窓の投影像からは離れた位
置、従って光の当たらない位置に配置される。ここでコ
ンデンサ(CI)〜(C&)の開口面積は互いに等しく
設定されている。このように構成することによって、同
一の大きさの受光素子からの同一の出力に対して、コン
デンサ(CI)〜(C4)の出力電圧を等しくすること
ができる。これらのコンデンサ(C1)〜(C6)のう
ちでコンデンサ(CI)のみが受光部分に対応するシフ
トレジスタのセグメントよりも離れた位置に存するため
、その間を連結するためのセグメントが必要となる訳で
あり、そのセグメントが第7図で示す1番目から5番目
までのセグメントである。従って、これら5個のセグメ
ントは単に光電荷の転送路として機能するに過ぎないも
のである。コンデンサ(Cり〜(C6)は受光部の出力
を直接入力するので、上述のような余分なセグメントを
必要としない。シフトレジスタ(26)の出力はリセッ
ト信号(O5R5T)によって瞬時オンするトランジス
タ(Q、)のオフ時に転送りロック(φl)(φt)に
よって前記コンデンサ(CI)に与えられバッファ(2
7)を通して出力される。
第7図において、画素ホトダイオード(PD)、モニタ
ー用ホトダイオード(MPD)のうち、右端の5個、及
び左端の3個にはアルミニウム膜による遮光が施されて
いる。これらの遮光されたホトダイオードは例えば画素
ホトダイオードの出力の暗時補正に用いられる暗時電荷
を発生する。ホトダイオードアレイ(21)は、その一
部分が基準部(M。)、他の一部分が参照部(Ml)と
して割り当てられる。
例えば基準部(M。)は40個分、参照部(M、)は5
0個分の画素ホトダイオードとモニター用ホトダイオー
ドの組合せ体を含む、ただし、構造的には基準部(M。
)と参照部(Ml)の区別はなく、後述するシステムコ
ントローラでのソフト処理により、それらの区別をする
前記基準部(M。)と参照部(Ml)との間の不要と考
えられる部分については、シフトレジスタ(26)のみ
残し、他の画素ホトダイオード、モニター用ホトダイオ
ード、バリアゲート、蓄積部、蓄積部クリアゲート、シ
フトゲートは図面上削除されている。この削除部分を(
S)で示す、削除部分(S)に対応するシフトレジスタ
の各セグメント(26a)は、全画素出力の転送に必要
な転送りロック数を減少させて総電荷転送時間を短縮す
るためピッチが他の部分のピッチより大きくなるように
形成している。
モニター用ホトダイオード(MPD)は基準部(M。)
と参照部(Ml)に位置するもののみが利用されるよう
に互いに接続されており、他の部分に存在するものは利
用されない、ただし、その不使用のモニター用ホトダイ
オード(MPD)も第13図に示す如く電源端子(T?
)に接続して安定化しておくのが望ましい、これは電気
的に浮いていると、他の画素ホトダイオードからの誘導
を受けたり、他の画素へ誘導を起したりして、結局他の
画素ホトダイオードへ影響を与えるからである。モニタ
ー用ホトダイオードの出力はコンデンサ(C2)に−た
ん与えられ、ここで保持されてバッファ(28)を介し
てモニター信号(AGCOS)として出力される。この
モニター信号(AGCOS)の電源変動並びに温度依存
成分除去のため、前記コンデンサ(Cりの初期化トラン
ジスタ(Qz)と同一構成のトランジスタ(Q、)によ
って初期化されるコンデンサ(C1)からの出力(AG
CDOS)が同時に用意される。このコンデンサ(C1
)にはアルミニウム膜で遮光された、モニター用ホトダ
イオード(MPD)と略同−サイズのホトダイオード(
DI)が図示のように接続される。トランジスタ(Q2
)(Q3)は積分クリアゲート信号(ICG)の印加期
間に同時にオンされる。
次に、一対の色温度検出用ホトダイオード(13)(1
4)は図示のように基準部(M。)と参照部側、)にそ
れぞれ配されており、これら2つのホトダイオード(1
3) (14)の出力は積分クリアゲート信号(ICG
)でオンするトランジスタ(01) (口、)によって
初期設定されるコンデンサ(C4) (C5)と、色温
度検出ゲート信号(PDS)で導通するトランジスタ(
Q4)(口、)によって、それぞれ黄色温度検出信号(
O5Y) 、赤色温度検出信号(OSR)として出力さ
れる。これらの色温度検出用ホトダイオード(13) 
(14)の表面には色フィルタ(不図示)が設けられて
いる。ここで、シフトレジスタ(26)に後続する出力
バッファと赤色温度検出信号の出力バッファ、黄色温度
検出信号の出力バッファを同一に形成すると共に、画素
ホトダイオード(PD)と色温度検出用ホトダイオード
(13) (14)との大きさを略同−に設定しておく
ことにより、黄色温度検出信号(OSY) 、赤色温度
検出信号(OSR)の出力電圧は基準部(M。)、参照
部(Ml)の画素ホトダイオードの平均出力と前記色フ
ィルタの透過率の積となって出力される。そこで、この
赤色温度検出信号(OSR)と黄色温度検出信号(OS
Y)は画素ホトダイオード(PD)の出力電圧と略等し
いダイナミックを有することになり、後段のアナログ処
理部で時分割で処理することで画素信号(O3)の処理
回路を兼用することができる。また、前記色温度検出用
ホトダイオード(13) (14)のサイズは遮光され
た画素ホトダイオード(OPD)のサイズとも同一にな
るので、その遮光画素ホトダイオード(OPD)の出力
電圧との差動をとることにより暗時出力の補償も可能で
ある。また、第7図には、色温度検出信号(OSY) 
(OSR)の電源ノイズ等を除去するための出力(PD
DO3)を発生するコンデンサ(C6)、スイッチ用ト
ランジスタ(Q、)も設けられている。
第7図では、色温度検出用ホトダイオード(13)(1
4)の出力信号(OSY) (OSR)を別設のトラン
ジスタ(O4) (Qs)、コンデンサ(C4) (C
8)、バッファ(29) (30)等を通して出力する
ように構成されているが、このように出力系を別設する
ことなしに画素出力(O3)の出力系を利用して取り出
すことも可能である。
第13図は、このような観点に沿った実施例を示してお
り、第7図の左端側に配される3個の遮光画素ホトダイ
オード(OPD)のいずれが1つ(図示の場合左から2
番目)と、それに順次結合されたバリアゲート、蓄積部
、シフトゲートを利用してシフトレジスタ(26)に赤
色温度検出用ホトダイオード(14)の出力信号を送る
。この出力信号は通常の画素ホトダイオードの出力信号
と同様にシフトレジスタ(26)からコンデンサ(C3
)に送られ、更にバッファ(27)を介して出力される
。第13図は上述の通り参照部(Ml)に対応する赤色
温度検出用ホトダイオード(14)に関して示しており
、アルミニウム膜で遮光された左端から2番目の遮光画
素ホトダイオード(OPD)の一端を他の画素ホトダイ
オードよりも長く形成して赤色温度検出用ホトダイオー
ド(14)の出力端と結合しているが、基準部(M。)
に対応する黄色温度検出用ホトダイオード(13)の出
力端は第7図の右端側の5個の遮光画素ホトダイオード
(OPD)のいずれか1つを同様に長く形成して、それ
と結合する。
次に、第14図は前記光電変換部(15)を1つのブロ
ックで示すと共に光電変換素子(12)における、その
他の部分を詳細に示し、併せてシステムコントローラ(
53)と、その周辺回路を開示している。
システムコントローラ(53)はlチップのマイクロコ
ンピュータで形成され、その中に前記光電変換素子(1
2)からのアナログ信号(Vout)をディジタル信号
に変換するA/D変換部(54)と、盪影レンズ(交換
レンズ)のROMを含むレンズデータ出力部(61)か
ら、それぞれのレンズで異なるディフォーカス量、レン
ズ繰出し量変換係数(KL)、色温度−ディフォーカス
I (dFL”)等のデータを予め入力し、且つA/D
変換部(54)からのディジタルデータを逐一格納する
、RAMで形成されたメモリ部(55)と、前記メモリ
部(55)の出力に基づいて焦点を検出する焦点検出部
(56)と、前記検出された焦点データとレンズデータ
等から補正量を算出する補正演算部(57)と、その補
正量に基づいてレンズを駆動するための信号をレンズ駆
動回路(63)に送出すると共に、レンズの移動状況の
データをモーターエンコーダ部(石4)から受けるレン
ズ駆動コントロール部(58)と、光電変換部(15)
での積分値が所定時間に所定値まで達する否か監視する
ための計時用タイマー回路(59)と、光電変換素子(
12)と信号の送受を行なうセンサーコントロール部(
60)とを有する。尚、(65)はレンズ駆動モーター
、(62)はシステムコントローラ(53)によって制
御される表示回路である。光電変換素子(12)と前記
システムコントローラ(53)は、それぞれ1チツプず
つ別個に形成されており、従ってイメージセンシングシ
ステムとしては合計2チツプで構成されているごとにな
る。
第6図の積分時間制御部(17)は、その中に輝度判定
回路と積分時間制御回路を含んでいるが、第14図では
、この輝度制御回路(17a)と積分時間制御回路(1
7b)を分離して示している。また、第14図に示され
る信号処理タイミング発生部(16B)は第6図で示す
データ出力制御部(16)に含まれているものである。
第6図の■へコントロール部(20)は第14図の信号
処理タイミング発生部(16B)、積分時間制御回路(
17b)及び転送りロック発生部(16A)に分散され
ている。システムコントローラ(53)は光電変換素子
(12)に対し、まず基本クロック(CP)を与える。
この基本クロック(CP)は転送りロック発生部(16
A)及び積分時間制御回路(17b)にそれぞれ与えら
れる。システムコントローラ(53)は、また光電変換
素子(12)に対してモード信号(MD+)(MDz)
を与える。モード信号は2ビツトで構成されていて、光
電変換素子(12)のイニシャライズモード、低輝度積
分モード、高輝度積分モード、データダンプモードの4
つのモードを表現でき、2本のラインを使って送信され
る。
イニシャライズモードのとき、転送りロック発生部(1
6A) 6−ら光電変換部(15)へは転送りロック(
φl)(φ2)が高周波で供給され、転送りロック供給
以前にシフトレジスタ(26)に不要に蓄積された電荷
をシフトレジスタ(26)の出力側のコンデンサ(C+
)に排出する。このコンデンサ(C+)に排出された電
荷は第7図でトランジスタ(Q、)がリセット信号(O
SR5T)でオンしたとき電源(Vcc)へ排出される
。また、イニシャライズモードではアナログ処理部(1
8)のイニシャライズも行なわれる。
次に、システムコントローラ(53)は、まず低輝度積
分モードを指令すると共に、第16図に示す積分クリア
信号(ICS)を積分時間制御回路(17b)に供給す
る。この積分クリア信号(ICS)の入力により積分時
間制御回路(17b)は、この積分クリア信号(ICS
)に同期した積分クリアゲート信号(ICG)、バリア
ゲート信号(BG) 、蓄積部クリアゲート信号(ST
ICG)を発生し、それぞれ第7図に示した光電変換部
(15)の所定部分へ与える。積分クリアゲート信号(
ICG)はモニター出力信号(AGCOS)、モニター
出力補償信号(AGCDO5)、色温度検出出力信号(
O5R) (O5Y)、色温度検出補償信号(PDDO
5)をそれぞれ初期化し、□一方、バリアゲート信号(
BG)と蓄積部クリアゲート信号(STICG)は画素
ホトダイオード(PD)及び蓄積部(23)を初期化す
る。
前記積分クリア信号(ICS)が消えると、積分クリア
ゲート信号(ICG) 、バリアゲート信号(BG)、
蓄積部クリアゲート信号(STICG)も消える。その
結果、トランジスタ(Ih)(Qs)がオフとなって、
初期時に電源電圧(Vcc)まで充電されたコンデンサ
(Cz)はモニター用ホトダイオード(MPD)の発生
電荷に比例して電圧降下を開始し、コンデンサ(C1)
は遮光されたホトダイオード(D、)の少量の発生電荷
に応じて僅かに電圧を降下する。また、(PDS)がト
ランジスタ(Q4) (us)に与えられていることと
相俟ってコンデンサ(C4) (cs)も初期時の電源
電圧(Vcc)から色温度検出用ホトダイオード(13
) (14)の電荷発生量に応じて電圧を降下させてい
く、一方、バリアゲート(22)並びに蓄積部クリアゲ
ート(24)はオフとなり、その結果、画素ホトダイオ
ード(PD)では照射光に応じて光電荷発生とその蓄積
を開始し、遮光ホトダイオード(MPD)では微小な暗
時出力電荷の蓄積を開始する。更に、蓄積部(23)で
は、自身で発生する暗時出力電荷の蓄積を行なう。
第16図(a)から窺知できるように、積分クリア信号
(IC3)に対し、前述の(BG) (STICG) 
(ICG)は同一のパルス幅となっている。そこで、(
ICS)のパルス幅は画素ホトダイオード(PD)にお
いて、それ以前に(即ち初期化以前に)蓄積されていた
全電荷をバリアゲート(22)、蓄積部(23)、及び
蓄積部クリアゲート(24)を通して電源(Vcc)へ
排出するのに要する時間で制限を受ける。そして、具体
的には50μs〜100IIS  若しくは、それ以上
のパルス幅に選ばれる。
充電変換部(15)の積分動作はいつまでも行なう必要
はなく、むしろそれをどこかで完了させなければならな
い、積分値が所定レベルに達したら、それ以上継続して
積分を行なう必要はないからであり、また、積分値が所
定レベルに達するのに長時間を要する場合にはシャッタ
ー釦の押し込みからレリーズできるまでの時間が著しく
長くなるので、途中で積分を完了させて、その積分値の
不足分を信号処理の段階で補正してやる方がよいからで
ある。
輝度判定回路(17a)は、モニター用ホトダイオード
(MPD)のモニター出力信号(AGCOS)とモニタ
ー出力補正信号(AGCDO5)とから積分状態を判定
し、所定の値に達している場合には、それを指示する指
示信号(VyLa )を発生して前記積分時間制御回路
(17b)に与えると共に、積分値の不足分に応じた利
得制御信号(AGC)を出力する。その利得制御信号(
AGC)はAGC減算回路(71)へ供給される。
へ〇C減算回路(71)は入力される画素出力信号(O
8)や色温度検出出力信号(OSR) (O5Y)のゲ
インを補正する。 AGC減算回路(71)は後述する
ように画素出力信号(OS)の暗時出力補償を行なう機
能も有している。 AGCデータはシステムコントロー
ラ(53)へも供給される。不図示の補助光発光の要否
をAGCデータに基づいてシステムコントローラ(53
)で判断できるようにするためである。前記輝度判定回
路(17a)の具体的構成は第15図に示される。第1
5図において、点!(17a)で示すブロックが輝度判
定回路であり、他の点線ブロックはAGC減算回路(7
1)である。輝度判定回路(17a)では、モニター出
力補償信号(AGCDO3)を抵抗値が1倍、2倍、4
倍、8倍の抵抗(R) (2R) (4R) (8R)
を通して演算増幅器(^、)(八g> (As) (A
4)のプラス入力(+)に印加している。このとき、各
抵抗には定電流源(B)によって一定の電流(1)が流
れるので、抵抗による電圧降下はそれぞれ1倍、2倍、
4倍、8倍の関係となる。演算増幅器(A1)〜(A4
)のマイナス入力端子(−)にはモニター出力信号(A
GCOS)が供給され、出力には(八GCO5)と(A
GCDO5)の差電圧が生じるが、第7図に示したよう
に同一チップ上にコンデンサ(C冨)と(C3)、トラ
ンジスタ(O8)と(Q、)、バッファ(28)と(3
1)がそれぞれ同一に設計しであるので、その両信号(
AGCOS)と(AGCDO5)は積分クリアゲート信
号(ICG)印加直後は同電位で、そのうちモニター出
力信号(AGCOS)はモニター用ホトダイオード(M
PD)での光電荷の発生と共に低下していき、一方モニ
ター出力補償信号(八GCDOS)は、そのままの状態
を保ち、常時モニター出力信号の初期電位を保持してい
る。従って、それらの信号の差をとることで電荷の蓄積
量(積分値)のモニターが可能となる。しかも、前記両
信号の差をとることにより、電源電圧の変動をキャンセ
ルでき、更に温度上昇によって暗時出力が増大する場合
には遮光ホトダイオード(D、)がそれに感応するので
、モニター出力補償信号(AGCDO3)には、その暗
時出力の温度変動分が含まれていることになり、前記両
信号の差電圧は温度影響も除去された正しいモニター情
報信号となる0画素ホトダイオード(PD)での積分値
が所定の値に達したと考えられるときには、モニター用
ホトダイオード(MPD)からのモニター出力信号(八
GCO5)が、初期電位よりも!×8R降下するので、
演算増幅器(A、)から指示信号(Vrta)が発生す
る。この指示信号(Vrta)は積分時間制御回路(1
7b)に供給される。積分時間制御回路(17b)は、
指示信号(VFLG)若しくは強制積分完了信号(SH
M)のいずれかを受けると充電変換部(15)に対し積
分完了動作を行なわせると共に、ラッチ信号(LCK)
を発生し、このラッチ信号(LCK)を前記輝度判定回
路(17a)のDフリップフロップ(pp + )〜(
FF3)のクロック端子(CP)に供給する、Dフリッ
プフロップ(FF + )〜(FFz)はそれぞれ前段
の演算増幅器(八、)〜(A、)に対しデータ端子(D
)が接続されているので、モニター出力信号(AGCO
S)の値に依存したラッチ状態となる。
各Dフリップフロップ(FF+) (Fh) (FF3
)の出力端はANDゲート(N+) (Nt)に図示の
如く接続されており、その結果、輝度判定回路(17a
)の出力路(72)(73) (74) (75)には
1倍、2倍、4倍、8倍の割合の補正量に対応する利得
制御信号(AGC)が出力されることになる。因みに、
システムコントローラ(53)によって管理される所定
時間内に指示信号(Vrta)が出力される状況下では
、(AGC)は出力路(72)に生じる。
しかしながら、前記所定時間内に指示信号(VFLG 
)が発生しない状況下では、後でも述べるように強制的
に積分完了が行なわれるので、出力路(72) (73
) (74) (75)のいずれか1つにAGC信号が
生じることになる。
第16図(a)のタイムチャートで低輝度積分モードに
おいての説明を加える。積分クリア信号(IC8)が消
滅した時点から光電変換部(15)で積分動作が始まり
、しばらくしてモニター出力信号(AGCO5)が所定
の積分値に対応するレベルにまで降下すると指示信号(
VFLG)が輝度判定回路(17a)から発生する。こ
れを受けて積分時間制御回路(17b)は蓄積部クリア
ゲート信号(STICG)を発生して蓄積部クリアゲー
ト(24)を開き蓄積部(23)で不要に蓄積された僅
かな暗時電荷を電源(Vcc)側へ排出させる。続いて
、この蓄積部クリアゲート信号が消えることによって蓄
積部クリアゲート(24)が閉じる。この後、すぐに積
分時間制御回路(17b)はバリアゲート信号(BG)
を発生してパリアゲ−ト(22)を開き、画素ホトダイ
オード(PD)の蓄積電荷を蓄積部(23)へ移送させ
る。前記指示信号(VFLG)が発生してから、この蓄
積部(23)への移送動作が完了するまで約50〜10
0μsの時間(1)が必要となる。このようにして各画
素ホトダイオード(PD)で蓄積された電荷を蓄積部(
23)に移送せしめた後、積分時間制御回路(17b)
はシステムコントローラ(53)に対し積分の完了信号
(TINT)を与える。本実施例では(TINT)にお
けるハイレベルからローレベルへの変遷が積分の完了を
表している。
この積分完了信号(TINT)はシステムコントローラ
(53)において割込み信号として受は入れられ、シス
テムコントローラ(53)が他の処理を行なっている間
も、その処理が重要なものでなく、従って割込み禁止で
の処理でない限り、即座に積分完了信号(TINT)の
認識処理を行なう、また、他の処理が割込み禁止処理で
ある場合には、その処理を終了した時点で前記積分完了
信号(TINT)の処理を行なう。システムコントロー
ラ(53)は、この積分完了信号(TINT)に基づい
て、メモリ部(55)の画情報データ格納のためのアド
レス等のセットを行なった後に、光電変換素子(12)
内の転送りロック発生部(16A)に対してシフトパル
ス発生信号(SHM)を供給する。その結果、転送りロ
ック発生部(16A)はシフトパルス(SH)を発生し
、このシフトパルス(SH)を光電変換部(15)のシ
フトゲ−) (25)へ与えて蓄積部(23)に既に移
送されている、適正積分レベルまで蓄積された電荷のシ
フトレジスタ(26)への移送を実行する。その後、す
ぐにシステムコントローラ(53)はモード信号(MD
I)(MDZ)としてデータダンプモード信号を光電変
換素子(12)に与えて、光電変換素子(12)をデー
タダンプモードにセットする。 尚、上記においてシス
テムコントローラ(53)が積分完了信号(TINT)
の受信後10IIls程度割込み禁止処理によって積分
の完了を認識しえない場合においても、既に光電変換部
(15)では画素ホトダイオード(PD)と蓄積部(2
3)間がバリアゲート信号(BG)の消滅によるバリア
ゲート(22)の不導通により遮断されているため、前
記1O1ls間に画素ホトダイオード(PD)内に蓄積
される電荷が蓄積部(23)に蓄積されている所望型°
荷に何ら影響を与えることはないし、また、そのlom
s間に蓄積部のポテンシャル準位を持ち上げるべく信号
(ST)をローレベルにしている(詳細は後述する)の
で、M’4M部(23)自身で発生して前記所望電荷に
加算される暗時電荷は極めて微小であり、問題にならな
い。第16図(a)において積分完了信号(TINT)
がローレベルへ反転した時点からシフトパルス発生信号
(Sl1M)並びに該(SHM)に略同期するシフトパ
ルス(SH)の発生が少し遅れているのはシステムコン
トローラ(53)における上記積分完了信号(TINT
)の処理が遅れていることを表している。
前記積分時間制御回路(17b)はバリアゲート信号(
BG)に同期して立ち上がり、2個目のバリアゲート信
号の終了に同期して、立下る色温度検出ゲート信号(P
DS)も発生する。この色温度検出ゲート信号(PDS
)は積分クリアゲート信号(ICG)に対応する期間に
は、それ以前に色温度検出用ホトダイオード(13) 
(14)で不要に蓄積されていた電荷をコンデンサ(C
4) (C5)へ排出するために色温度検出用ホトダイ
オード(13) (14)とコンデンサ(C4)(C5
)間のスイッチ用トランジスタ(Q4)(口S)をオン
状態にし積分クリアゲート信号(ICG)が消滅した後
もハイレベルを保持してトランジスタ(Q4)(口、)
をオン状態になし、各色温度検出用ホトダイオード(1
3) (14)で発生した電荷をそれぞれのコンデンサ
(C4) (cs)に蓄積させる。そして、指示信号(
V rtc)の発生から蓄積部クリアゲート信号(ST
ICG)の発生を経てバリアゲート信号(BG)の発生
立下り時に色温度検出ゲート信号(PDS)は立下り、
前記トランジスタ(Q、) (QS)をオフ状態とする
。これにより、各色温度検出用ホトダイオード(13)
 (14)で発生する電荷の前記コンデンサ(C4) 
(C5)での積分動作は完了し、次の積分開始まで、こ
の完了時点での電位が色温度検出出力信号(O5R) 
(O5Y)として保持される。
以上の説明は被写体が比較的明るい場合の低輝度積分モ
ードであるが、被写体が極めて暗い場合における低輝度
積分モードでは積分完了動作等が少し異なる。このとき
の各信号のタイムチャートは第16図(b)に示される
。システムコントローラ(53)は前述の積分開始後、
積分完了信号(TINT)の受信待ち状態においてタイ
マー回路(59)を用いて積分時間の計時を行なう。そ
して、積分開始後100+++s経過後も積分が継続さ
れ、積分完了信号(TINT)が受信されない場合、シ
ステムコントローラ(53)は光電変換素子(12)に
強制的に積分を完了させるためシフトパルス発生信号(
SIIM)を与える。このシフトパルス発生信号(SH
M)を入力した光電変換素子(12)の積分時間制御回
路(17b)は光電変換部(15)に対して前述の蓄積
部クリアゲート信号(ST ICG)を与えて、蓄積部
(23)の不要電荷を排出した後、バリアゲート信号(
8G)を与えて画素ホトダイオード(PD)の蓄積電荷
を蓄積部(23)に移す。これによって積分は完了する
。尚、このときに蓄積部のポテンシャル準位を持ち上げ
るべく信号(ST)をローレベルにしないのは、この蓄
積部の蓄積時間が梧どないからである。各蓄積部(23
)の電荷は引き続いて転送りロック発生部(16A)か
ら与えられるシフトパルス(SH)によってシフトレジ
スタ(26)にシフトされ、続いて送られてくる転送り
ロック(φI)(φ2)によって順次コンデンサ(C+
)側へ転送される。このようにシステムコントローラ側
からの指令に基づく強制的な積分完了で番卒、適正な積
分レベルまで電荷蓄積が行なわれていないので、その出
力レベルは小さく S/N比の低下の原因となったり、
システムコントローラ(53)のA/D変換部(54)
におけるダイナミックレンジに対し不適になったりする
。そこで、このような場合、アナログ処理部(18)で
ゲイン補正をしてやるのが望ましい。
このゲイン補正量の決定を行なうのが、先に第15図で
述べた輝度判定回路(17a)であり、ゲイン不足量に
応じて×1、×2、×4、×8の出力路(72) (7
3) (74) <75)のいずれかが選択(ハイレベ
ル化)される。その選択された状態は次の積分が完了し
モニター出力信号が処理されるまでの間、保持される。
      = 以上で低輝度積分モードの積分動作についての説明を終
えるが、低輝度積分モードで積分開始しlll1s以前
に積分完了信号(TINT)が検知された場合には低輝
度積分モードでは過剰積分成分が多くなって画素出力信
号のアナログ処理やA/D変換処理において飽和してし
まうため、システムコントローラ(53)は高輝度積分
モニター出力信号(MD’+)(MDz)を切換える。
次に、この高輝度積分モード時の積分動作を第17図(
a)のタイムチャートを参照して説明する。
まず低輝度積分モード時と同様にシステムコントローラ
(53)は積分クリア信号(IC8)を発生する。
このパルス幅は低輝度積分モード時と同一に選ばれる。
この積分クリア信号(ICS)を受けて積分時間制御回
路(17b)は光電変換部(15)の初期化のため積分
クリアゲート信号(ICG) 、蓄積部クリアゲート信
号(STICG) 、バリアゲート信号(BG)を発生
する。次に、積分クリア信号(ICS)の消滅と共に低
輝度積分モード時と同様に積分の開始が行なわれるが、
今回は高輝度積分であるため第17図(a)に示す如く
バリアゲート信号(BG)は積分開始から終了までハイ
レベルの信号として積分時間制御回路(17b)から出
力されている。このことは画素ホトダイオード(PD)
と蓄積部(23)間のバリアゲート(22)をオン状態
としたまま積分を行ない、始めから蓄積部(23)で画
素ホトダイオードに生じた電荷を蓄積させることを意味
する。尚、この積分時に蓄積部クリアゲート(24)は
オフとなる。こうして積分が開始し低輝度積分モード時
と同様にモニター出力信号(AGCO5)が、その初期
電位に相当するモニター出力補償信号(AGCDOS)
のレベルから所定量Vth (= I X8R)だけ低
下した時点で指示信号(VFLG)が輝度判定回路(1
7a)から発生され積分時間制御回路(17b)へ供給
される。積分時間制御回路(17b)は、この指示信号
(VFLGi を受けてバリアケート信号(BG)をロ
ーレベルになし、その時点までオン状態であったバリア
ゲート(22)をオフ状態とする。これによって画素ホ
トダイオード(PD)から蓄積部(23)への電荷流入
をストップすると共に、システムコントローラ(53)
へ積分完了信号(TINT)を送出する。このように高
輝度積分モードでは低輝度積分モードでみられた画素ホ
トダイオード(PO)から蓄積部(23)への電荷の転
送は行なう必要はなく、単にバリアゲート(22)をオ
ン状態からオフ状態へ切換えるだけで積分完了動作を終
了することができるため、指示信号(VFLG)に対す
る積分完了は第17図(a)にみられるように遅れをな
くすことができる。これに対し低輝度積分モードでは前
述したように50〜100μsの時間の遅れ(1) (
第16図(a)参照〕が生じる。そして、バリアゲート
(22)がオフ状態となると、信号(ST)をローレベ
ルにして蓄積部の電位を持ち上げて暗時電荷の発生を少
なくする。こうして電位の高(なった蓄積部(23)に
蓄えられた適正積分レベルまで積分された電荷は低輝度
積分モード時と同様にシステムコントローラ(53)か
らのシフトパルス発生信号(SHM)を入力してシフト
パルス(SH)と転送りロック(φ、)(φ、)を形成
する転送りロック発生部(16A)の制御によってシフ
トレジスタ(26)ヘシフトされ順次シフトレジスタ(
26)の出力コンデンサ(C3)へ転送される。上記信
号(ST)はシフトパルス(SH)の消滅と同期してハ
イレベルとなり、これによって蓄積部の電荷はもとの状
態に戻る。尚、色温度検出用ホトダイオード(13) 
(14)の出力の積分を制御する色温度検出ゲート信号
(PDS)は、ここではバリアゲート信号(BG)と同
値の信号として出力されバリアゲート信号(BG)の立
下りで立下って画素ホトダイオード(PD)の積分完了
時点での色温度検出出力信号(O5R) (OSY)の
出力を保持する。
尚、上記高輝度積分モードにおいて被写体の輝度が極め
て低い場合は第17図(b)のタイムチャートに示しで
ある。この場合、システムコントローラ(53)のタイ
マー回路による所定の計時時間内に積分完了信号が発生
しないので、第16図(b)の低輝度積分モードでの極
低輝度時と同様にシステムコントローラ側から(TIN
T)の受信よりも先に(SRM)が発生し、積分動作を
完了させる。積分動作の完了の動作は第17図(a)と
同じである。
以上において、光電変換部(15)の積分動作について
低輝度積分モード時、高輝度積分モード時の各々につい
て説明したが、第19図と第20図は光電変換部の画素
ホトダイオード(PD)、バリアゲート(22)、蓄積
部(23)、シフトゲート(25)、シフトレジスタ(
26)の物理的動作を模式的に示している。
また、これらの図において画素ホトダイオード(PD)
以外の部分は印加信号の記号で示している。尚、(OG
)は画素ホトダイオード(PD)の端部に添設されたア
ウトゲートを示しており、必要な場合、例えば第20図
(b) (c)の如く画素ホトダイオード(PD)に不
要な電荷が著しく生じた場合に、このアウトゲート(O
G)を通して不要電荷を排出することができる。第19
図は低輝度積分モード、第20図は窩輝度積分モードの
場合をそれぞれ表わす。
第19図において、(a)は積分中、(b)は積分完了
動作(i)として画素ホトダイオード(PD)の電荷を
移送する前に蓄積部(23)の電荷を蓄積部クリアゲ−
) (24)を通して電源(Vcc)へ排出する動作を
示している。(C)は積分完了動作(ii)として画素
ホトダイオードの電荷をM積部(23)へ移送する動作
を示す。(d)は積分完了時点の状態を示すが、ここで
蓄積部の電位制御信号(ST)をハイレベルからローレ
ベルに変えて蓄積部のポテンシャル準位を上げているが
、これは次の理由による0画素ホトダイオード(PD)
からの電荷を保持する状態では、蓄積部(23)は深い
ポテンシャルはど蓄積部自身での暗時電荷が生じ易くな
って蓄積電荷量が変化するのでポテンシャルを浅くする
ことによって、蓄積部自身での暗時電荷の発生を抑える
ためである。この点に関しては第20回の高輝度積分モ
ードの場合でも同じである。第19図(e)は初期化、
即ち積分のクリア動作を示す。
高輝度積分モードでは、第20図(a)が積分中を、(
b)が積分完了時を、そして(c)がシフトレジスタへ
の電荷転送を示す。この場合でも、積分クリア動作につ
いては第19図(e)のように行なわれる。
次に第14図に示すアナログ処理部(18)について、
第16図〜第18図のタイムチャートを参照しながら説
明する。第7図に示すようにシフトレジスタ(26)の
うち右から1番目〜5番目のセグメントは対応する画素
ホトダイオードを有しない、従って、バッファ(27)
を通して出力される画素出力信号(0S)の最初の5個
はホトダイオードを有しないレジスタ・セグメントの出
力であり、続いて遮光画素ホトダイオード(OPD)の
出力が6番目〜10番目に出力され、しかる後、基準部
(M。)における画素ホトダイオードの出力、不要部(
S)に対応するレジスタ・セグメントの出力、参照部(
j、)のホトダイオードの出力、そして最後に左端側の
遮光画素ホトダイオード(OPD)の出力、という1頭
序で続くようになっている。その出力波形を第18図で
(O3)として示す。
画素出力信号(O3)の初期化は第7図においてコンデ
ンサ(Ct)をリセットすることにより行なう。
その際、リセットパルス(OSRST)をトランジスタ
(Ql)のゲートに加え、該トランジスタ(Q、)を導
通させてコンデンサ(Ct)を電源電圧(Vcc)に充
電するが、そのリセットパルス(OSRST)の印加時
にMOS型のトランジスタ(Ql)のクロックフィール
ドスルー効果により誘導を受けた信号が発生し、このリ
セットパルス(OSRST)が終わった時にコンデンサ
(C3)は略電源電圧まで充電され、本来の基準レベル
を示す。ただし、この基準レベルは前記リセットパルス
(OSRST)印加時の電源電圧変動により変動する。
次に、転送りロック(φ1)の立下りでシフトレジスタ
(26)が1位相転送し、コンデンサ(C1)に次の画
素ホトダイオードの蓄積電荷が流入され、出力される。
このときの電圧降下量が、その画素ホトダイオードの入
射光量に比例した画素出力信号V os (n)である
。次に、またリセットパルス(OSRST)がトランジ
スタ(0,)に印加されてコンデンサ(C3)がリセッ
トされ、次の転送りロック(φI)で次の画素ホトダイ
オードの画素出力信号V os (n +1)が得られ
る。順次、斯様にして画素出力信号が出力されていく。
そして、このようにして出力された一連の画素出力信号
は第1サンプルホールド回路(66)において第18図
の(1?ss/H)のタイミングでサンプリング且つホ
ールドされた( V R5)との差動を減算回路(67
)でとることによって、その差動出力(OSdif)の
リセットレベルが一定値に揃えられ、そのレベルからの
電圧低下が画素出力信号の値となる。この電源ノイズ除
去方法は一般に2重すンプリング方式と呼ばれる。
次に、こうして得られた前記差動出力(OSdif)を
用いて同じ減算回路(67)に設けられている第2サン
プルホールド回路(不図示)でサンプルホールドを行な
う。これは、後段のシステムコントローラ(53)内の
A/D変換部(54)に対して入力アナログ量を一定に
保つ時間を確保するためである。前 、記減算回路(6
7)でサンプルホールドされた画素出力信号は第18図
の(V osS/H)から、それぞれVos(n) 1
. V、os(n+1) 、Vos(n+2)下がった
値の信号となる。
こうして処理された画素出力信号(Vos)のうち7番
目〜9番目に出力される暗時画素出力信号が次の第3サ
ンプルホールド回路(70)でサンプルホールドされる
。このときのサンプリングパルス(OBS/H)は第1
6図に示されるように、丁度画素出力信号(V os)
のうち7番目〜9番目のアルミニウム膜によって遮光さ
れた遮光画素ホトダイオード(OPD)の出力信号を抽
出するようなパルスとなっている。尚、6番目の信号は
サンプリングされず、従って使用されないことなるが、
これは次の理由による。即ち、6番目の画素出力信号は
第7図に示すように遮光画素ホトダイオード(OPD)
のうち、最端部に位置するものであるため、外部からの
ノイズの影響を受は易く、従ってその出力は必ずしも正
確な暗時画素出力とならないからである。前記(OBS
/H)によりサンプリングされた7番目〜9番目の暗時
画素出力は、少なくとも一連の画素ホトダイオードの出
力が終わるまで(シフトレジスタのセグメントでいう1
2828番目力が処理されるまで)保持されるものとす
る。
このように、サンプルホールドされた暗時画素出力(■
。6)と前述の11番目以降に出力される画素出力信号
(Vos)との差動を次段のAGCX算回路(71)で
とることによって暗時出力の除去された光電荷出力のみ
による画素出力信号(Vos)を得ることができる。こ
の減算は先に第15図に示したAGC減算回路(71)
で行なわれる。第15図において、(A、)は端子(7
7)から入力される暗時画素出力(■。、)と端子(7
6)から入力される画素出力信号(V os)との差動
をとる演算増幅器である。尚、この演算増幅器(八、)
の出力端とマイナス入力端子(−)間に接続される抵抗
(rl) (r−) (r+) (r4)及び基準電圧
(Vref)とプラス入力端子(+)間に接続される抵
抗(rs) (r=) (r7) (r=)を前述の利
得制御信号(AGC)によりアナログスイッチ(Sl)
〜(S8)を介して切換えることによって、低輝度時に
おける積分の強制停止に基づく画像出力信号のゲイン不
足分を補正する。二〇AGC減算回路(71)を通った
信号は光電変換素子(12)からシステムコントローラ
(53)へ出力される。そのためシステムコントローラ
(53)内のA/D変換部(54)のダイナミックレン
ジ(1/3 V ref≦DR≦Vref)に出力レベ
ルを調整し、暗時画素出力を(V ref)とし、画素
出力(Vos)が増大すれば、Vref−Vosとする
出力形態をとることができるように前記AGCiA算回
路(71)は構成されている。即ち、端子(77)に入
力される暗時出力電圧(Voll)に等しい電圧の画素
出力電圧(V os)が端子(76)に入力された場合
には演算増幅器(A、)の出力はVrefとなり、入力
の(V。
S)が(Vow)よりも低くなると、演算増幅器(^、
)の出力はVref−Vosとなる。
一方、色温度検出出力信号(OSR) (OSY)は第
2、第3減算回路(68) (69)で基準電圧出力と
して作用する色温度検出補償信号(PDDO3) との
差動をとる。
更に、その差動出力を暗時出力補償し、且つ適正なゲイ
ンになすと共に基準電圧に調整するために前述のAGC
減算回路(71)に供給する。このときAGC減算回路
(71)への供給タイミングは減算回路(67) (6
8) (69)に後続するアナログスイッチ(AN、)
 (AN、) (AND)に対し、信号処理タイミング
発生部(16B)から与えられる、第16図、第17図
に示す制御信号(ANS+) (ANS2) (ANS
3)によって行なわれる。
その結果、本実施例では第16図及び第17図の画素出
力信号(Vos)に示されるように、暗時出力のサンプ
リングが終わった直後の10番目の画素出力信号の出力
中に、それに代わって黄色温度検出信号(OSY)が、
11番目の画素出力信号の出力中にそれに代わって赤色
温度検出信号(OSR)がそれぞれAGC減算回路(7
1)へ供給される。尚、色温度検出信号(OSR) (
OSY)を光電変換部(15)において別設の出力バッ
ファを用いて出力させる方法でな(、第13図に示した
ように遮光画素ホトダイオード(OPD)を利用して通
常の画素出力信号と同一の経路で出力させるようにした
場合には、10番目及び12727番目素出力信号とし
てバッファ(27)から出力される。そこで、これらの
出力は前述の2重サンプリングでノイズ成分の除去、暗
時出力サンプリング値との差をとるによって暗時出力補
償された後、前記AGC減算回路(71)へ供給される
。この場合には、第2、第3減算回路(68) (69
)やアナログスイッチ(ANI)(八Nり (ANs)
は不要となる。
以上でアナログ処理部(18)の説明を終え、次に温度
検出部(19)について説明する。第2図に示すオート
フォーカス検出機構のうち、例えばレンズホルダ(9)
のアクリル材料部分や再結像レンズ(4a) (4b)
を保持する基板(5)等は温度によって膨張して所定部
分の寸法を微妙に変化させたりする。
これは温度によるオートフォーカス誤差を生じる。
このような点から、温度補償を電気的に行なうぺ(温度
検出部(19)が設けられるが、この温度検出部(19
)は第21図に示すように電源(Vcc)から所定電位
低い値の前記基準電圧(V ref)とアース間に抵抗
(R+) (lh)を直列に接tiltシ、その接続中
点を演算増幅器(A、)のプラス入力端子(+)に接続
している。マイナス入力端子(−)と出力端は直かに接
続する。ここで、抵抗(R3)は温度係数βR+=50
00ppmのイオン注入型抵抗、(lは温度係数βR2
= 500ppmのポリシリコン抵抗であり、25°C
における抵抗値は(R+)(Rz)ともIOKΩである
。そして、第21図で電源電圧Vcc=13V 、基準
電圧Vref =5vとしたときの温度検出部の出力特
性を第22図に示す。検出出力は抵抗(R1)の両端電
圧で表わされる。
第16図及び第17図のタイムチャートにおいて、AG
C減算回路(71)から出力される画素出力信号(V 
os)のうち、9番目の出力までは、光電変換素子(1
2)の出力信号としてシステムコントローラ(53)へ
与える必要は存しない、システムコントローラ(53)
へ供給すべき信号としては10番目に位置する黄色温度
検出信号(OSY)からである。従って9番目までは画
素出力信号に代わって前記温度検出信号(Vt□)を同
一の出力ラインを通してシステムコントローラ(53)
へ与える。このためAGC減算回路(71)と温度検出
回路(19)の結合点(イ)の手前にそれぞれアナログ
スイッチ(AND)(AN、)が設けられていて、これ
らのアナログスイッチ(AND) (ANS)に信号処
理タイミング発生部(20a)から、それぞれ第16図
(及び第17図)に示されるゲート信号(ANS4) 
(ANSs)が供給される。
次に、転送りロック発生部(16A)の具体的構成を第
26図(a)と第26図(b)に示す。そのうち、第2
6図(a)はシフトパルス(SH)を形成する部分を、
第26図(b)は転送りロック(φ、)(φ2)をはじ
め、(O5RST) (RSS/H) (055/)I
) (ADS)等を発生する部分を示す、第26図(a
)において、(16a)はシステムコントローラ(53
)からの基本クロック(CP)を分周する第1分周器で
あり、その分周出力は(SHM) (ICS)(TIN
T)のロジックによりシフトパルス(51()を形成す
るシフトパルス形成部(16b)の出力でリセットされ
る第2分周器(16c)で分周され、(QDO) (Q
DI)(QD2)を発生する。これらの出力は第26図
(b)のデコーダ部(16d)でデコードされデコーダ
部(16d)に後続する回路を通して(φυ(φt) 
(O5RST)等が作成される。
第27図は信号処理タイミング発生部(20a)の具体
例を示しており、(φl) (S)I) (IC5)を
入力して、(八N5I)〜(ANSs)と(OBS/H
) (ADT)を発生する。 (ADT)はシステムコ
ントローラ(53)のA/D 1111をトリガーする
制御信号である。
次に、システムコントローラ(53)の説明を行なう、
システムコントローラ(53)内のA/D変換部(54
)は第23図に示すように形成されており、端子(7B
)に前述の充電変換素子(12)からの画素出力信号(
Vout)が入力され、端子(79)に基準電圧(Vr
ef)、端子(80)に(ADT)が入力される。そし
て端子(0+)(0□)・・・(On)からA/D変換
出力が導出される。
システムコントローラ(53)は、こうしてA/D変換
した色温度検出信号(OSR) (OSY)のディジタ
ル値(Vos* )  CVosv )の比Rを算出す
ることで被写体の色温度を検出し、その色温度に応じた
補正を行なう訳であるが、そのフローチャートを第24
図に示す、第24図には合焦検出動作全体のフローを、
第25図(a) (b) (c) (d)には、そのう
ちの特に色温度補正のフローを示す。
まず、第24図を用いて合焦検出動作の概要を説明する
。カメラにおけるシャッター釦の押下により合焦検出動
作がスタートすると、システムコントローラ(53)は
フラグをリセットしてレンズデータ出力部(61)から
色温度補正データを含むレンズデータを入力する。シス
テムコントローラ(53)は積分モードとして、蓄積部
に蓄積を行なわせる積分モード(ST)を設定しく信号
MD1=ローレベル、?ID2=ハイレベル)、最大積
分時間を20tasecに設定する。そして、積分クリ
ア信号(IC5)を発生して積分を開始させる。その際
色温度検出用ホトダイオード(13) (14)の積分
も同時に実行させる。そして、積分終了を示す積分終了
信号(TINT)がローレベルになるのを待ち、ローレ
ベルになれば積分終了とし、それに要する時間を判定す
る。その時間が11IISeC以内であれば次回の積分
モードを蓄積部への積分を行なうモード(5丁モード)
とすべく高輝度フラゾ(HLF)をセットし、時間が1
m5ec〜20m5ecであれば次回の積分モードは、
今回と同じとし、20m5ec以内に積分終了信号(T
INT)がローレベルにならなければ次回の積分モード
を受光部への積分を行なうモード(PDモード)とすべ
く低輝度フラゾ(LLF)をセットする。そして、いず
れの場合にも、積分完了動作を示すべく信号(SHM)
を出力し、積分終了信号(TINT)がローレベルにな
るのを待つ。これによって低輝度積分モードで20m5
ec以内に積分が終了しなかった場合だけ、積分終了信
号がローレベルになるのを待つことになり、それ以外は
すでにローレベルとなっている。尚、ハード的にシフト
パルスにより、画素データはシフトレジスタに送られる
。そして、積分終了信号(TINT)がローレベルであ
るとシステムコントローラ(53)は、データ入力モー
ドを設定し、ディジタル信号のAGCデータを入力する
。次に温度データを入力するが、このアナログデータに
対するA/D変換が信号(ADT)のパルスにより開始
され、この、A/D変換が終了するのを待つ、 A/D
変換が終了した時点で温度データ(SBT)を入力し、
所定のレジスタに格納する。上述したように、この温度
データ入力は、シフトレジスタ(26)の9番目のデー
タ入力のタイミング(タイムチャート参照)である(シ
フトレジスタのデータは入力しない)。
次にシステムコントローラ(53)は色温度検出用ホト
ダイオードの数、及び画素出力信号の数を含めた取込デ
ータの画素数をセットし、入力するアナログ信号(Vo
s)のA/D変換を行ない、この終了によって生じる割
込み信号のたびに内部のメモリにデータを格納し、これ
を上記セットした数だけ繰り返す、こうして、メモリ(
55)内に格納された基準部(M。)並びに参照部(M
l)のそれぞれの像に対応したディジタル信号は特開昭
60−247211号に本出願人が開示しているような
相関演算を用いて両部(M。)(Ml)の像間隔を求め
ることによりディフォーカスdf、を算出する。測距演
算でdf、を算出した後に、温度検出部(19)からの
出力に基づく温度補正も行なう。そこで、βはカメラ自
体の温度補正係数、SOTは温度情報、SBT+は25
°Cのときの基本温度情報である。この温度補正を行な
ったディフォーカスdfoは被写体の光源が太陽光で与
えられた場合に真の値となるように設定されている。
このディフォーカス量dLoが所定値Tdf’(=2〜
3薗)より大の場合は色温度補正値は、それ程大きな値
とはなっていない(約100〜200μ■以下)ため、
その補正値自体は大きな影響を持たず、レンズ駆動が行
なわれ、再測定が行なわれるときに、所定値Tdf以下
のディフォーカスが検出された場合に色温度補正値Δd
fが加えられることになる。こうして色温度補正値Δd
fが加えられた後、合焦判別が行なわれ、合焦範囲内に
あれば合焦表示を行ない、非合焦と判定されると色温度
補正値△dfをディフォーカスldf、に加えた検出デ
ィフォーカス量afに従いレンズ駆動を開始し、積分モ
ードの設定を経てIC3発生による積分開始のステップ
以降のルーチンを繰り返す。
ここで色温度補正の内部での動作について説明を加える
先にも述べたようにフローチャートのトップ部分でレン
ズの色温度補正データdFLが入力される。
この値は、例えばそれぞれのレンズの800nm単色光
源時の550nm (昼光)時に対する色収差量がレン
ズ内のメモリに格納されている。一方、各画素ホトダイ
オードと同時に積分制御され、アナログ処理を施された
色温度検出用ホトダイオードの出力信号(OSR) (
OSY)はシステムコントローラ(53)のA/D変換
部(54)でディジタル化され(Vosm )(Vos
y)としてメモリ内(55)内に格納されている。シス
テムコントローラ(53)は第25図(a)に示すよう
に、二〇) (Vosm )  (Vosy ) (7
)比Rを算出する。この比Rが所定値、例えば1.8以
上のときは被写体からの入射光は長波長成分が多く、色
温度が低いと判別され、色温度補正データのdFtに所
定の係数k(0≦に1≦1)を乗算し、その色温度補正
量Δdfとする。また、逆に比Rが1.2以下のときは
被写体からの入射光は短波長成分が多く、色温度が低い
と判別され色温度補正データdFLに所定の係数−によ
(0≦に8≦1)を乗算し、その色温度補正量を△dr
とする。比Rが、1.2〜1.8の間にあるときは、被
写体からの入射光は白昼光に近い成分の光によって積分
され、色温度補正は必要なく、その色温度補正量Δdf
をΔdf =Oとする。このように被写体からの光によ
って、それぞれ決定された色温度補正量Δdfを測距演
算により求めたディフォーカス量dfOに対して加算し
、真の検出ディフォーカスIdfを算出する。
こうして色温度補正は行なわれるが、他の方法としてレ
ンズの種類に応じてレンズデータとして色温度補正の必
要性の有無をもたせておいて第25図(b)におけるフ
ローのように色温度補正を行なうか否かの判別を最初に
行なうことで色温度補正の必要のない場合、余分なフロ
ーを通ることなしに高速化できる。また、それぞれの補
正値を(a)(b)の如く離散的に決定するのでなく、
Rの値に対して連続的に補正値を決定するフローを第2
5図(c)に示す。ここで、Rは短い波長の単波長成分
の被写体に対し無限大を示す可能性があり、それに対し
て光学系の色収差では可視光である限り色収差は当然有
限の値となっている。そのための制限を加えるためにR
≧2.5の場合、Rの値を2.5までに制限し、その補
正量を前述のレンズの色温度ディフォーカス補正量と所
定の係数kl及び比Rから基準となる昼光色時の1.5
を引いた値との積で決定する。
次に、第25図(a)のように離散的に行なう場合に、
補正量Δdfの値をレンズ個々にもたせることが可能な
場合には、第25図(d)の如く補正量ΔdfはR≧1
.8のときはdf、、R≦1.2のときはdf、という
具合にレンズ個々にもたせた値dft、dftになる。
いずれにしても、以上の実施例では可視光内での長波長
成分と短波長成分による色温度を検出して補正を施すの
で合焦検出の精度が高まる。
上記実施例において、第14図に示すように同一の出所
からの基準電圧(Vref)が^/D変換部(54)と
AGC減算回路(71)に与えられており、そのAGC
減算回路(71)では第15図に関して説明したように
、画素出力電圧(Vos)がVref −Vosなる出
力信号としてA/D変換部(54)側へ伝送される。こ
れはイメージ信号がVrefでクランプされたことを意
味している。一方、A/D変換部(54)では先にも説
明したようにダイナミックレンジ(OR)が1/3Vr
ef≦DR≦Vrefに設定されるが、その(vref
)が前述の如く同一のものであるから、例えばイメージ
信号の電圧クランプを行うAGC減算回路(71)での
(Vref)の変化はA/D変換器(54)でも同一の
変化を生じることになる。そのため電圧変動に拘わりな
く常に正確なA/D変換が行われる。
主五q四果 以上の通り本発明によれば、イメージ信号をA/口変換
する前にクランプするためのクランプ電圧とA/D変換
器の基準電圧とが同一の出所から与えられるので、電圧
の変動やバラツキに拘わりなく正確なA/D変換が行わ
れるという効果がある。また、基準電圧の異なるA/D
変換器にも対応できるという効果がある。更に、イメー
ジセンサ自体にクランプ@路が設けられているので、イ
メージセンサをA/D変換器に直結することができ、間
に別設のインターフェース回路を介在させる必要がない
という効果もあり、本発明は極めて有用である。
【図面の簡単な説明】
図はいずれも本発明に関するものであって、第1図は本
発明のイメージセンシングシステムをカメラの焦点検出
用として用いる場合の光学系の原理図である。第2図は
そのセンサーモジュールの分解斜視図であり、第3図は
光電変換素子の概略構成図である。第4図及び第5図は
色温度検出用ホトダイオードに関する分光感度を説明す
るための特性図である。第6図は光電変換素子のブロッ
ク回路図であり、第7図はその充電変換部の回路構成を
示す図である。第8図は第7図の一部についての拡大図
であり、第9図は第8図のA−A ’線断面図である。 第10図は画素ホトダイオードの物理的構造を示す構造
図である。第11図は第7図におけるシフトレジスタの
出力部の構造を従来例と対比して示す図である。第12
図は光電変換部の光入射方向からみた概略形状を示す図
である。第13図は第8図に対応する他の実施例の図で
ある。 第14図はイメージセンシングシステムの全体の構成を
示すブロック回路図であり、第15図はその一部分の具
体的回路図である。第16図、第17図はそれぞれ低輝
度積分モード時と高輝度積分モード時における第14図
の各部分信号のタイムチャートである。第18図は第1
4図におけるアナログ処理部の動作を説明するための各
種信号波形図である。第19図、第20図はそれぞれ低
輝度積分モード時と高輝度積分モード時における光電変
換部の物理的動作を示す図である。第21図は温度検出
部の具体的回路図であり、第22図はその出力特性図で
ある。 第23図はシステムコントローラのA/D変換部の回路
構成図である。第24図はシステムコントローラの動作
を示すフローチャートであり、第25図はその一部分を
詳細に示すフローチャートである。第26図は転送りロ
ック発生部の具体的回路図であり、第27図は信号処理
タイミング発生部の具体的回路図である。 (12) −・光電変換素子(イメージセンサ)。 (54)−A/D変換部。 (Vref) −m−基準電圧。

Claims (4)

    【特許請求の範囲】
  1. (1)光学系により投影された像を光電変換して出力す
    るイメージセンサからのイメージ信号をA/D変換器で
    ディジタル量に変換して演算処理するイメージセンシン
    グシステムにおいて、前記A/D変換器は基準電圧電生
    源からの基準電圧によってダイナミックレンジが設定さ
    れており、一方前記イメージセンサは前記基準電圧電生
    源から供給される基準電圧に前記イメージ信号の所定タ
    イミング出力をクランプする機能を有していることを特
    徴とするイメージセンシングシステム。
  2. (2)前記クランプされる所定タイミング出力は前記イ
    メージセンサにおいて生成された暗時出力であることを
    特徴とする特許請求の範囲第1項に記載のイメージセン
    シングシステム。
  3. (3)前記A/D変換器のA/D変換動作はイメージセ
    ンサからのイメージ信号の各出力タイミングに同期した
    開始信号によって開始されることを特徴とする特許請求
    の範囲第1項に記載のイメージセンシングシステム。
  4. (4)前記イメージ信号の各タイミング出力のうちシス
    テム上不用となる出力に対しては前記開始信号の発生が
    禁止されていることを特徴とする特許請求の範囲第1項
    に記載のイメージセンシングシステム。
JP63077532A 1988-03-29 1988-03-29 イメージセンシングシステム Pending JPS63288581A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63077532A JPS63288581A (ja) 1988-03-29 1988-03-29 イメージセンシングシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63077532A JPS63288581A (ja) 1988-03-29 1988-03-29 イメージセンシングシステム

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP62000950A Division JPS63169183A (ja) 1987-01-06 1987-01-06 イメ−ジセンシングシステム

Publications (1)

Publication Number Publication Date
JPS63288581A true JPS63288581A (ja) 1988-11-25

Family

ID=13636591

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63077532A Pending JPS63288581A (ja) 1988-03-29 1988-03-29 イメージセンシングシステム

Country Status (1)

Country Link
JP (1) JPS63288581A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS617779A (ja) * 1984-06-22 1986-01-14 Toshiba Corp 固体撮像素子の出力信号処理回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS617779A (ja) * 1984-06-22 1986-01-14 Toshiba Corp 固体撮像素子の出力信号処理回路

Similar Documents

Publication Publication Date Title
US6363220B1 (en) Camera and autofocus apparatus
JP4323002B2 (ja) 撮像装置
JP4077577B2 (ja) 撮像素子
US5227834A (en) Image sensing system having a one chip solid state image device
US5144449A (en) Image sensing system
US5218395A (en) Camera with a multi-zone focus detecting device
US7041950B2 (en) Image sensing element for sensing an image formed by an image sensing lens
JPH0154908B2 (ja)
US5168299A (en) Camera with a multi-zone focus detecting device
JP2666274B2 (ja) 自動焦点検出装置
JP2009053568A (ja) 撮像装置及び撮像システム
JPH1068870A (ja) 多点オートフォーカス装置
JP2000338392A (ja) 焦点検出装置
JPS63288581A (ja) イメージセンシングシステム
JPS63296477A (ja) イメージセンシングシステム
JPS63288582A (ja) イメージセンサ
JPS63288580A (ja) イメージセンサ
JP2555682B2 (ja) イメージセンサ
JP2595634B2 (ja) 合焦検出装置
JPS62174710A (ja) 焦点検出装置
US5115321A (en) Image sensing system
JP2555678B2 (ja) イメージセンシングシステム
JPS63296479A (ja) イメージセンシングシステム
JP3397221B2 (ja) 測光装置
JPS63169183A (ja) イメ−ジセンシングシステム