JPS63185569U - - Google Patents

Info

Publication number
JPS63185569U
JPS63185569U JP7697287U JP7697287U JPS63185569U JP S63185569 U JPS63185569 U JP S63185569U JP 7697287 U JP7697287 U JP 7697287U JP 7697287 U JP7697287 U JP 7697287U JP S63185569 U JPS63185569 U JP S63185569U
Authority
JP
Japan
Prior art keywords
time difference
signal
circuit
converts
outputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7697287U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP7697287U priority Critical patent/JPS63185569U/ja
Publication of JPS63185569U publication Critical patent/JPS63185569U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

【図面の簡単な説明】
第1図は本考案に係るジツタ防止回路の一実施
例を示す図、第2図と第4図は第1図回路の各部
の信号のタイムチヤート、第3図はジツタの発生
を説明するための図である。 1……時間差計測回路、2……データ変換器、
3……可変デイレイ回路、4……AD変換器、1
1……DA変換器、12……ランプ発生器、13
……コンパレータ。

Claims (1)

  1. 【実用新案登録請求の範囲】 アナログ入力信号をサンプリングクロツクの発
    生タイミングに基づいてA・D変換し、後にアナ
    ログ入力信号波形の再生を図る装置に用いられる
    回路において、 トリガ信号と一定な周期の基準クロツクを導入
    しこの2つの信号の時間差に応じた信号を出力す
    る時間差計測回路と、 この時間差計測回路の出力に基づく信号を導入
    し、基準クロツクの立上がりエツジ又は立下りエ
    ツジの一方を前記時間差だけ遅延させた信号を出
    力する可変デイレイ回路と、 を備え、この可変デイレイ回路の出力信号をサ
    ンプリングクロツクとしたことを特徴とするジツ
    タ防止回路。
JP7697287U 1987-05-22 1987-05-22 Pending JPS63185569U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7697287U JPS63185569U (ja) 1987-05-22 1987-05-22

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7697287U JPS63185569U (ja) 1987-05-22 1987-05-22

Publications (1)

Publication Number Publication Date
JPS63185569U true JPS63185569U (ja) 1988-11-29

Family

ID=30924545

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7697287U Pending JPS63185569U (ja) 1987-05-22 1987-05-22

Country Status (1)

Country Link
JP (1) JPS63185569U (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5918666A (ja) * 1982-07-22 1984-01-31 Mitsubishi Electric Corp 水冷機器の冷却装置
JPS5934164A (ja) * 1982-07-29 1984-02-24 テクトロニツクス・インコ−ポレイテツド 波形取込装置
JPS61196500A (ja) * 1985-02-26 1986-08-30 Mitsubishi Electric Corp 波形記憶装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5918666A (ja) * 1982-07-22 1984-01-31 Mitsubishi Electric Corp 水冷機器の冷却装置
JPS5934164A (ja) * 1982-07-29 1984-02-24 テクトロニツクス・インコ−ポレイテツド 波形取込装置
JPS61196500A (ja) * 1985-02-26 1986-08-30 Mitsubishi Electric Corp 波形記憶装置

Similar Documents

Publication Publication Date Title
EP0361965A3 (en) Pulse width modulation type digital-to-analog converter
JPS63185569U (ja)
JPS5839372Y2 (ja) 雑音除去形遅延回路
JPS5430770A (en) D-a converter
JPH0164229U (ja)
JPS62123576U (ja)
JPS55101139A (en) Pcm-system signal recording and reproducing device
JPS63163028U (ja)
JPS6356826U (ja)
JPH02100359U (ja)
JPH01149134U (ja)
JPH03109175U (ja)
JPS63149643U (ja)
JPS63113968U (ja)
JPS6140043U (ja) 差分a/d変換器
JPH0187271U (ja)
JPS6372936U (ja)
JPS6442625U (ja)
JPS63557U (ja)
JPS63183563U (ja)
JPS6047374U (ja) インタ−フェイス回路
JPH0268584U (ja)
JPH01137635U (ja)
JPH01177618U (ja)
JPS6138568U (ja) アナログ信号波形記録装置