JPS6280433U - - Google Patents
Info
- Publication number
- JPS6280433U JPS6280433U JP17258185U JP17258185U JPS6280433U JP S6280433 U JPS6280433 U JP S6280433U JP 17258185 U JP17258185 U JP 17258185U JP 17258185 U JP17258185 U JP 17258185U JP S6280433 U JPS6280433 U JP S6280433U
- Authority
- JP
- Japan
- Prior art keywords
- comparator
- integrator
- output
- reference voltage
- waveform shaping
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000007493 shaping process Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 5
Landscapes
- Manipulation Of Pulses (AREA)
Description
第1図は本考案を適用した波形整形回路の構成
図、第2図は第1図の各部波形図、第3図は従来
の波形整形回路を用いた速度サーボ回路図、第4
図は第3図の各部波形図である。 1……コンパレータ、2……オペアンプ、5…
…積分器。
図、第2図は第1図の各部波形図、第3図は従来
の波形整形回路を用いた速度サーボ回路図、第4
図は第3図の各部波形図である。 1……コンパレータ、2……オペアンプ、5…
…積分器。
Claims (1)
- 入力した電圧信号を基準電圧と比較し矩形波信
号を出力するコンパレータと、該コンパレータ出
力を積分する積分器と、該積分器の出力を前記コ
ンパレータの基準電圧として与えるフイードバツ
クループとを具備してなる波形整形回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17258185U JPS6280433U (ja) | 1985-11-09 | 1985-11-09 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17258185U JPS6280433U (ja) | 1985-11-09 | 1985-11-09 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6280433U true JPS6280433U (ja) | 1987-05-22 |
Family
ID=31109250
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17258185U Pending JPS6280433U (ja) | 1985-11-09 | 1985-11-09 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6280433U (ja) |
-
1985
- 1985-11-09 JP JP17258185U patent/JPS6280433U/ja active Pending