JPS6251412U - - Google Patents
Info
- Publication number
- JPS6251412U JPS6251412U JP14035585U JP14035585U JPS6251412U JP S6251412 U JPS6251412 U JP S6251412U JP 14035585 U JP14035585 U JP 14035585U JP 14035585 U JP14035585 U JP 14035585U JP S6251412 U JPS6251412 U JP S6251412U
- Authority
- JP
- Japan
- Prior art keywords
- input terminal
- negative input
- positive input
- circuit
- diode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Control Of Voltage And Current In General (AREA)
Description
第1図は本考案の一実施例に係る定電圧回路の
回路図、第2図は第1図に示した定電圧回路の説
明図、第3図は従来技術の一例を示す回路図、第
4図及び第5図は第3図に示した従来技術の説明
図である。 1:演算増幅回路、5:ダイオード。
回路図、第2図は第1図に示した定電圧回路の説
明図、第3図は従来技術の一例を示す回路図、第
4図及び第5図は第3図に示した従来技術の説明
図である。 1:演算増幅回路、5:ダイオード。
Claims (1)
- 演算増幅回路のプラス入力端子に基準電圧を印
加しマイナス入力端子と出力端子を接続した定電
圧回路において、前記マイナス入力端子と前記プ
ラス入力端子とをダイオードで接続したことを特
徴とする定電圧回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14035585U JPS6251412U (ja) | 1985-09-13 | 1985-09-13 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14035585U JPS6251412U (ja) | 1985-09-13 | 1985-09-13 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6251412U true JPS6251412U (ja) | 1987-03-31 |
Family
ID=31047128
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14035585U Pending JPS6251412U (ja) | 1985-09-13 | 1985-09-13 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6251412U (ja) |
-
1985
- 1985-09-13 JP JP14035585U patent/JPS6251412U/ja active Pending