JPS63196530U - - Google Patents
Info
- Publication number
- JPS63196530U JPS63196530U JP8661987U JP8661987U JPS63196530U JP S63196530 U JPS63196530 U JP S63196530U JP 8661987 U JP8661987 U JP 8661987U JP 8661987 U JP8661987 U JP 8661987U JP S63196530 U JPS63196530 U JP S63196530U
- Authority
- JP
- Japan
- Prior art keywords
- output signal
- switch section
- monostable multivibrator
- circuit
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000630 rising effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
- 244000145845 chattering Species 0.000 description 1
Landscapes
- Keying Circuit Devices (AREA)
- Manipulation Of Pulses (AREA)
- Electronic Switches (AREA)
Description
第1図は本考案の全体構成を示すブロツク図、
第2図、第3図は各部波形図、第4図はチヤタリ
ングの状態を示す波形図、第5図は積分回路、第
6図はその波形図である。 1……スイツチ、2……単安定マルチバイブレ
ータ、3……アンド回路。
第2図、第3図は各部波形図、第4図はチヤタリ
ングの状態を示す波形図、第5図は積分回路、第
6図はその波形図である。 1……スイツチ、2……単安定マルチバイブレ
ータ、3……アンド回路。
Claims (1)
- スイツチ部出力端に、該スイツチ部出力信号の
立上り信号で動作する単安定マルチバイブレータ
と、該単安定マルチバイブレータの負極性出力信
号と上記スイツチ部出力信号を入力とするアンド
回路を有することを特徴とするスイツチ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8661987U JPS63196530U (ja) | 1987-06-05 | 1987-06-05 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8661987U JPS63196530U (ja) | 1987-06-05 | 1987-06-05 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63196530U true JPS63196530U (ja) | 1988-12-19 |
Family
ID=30943093
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8661987U Pending JPS63196530U (ja) | 1987-06-05 | 1987-06-05 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63196530U (ja) |
-
1987
- 1987-06-05 JP JP8661987U patent/JPS63196530U/ja active Pending