JPS6268063A - サイリスタ変換器のゲ−ト制御方法 - Google Patents
サイリスタ変換器のゲ−ト制御方法Info
- Publication number
- JPS6268063A JPS6268063A JP20635885A JP20635885A JPS6268063A JP S6268063 A JPS6268063 A JP S6268063A JP 20635885 A JP20635885 A JP 20635885A JP 20635885 A JP20635885 A JP 20635885A JP S6268063 A JPS6268063 A JP S6268063A
- Authority
- JP
- Japan
- Prior art keywords
- gate
- signal
- gate signal
- converter
- thyristor converter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Power Conversion In General (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
本発明は、ゲートターンオフサイリスタを複数個直列接
続して構成するサイリスタ変換器のゲート制御方法に関
する。
続して構成するサイリスタ変換器のゲート制御方法に関
する。
第3図は従来のゲートターンオフサイリスタC以下単に
GTOと記す)を使用したサイリスタ変換器のゲート制
御回路を説明するブロック図である。GTOサイリスタ
1には、並列にサージ吸収を行なうスナバ−回路2が接
続され、これらが複数個直列接続されてサイリスタ変換
器3を構成している。
GTOと記す)を使用したサイリスタ変換器のゲート制
御回路を説明するブロック図である。GTOサイリスタ
1には、並列にサージ吸収を行なうスナバ−回路2が接
続され、これらが複数個直列接続されてサイリスタ変換
器3を構成している。
各GTOサイリスタには、オンゲート信号及びオフゲー
ト信号を伝送するパルストランス4が接続されている。
ト信号を伝送するパルストランス4が接続されている。
また、オンゲート信号及びオフゲート信号のパルストラ
ンスを駆動するパルスアンプ5、オンゲート信号、オフ
ゲート信号を発生するゲート制御回路6が接続されてい
る。
ンスを駆動するパルスアンプ5、オンゲート信号、オフ
ゲート信号を発生するゲート制御回路6が接続されてい
る。
ゲート制御回路6からはGTOサイリスタ1を点弧する
際1:はオンゲート信号aを、消弧する際にはオフゲー
ト信号すが出力されパルストランス4により各GTOサ
イリスタへ供給される。この様な構成では、GTOサイ
リスタ変換器3と大地電位1:設置されるゲート制御回
路の絶縁は、パルストランス41;て行なっている。し
かし、GTOサイリスタ変換器が高電圧になる根絶縁が
困難となリパルストランス4は、その外形が非常に大き
くなり、高価なものになる。このためGTOサイリスタ
変換器の外形も非常4二大型になってくる等の欠点があ
る。
際1:はオンゲート信号aを、消弧する際にはオフゲー
ト信号すが出力されパルストランス4により各GTOサ
イリスタへ供給される。この様な構成では、GTOサイ
リスタ変換器3と大地電位1:設置されるゲート制御回
路の絶縁は、パルストランス41;て行なっている。し
かし、GTOサイリスタ変換器が高電圧になる根絶縁が
困難となリパルストランス4は、その外形が非常に大き
くなり、高価なものになる。このためGTOサイリスタ
変換器の外形も非常4二大型になってくる等の欠点があ
る。
本発明の目的は以上の様に高電圧GTOサイリスタ変換
器で、ゲート信号を伝送するためのパルストランスの外
形が大きくなる等の欠点に注目し、光信号を用いた狭幅
(=よるサイリスタ変換器のゲート制御方法を提供する
ことにある。
器で、ゲート信号を伝送するためのパルストランスの外
形が大きくなる等の欠点に注目し、光信号を用いた狭幅
(=よるサイリスタ変換器のゲート制御方法を提供する
ことにある。
本発明は、オンゲート信号、オフゲート信号を光信号4
二で、ゲート制御回路から高電圧GTOサイリスタ変換
器へ供給し、各光信号のパワーに差異を設けることによ
りレベル検出器で信号を判別しGTOサイリスタヘオン
、オフゲート信号として入力するものである。
二で、ゲート制御回路から高電圧GTOサイリスタ変換
器へ供給し、各光信号のパワーに差異を設けることによ
りレベル検出器で信号を判別しGTOサイリスタヘオン
、オフゲート信号として入力するものである。
第1図は本発明の高電圧GTOサイリスタ変換変換器−
ケート制御回路例を説明するためのブロック図である。
ケート制御回路例を説明するためのブロック図である。
第2図は第1図を説明する為のタイムチャートである。
ゲート制御回路6からのオンゲート信号aはスイッチン
グ素子TrIへ、オフゲート信号すはスイッチング素子
Tr、へ送られ、夫々抵抗R1,−を通して電流i、、
輸が発光素子Ll。
グ素子TrIへ、オフゲート信号すはスイッチング素子
Tr、へ送られ、夫々抵抗R1,−を通して電流i、、
輸が発光素子Ll。
L2へ流れる。
発光素子Ll、L2からの光信号はライトガイドLG唱
−より高圧側の光電変換器7へ伝送される。出力信号C
はレベル検出器8への入力となり出力のオンケート信号
ON、オフゲート信号がパルスアンプ5へ送られる。
−より高圧側の光電変換器7へ伝送される。出力信号C
はレベル検出器8への入力となり出力のオンケート信号
ON、オフゲート信号がパルスアンプ5へ送られる。
いま例えば、抵抗几2の抵抗値をR1より小さくしてお
くと電流1.はi8より多く流れ、従って発光素子L2
の光信号出力はLlより大きい。この結果、光電変換後
の出力信号Cではオフゲート信号は大きく々るので、レ
ベル検出器8の設定レベルLD112を出力信号Cのオ
ンゲート信号とオフゲート信号の信号出力ピーク値の間
及び0とオンゲート信号ピーク値の間1:設定する。ま
た、オンゲート信号、オフゲート信号が同時逓二出る時
はオフゲート信号を選択する様ζニレベル検出器8内で
インターロックを行なう。従って出力信号Cからオンゲ
ート信号ON、オフゲート信号OF’Fを夫々取り出し
GTOサイリスタの制御を行なうことができる。なお、
信号C8は例えばグレッツ結線での120°運転を示す
信号である。
くと電流1.はi8より多く流れ、従って発光素子L2
の光信号出力はLlより大きい。この結果、光電変換後
の出力信号Cではオフゲート信号は大きく々るので、レ
ベル検出器8の設定レベルLD112を出力信号Cのオ
ンゲート信号とオフゲート信号の信号出力ピーク値の間
及び0とオンゲート信号ピーク値の間1:設定する。ま
た、オンゲート信号、オフゲート信号が同時逓二出る時
はオフゲート信号を選択する様ζニレベル検出器8内で
インターロックを行なう。従って出力信号Cからオンゲ
ート信号ON、オフゲート信号OF’Fを夫々取り出し
GTOサイリスタの制御を行なうことができる。なお、
信号C8は例えばグレッツ結線での120°運転を示す
信号である。
以上、本発明(二よれば、変換器が高電圧になっても、
その信号伝送系をライトガイドとすることにより簡単(
二絶縁を行なうことができ、また、変換器外形も、パル
ストランスを使用したものに比して非常4二小型化でき
る。更にオンゲート、オフゲート信号を各々光パルス信
号として高圧側に供給するので、発光素子の寿命も長く
することができる他に高電圧側にで消費するゲート電源
も低減できる。
その信号伝送系をライトガイドとすることにより簡単(
二絶縁を行なうことができ、また、変換器外形も、パル
ストランスを使用したものに比して非常4二小型化でき
る。更にオンゲート、オフゲート信号を各々光パルス信
号として高圧側に供給するので、発光素子の寿命も長く
することができる他に高電圧側にで消費するゲート電源
も低減できる。
第1図は本発明の一実施例を示す構成図、第2図は本発
明の詳細な説明するための図、第3図は従来装置の構成
図である。
明の詳細な説明するための図、第3図は従来装置の構成
図である。
Claims (1)
- ゲートタンオフサイリスタを複数個直並列接続して構成
するサイリスタ変換器へオンゲート、オフゲート信号を
光信号にて伝送して供給するサイリスタ変換器のゲート
制御方法においてオンゲート信号とオフゲート信号の光
信号出力レベルに差異を設けて1光信号にて伝送しサイ
リスタ変換器側でオンゲート、オフゲート信号を判別し
て使用することを特徴とするサイリスタ変換器のゲート
制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20635885A JPS6268063A (ja) | 1985-09-20 | 1985-09-20 | サイリスタ変換器のゲ−ト制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20635885A JPS6268063A (ja) | 1985-09-20 | 1985-09-20 | サイリスタ変換器のゲ−ト制御方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6268063A true JPS6268063A (ja) | 1987-03-27 |
Family
ID=16521994
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP20635885A Pending JPS6268063A (ja) | 1985-09-20 | 1985-09-20 | サイリスタ変換器のゲ−ト制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6268063A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0222087U (ja) * | 1988-07-26 | 1990-02-14 | ||
CN102437717A (zh) * | 2012-01-16 | 2012-05-02 | 天津电气传动设计研究所 | 一种晶闸管变流器主回路控制装置 |
-
1985
- 1985-09-20 JP JP20635885A patent/JPS6268063A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0222087U (ja) * | 1988-07-26 | 1990-02-14 | ||
CN102437717A (zh) * | 2012-01-16 | 2012-05-02 | 天津电气传动设计研究所 | 一种晶闸管变流器主回路控制装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5949659A (en) | Galvanically isolated transmission of power and information to an electronic unit | |
US4217618A (en) | Thyristor firing circuit module with integral optical isolation, dv/dt limitation, and bidirectional voltage transient suppression | |
US5963438A (en) | Bi-directional magnetic isolator | |
US4901215A (en) | Isolated switch mode power supply controller | |
JPH0575161A (ja) | 信号伝送回路 | |
CN111293863A (zh) | 双向开关浮地驱动电路及其多路开关驱动电路 | |
JPS6268063A (ja) | サイリスタ変換器のゲ−ト制御方法 | |
US3684898A (en) | Gate drive for thyristors at high potentials | |
EP0085112B1 (en) | Drive circuit for power switching transistor | |
EP0066796B1 (en) | Control circuit for semiconductor element with control electrode | |
JP2854821B2 (ja) | サイリスタバルブ | |
JPS6188764A (ja) | サイリスタ式交流電力制御装置 | |
JPS59136028A (ja) | 直流安定化電源の保護装置 | |
GB2138229A (en) | Opto-isolator arrangement | |
JPH0568891B2 (ja) | ||
JPS5928671A (ja) | 電圧低下検出回路 | |
EP0059537A3 (en) | Switching circuit | |
JPS5723310A (en) | Electric power amplifier circuit of pulse width modulation system | |
SU1008870A1 (ru) | Транзисторный инвертор | |
US3953747A (en) | AC wave switching circuit using at least one switching transistor | |
SU788368A1 (ru) | Формирователь импульсов | |
JPH07131319A (ja) | フォトカプラ回路及びその装置 | |
JPS60107914A (ja) | サイリスタバルブのゲ−ト点弧装置 | |
JPS622857A (ja) | スイツチングレギユレ−タ | |
CN113809923A (zh) | 返驰式电源转换电路与转换控制电路 |