JPS6232733A - 光フアイバ−によるデ−タ伝送システム - Google Patents

光フアイバ−によるデ−タ伝送システム

Info

Publication number
JPS6232733A
JPS6232733A JP17261585A JP17261585A JPS6232733A JP S6232733 A JPS6232733 A JP S6232733A JP 17261585 A JP17261585 A JP 17261585A JP 17261585 A JP17261585 A JP 17261585A JP S6232733 A JPS6232733 A JP S6232733A
Authority
JP
Japan
Prior art keywords
signal
serial
converter
optical fiber
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17261585A
Other languages
English (en)
Inventor
Toshiro Nishida
西田 俊郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP17261585A priority Critical patent/JPS6232733A/ja
Publication of JPS6232733A publication Critical patent/JPS6232733A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、互いにt気的に絶縁を要する各信号群の信
号をそれぞれディジタル信号に変換して光ファイバーに
よって伝送するデータ伝送システムに関するものである
〔従来の技術〕
第2図は従来のこの種のデータ伝送システムの一例、例
えばオリジン電気技報83年5月号p 29〜に示され
た光ファイバーを使用して進行波管(以後3■゛という
)試験データを伝送するシステムを示すブロック図であ
り、図において(1)は光フアイバーユニット、(la
)U送信側の送信モジュール、(lb)は受信側の受信
モジュール、(IC)は光フアイバーコード、(2a)
、(2b) IrX、それぞれ送信側、受信側における
制御用CPU、(3a)は送信側におけるアナログ信号
をディジタル信号に変換するマルチプレクサ機能を持つ
A−Dコンバータ、(3b)は受信側におけるディジタ
ル信号全アナログ信号に変換するマルチプレクサ機能を
持つ1)−Aコンノ(−夕、(4a)、(5a)、(6
a)、(7a)は送信側において検出されたアナログデ
ータ、(4b)、(sb)、(6b)、(7b)はデー
タ(4a)、(5a)、(6a)、(7a)に対応する
受信側におけるデータ、(20)は受信側のD−Aコン
ノく一タとディスプレイなどとのインタフェースを示す
TWT 試験においては、各電圧、電流の検出は高圧部
にて行なう必要゛があり、検出電圧、電流を接地レベル
で表示、信号処理を行なうためには、光ファイバーなど
により電気的にP2縁して、データ伝送をする必要があ
る。
送信側で検出されたアナログデータ(4a)、(5a)
(6a)、(7a)は、CPU(28)  により制御
され、A−Dコンバータ(3a)でコード化され(第2
図は8ビツトデータに変換された例)、光フアイバーユ
ニット(1)により受信側ヘビットシリアルな形の光信
号として転送される。受信側においては、光フアイバー
ユニット+11を介して転送されてきたデータはCPU
(2b)によシ制御されてD−Aコンバータ(3b)で
再びアナログ化され、アナログ化されたデータ(4b)
、(5b)、(6b)、(7b)はインタフェース(2
0)を介してディスプレイなどへ送られる。
〔発明が解決しようとする問題点〕
従来のデータ伝送システムは以上のように構成されてい
るので、互いに電気的に絶縁を要する多数の信号群を同
時に伝送する場合、各々の信号群に対してそれぞれCP
U制御を必要とし、CPU相互間の同期をとる必要があ
るという問題があった。
この発明は、上記の問題点を解消するためになされたも
ので、非同期で同時にデータ伝送を行ない、しかも、受
信側で信号処理をすることができる光ファイバーによる
データ伝送システムを提供することを目的とする。
〔問題点を解決するための手段〕
この発明に係るデータ伝送システムは、受信側に、光フ
アイバーユニットの受信モジュールに並列に接続され該
受信モジュールからの各信号を一時格納するラッチ回路
群を設け、送信側に設けた送信する各信号を順次選択す
るエンコーダカウンタの出力信号を受信側に設けたデコ
ーダが光ファイバーユニットヲ介して受けて上記ラッチ
回路群への入力を制御する構成としたものである。
〔作用〕
この発明に係るデータ伝送システムでは、送信側のエン
コーダカウンタと受信側のデコーダの制御によって送信
側からのデータごとにラッチ回路群がそれぞれ更新され
てゆき、一方、ラッチ回路群のデータは外部・「ンタフ
ェースからの制御信号によって同時に読み出される。
〔発明の実施例〕
以下、この発明の一実施例を図について説明する。第1
図はこの発明の一実施例を示すブロック図であり、図に
おいて(3a)、(4a)、(5a)、(6a)、(7
a)f′ijig2図の同一符号と同一または相当する
部分を示し、(11) Fi光7yイパーユニット、(
lla)は送信側のパラレル−シリアル変換機能を持つ
送信モジュール、(llb)は受信側のシリアル−パラ
レル変換機能を持つ受信モジュール、(11c)は光フ
rイバーコード、(12a)Vi送信側において送信す
る各信号全順次選択するエンコーダカウンタ、(12b
)は受信側において光フアイバーユニット(11)を介
して送られてくるエンコーダカウンタ(12a)の出力
信号を解読するデコーダ、(13a)、(13b)。
(13c)、(13d)は受信側の受信モジュール(l
lb) K並列に接続され、デコーダ(12りの出力に
よりトリガされるラッチ回路、(8a)、(9a) B
エンコーダカウンタ(12a)の出力信号、(8b)、
(9b)は信号(8a)、(9a)に対応する受信モジ
ュール(llb)からの信号、(10a) n A −
Dコンバータ(3a)、 エンコーダカウンタ(12a
) トリガ信号、(14a)、(15a)。
(16a)、(17a)はデータ(4a)、(5a)、
(6a)、(7a)と異なる信号群のアナログデータ、
(14b)、(15b)、(16b)。
(17b)はデータ(14a)、(15a)、(16a
)、(17a)に対応する受信側におけるデータ、(1
8a)、(18b)、(18c)。
(18d)はデコーダ(12Jの出力信号、(19a)
、(19b)。
(19c)、(19d)、(19e)、(19f)、(
19g)、(19h) T’S外部インタフェース(2
0)からの制御信号を示す。
送信側において、送信モジュール(lla)で発生する
トリガ信号(10a)により、エンコーダカウンタ(1
2a)が動作し、その出力信号(8a)、(9a)によ
り、検出されたアナログ信号(4a)、(5a)、(6
a)、(7a)は、順次選択されてA−Dコンバータ(
3a)でコード化され(8とットデータに変換された例
を示す)、送信モジュール(lla) f経て受信側の
受信モジュール(llb)へシリアル転送される。この
時、エンコーダカウンタ(12a)の出力信号(8a)
、 (9a)も同時に送信モジュール(lla) f経
て受信側の受信モジュール(llb)にンリアル転送さ
れる。
受信側において、受信モジュール(llb)からのシリ
アル−パラレル変換されたデータのうちのデータ(4a
)、(5a)、(6a)、(7a)に対応するデータ(
8ビツトデータ)ハ、エンコーダカウンタ(12a)の
出力信号(8a)、(9a)に対応する信号(8b)、
(9b)に対するデコーダ(12b)の出力信号(18
a)、(18b)。
(18c)、(18d)によりデータ入力が許されたラ
ッチ回路(13a)、(13b)、(13c)、(13
d)のうちの何れか1つの回路に入力され、ラッチ回路
(13a)、(13b)。
(13c)、(13d)が順次データ更耕されてゆく。
他の信号群(14a)、(15a)、(16a)、(1
7a)の場合も全く同様に動作し、受信側のラッチ回路
(13b)。
(13b)、(13c)、(13d)が11泊次データ
更新されてゆく、したがって、各信号群のデ]り伝送が
非同期であっても、各データは−Hラッチ回路(13a
)、(13b)。
(13c)、(13d)に格納されるので、外部インタ
フェース(20)からの制御信号(19a)、(19b
)、(19c)。
(19e)、(19f)、(19g)、(19h)によ
り、任意にアクセスすることができる。
なお、上記実施例では、高電圧側から接地側へのデータ
伝送を行なうシステムとして説明したが、接地側から高
電圧側へのデータ伝送、または双方向データ伝送の用例
も同様のことがいえる。
また、信号群の数、各信号群の信号数における制御展は
ない。
〔発明の効果〕
以とのように、この発明によれば、互いに電気的に絶縁
を要する多数の信号群’k、CPUで制御することなし
に、非同期で伝送し、受信側で信号処理することができ
るので、この柚のデータ伝送システムが安価に得られる
という効果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例を示すブロック図、第2図
は従来のこの柚のデータ伝送システムの一例を示すブロ
ック図である。 図において(3a) iA −D :7ンバータ、(1
1)は光フアイバーユニット、(11a)は送信モジュ
ール、(llb)は受信モジュール、(lie )は光
フアイバーコード、(12a)はエンコーダカウンタ、
(12b)はデコーダ、(13a)、(13b)、(1
3c)、(13d)はラッチ回路である。 なお各図中同一符号をよ回−または相当する部分を示す

Claims (1)

  1. 【特許請求の範囲】 一つの信号群に属する複数のアナログ信号をそれぞれデ
    ィジタル信号に変換し時分割多重方式によりビットシリ
    アルな形の光信号として伝送する光ファイバーによるデ
    ータ伝送システムにおいて、伝送すべき上記複数のアナ
    ログ信号を入力し、それぞれの入力アナログ信号に対応
    するディジタル信号を時分割的に切換えて出力するマル
    チプレクサ機能を持つADコンバータ、 このADコンバータにおける上記時分割的切換えを制御
    するクロックパルスを計数してその計数値を上記ADコ
    ンバータへ切換え信号として入力するエンコーダカウン
    タ、 上記ADコンバータの出力と、当該出力に対応する上記
    エンコーダカウンタの計数値とを入力しこれをビットシ
    リアルな形の信号に変換して出力するパラレルシリアル
    変換回路、 このパラレルシリアル変換回路の出力を光信号に変換し
    光ファイバーにより伝送する手段、上記光ファイバーに
    より伝送されたビットシリアルな形の光信号を電気信号
    に変換し、ビットパラレルな形の信号として一時記憶す
    るシリアルパラレル変換回路、 このシリアルパラレル変換回路の内容のうち上記エンコ
    ーダカウンタの計数値に対応する信号をデコードするデ
    コーダ、 上記シリアルパラレル変換回路の内容のうち上記ADコ
    ンバータの出力に対応する信号を上記デコーダの出力に
    よつて定められる各ラッチに格納する手段を備えたこと
    を特徴とする光ファイバーによるデータ伝送システム。
JP17261585A 1985-08-05 1985-08-05 光フアイバ−によるデ−タ伝送システム Pending JPS6232733A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17261585A JPS6232733A (ja) 1985-08-05 1985-08-05 光フアイバ−によるデ−タ伝送システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17261585A JPS6232733A (ja) 1985-08-05 1985-08-05 光フアイバ−によるデ−タ伝送システム

Publications (1)

Publication Number Publication Date
JPS6232733A true JPS6232733A (ja) 1987-02-12

Family

ID=15945158

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17261585A Pending JPS6232733A (ja) 1985-08-05 1985-08-05 光フアイバ−によるデ−タ伝送システム

Country Status (1)

Country Link
JP (1) JPS6232733A (ja)

Similar Documents

Publication Publication Date Title
EP0366938B1 (en) High speed switch as for an optical communication system
CA2125705C (en) Apparatus for generating and sending a serial data packet for controlling a network of single point i/o devices
KR920003167A (ko) 컴퓨터 데이타 경로배정 시스템
US5602663A (en) Information processing apparatus for multiplex transmission of signal for arbitration and signal for data transfer
EP0619056A1 (en) Apparatus for receiving and modifying a serial data packet from a communications network to indicate its status
US4829300A (en) Signal generation
JPS6232733A (ja) 光フアイバ−によるデ−タ伝送システム
US5282210A (en) Time-division-multiplexed data transmission system
JP2002507084A (ja) 複数個のノードのためのデータバス
JPH0734559B2 (ja) ディジタル伝送方式
WO1980000883A1 (en) Time multiplex controlled data system
JPH01126095A (ja) 光波長多重自己ルーチングスイッチ
JPS5914099A (ja) 遠隔監視制御装置
JP2833801B2 (ja) データ多重転送方式
EP0661848B1 (en) Monitor and control system for communications equipment
KR100227342B1 (ko) Atm 광교환기
SU964694A1 (ru) Устройство дл передачи телеметрической информации
US6282199B1 (en) ATM switch system employing an efficient clock pulse division technique
JPH0637854A (ja) データ伝送装置
SU1396255A1 (ru) Устройство дл формировани относительного биимпульсного сигнала
JPH02100436A (ja) ブロック同期方式
JPS63266998A (ja) 遠方監視制御装置
JPH01234955A (ja) 伝送端局装置における接続制御方式
JPS63121338A (ja) 多重デ−タリンクにおける信号伝送方式
JPS63126334A (ja) センサ情報収集装置