JPS62271130A - フアイルメモリ装置 - Google Patents

フアイルメモリ装置

Info

Publication number
JPS62271130A
JPS62271130A JP11531886A JP11531886A JPS62271130A JP S62271130 A JPS62271130 A JP S62271130A JP 11531886 A JP11531886 A JP 11531886A JP 11531886 A JP11531886 A JP 11531886A JP S62271130 A JPS62271130 A JP S62271130A
Authority
JP
Japan
Prior art keywords
data
memory
signal
drive circuit
file memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11531886A
Other languages
English (en)
Other versions
JPH061431B2 (ja
Inventor
Yuji Akagi
祐司 赤木
Toshio Ooshima
大嶋 敏夫
Masanobu Kusano
草野 正信
Akito Sakamoto
章人 酒本
Toshikatsu Manabe
真辺 俊勝
Kimitaka Koseki
小関 公崇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Maxell Ltd
Original Assignee
Hitachi Maxell Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Maxell Ltd filed Critical Hitachi Maxell Ltd
Priority to JP11531886A priority Critical patent/JPH061431B2/ja
Publication of JPS62271130A publication Critical patent/JPS62271130A/ja
Publication of JPH061431B2 publication Critical patent/JPH061431B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 3、発明の訂!f411な説明 〔産業上の利用分野コ この発明は、ファイルメモリ装置に関し、さらに詳しく
は、コンピュータの補助記憶装置として使用されるフロ
ッピーディスク装置、ハードディスク装置、磁気テープ
記録装置等と互換性を持つファイルメモリ装置に関する
[従来の技術] 従来、RAMを大量に使用したファイルメモリを補助記
憶装置であるフロッピーディスク等の代わりに使用する
ことは、凸柱のコンピュータシステムで行われている。
[解決しようとする問題点コ この種のものにあっては、それが使用されるコンピュー
タシステムのハードウェア及びソフトウェアに対して独
立してないため、汎用性がないという欠点がある。
特に、パーソナルコンピュータ等にあっては、その補助
記憶装置としてフロッピーディスク装置が使用されるこ
とが多いが、フロッピーディスクを使用することになる
ので、高lL高lS!或いは振動などのあるような環境
では使用できない欠点がある。また、フロッピーディス
クのドライブはモータなどの駆動部があり、電力消費量
が多いため電池による使用時間が短いこと、この駆動モ
ータの回転変動、機械的寸法誤差からデータを保護する
ため全データ容量の約20%程度も記憶データにギャッ
プ部分があって、見かけのデータ転送速度が低下してし
まうことなどが挙げられる。
すなわち、フロッピーディスク装置は、使用環境が限ら
れ、汎用性がなく、電力消費量が多く、データ転送速度
が遅いというような各種の欠点を持っている。
[発明の目的コ この発明は、このような従来技術の問題点を解決するも
のであって、耐環境性が高く、データ転送速度が速いフ
ァイルメモリ装置を提供することを目的とする。
[問題点を解決するための手段] この発明の特徴は、例えば、メモリ(例えばRAM)と
、マイクロプロセッサと、FM (MFM)変調、復調
回路とで構成され、従来のフロッピーディスクドライブ
、と互換性をもっ゛11導体ファイルメモリ装置であっ
て、FM或いはMFM信号等の変調信号を送出するフロ
ッピーディスクコントローラ、ハードディスクコントロ
ーラ等の記録デバイスコントローラに接続されメモリを
ドライブするドライブ回路と、このドライブ回路からの
データを記憶し、記憶したデータをドライブ回路に送出
するメモリとを備えていて、ドライブ回路は、変調信号
を復調して復1凋後のデータをfliJ記メモリに格納
し、メモリから読出したデータを前記変調信号に変調し
て記録デバイスコントローラに送出するものであって、
ギャップ情報を省いてメモリにデータを出力するという
ものである。
また、前記の構成を基礎としてこの出願に併合される他
の発明の具体例として、例えば、Fl)Cにつながり、
FDCから送られてくるFMあるいはMFM信号を復調
する回路と、復調後のデータを格納し、取り外し可能な
電池によりバックアンプされた人界it RA Mと、
RAM中に格納されたデータをFMあるいはMFM信号
に変調し、FDCに転送する回路と、システムがアクセ
スされていない時は、全システムの電池を切る回路と、
これらの回路を1.制御するマイクロプロセッサと大容
量メモリをフロッピーディスクのデータフォーマットに
おけるトランク(又はシリンダ)、サイド。
セクタ、さらに必要に応じてデータサイズを加えた、い
わゆるID情報に分割し管理することにより、フロッピ
ーディスクと完全に互換性のあるファイルメモリ装置に
ある。そしてファイルメモリにデータを書込む場合は、
FDCから送られてくるFM或いはMFM信号は、復調
回路により8ビツトデータに変換される。マイクロプロ
セッサは、このデータを受は取り、ギャップデータでな
かったらファイルメモリに書込む。
次に、ファイルメモリからデータを読出す場合は、マイ
クロプロセッサがファイルメモリからデータを読み、F
M或いはMFM変調回路に転送する。変調回路は、この
データをFDCに送る。これにより、フロンピーディス
クのリード動作のシュミレートをするものである。
[作用] このように、ファイルメモリ装置は、従来のフロッピー
ディスクドライブ、ハードディスクドライブ、磁気テー
プ記憶ドライブ等の動作を完全にンユミレートすること
ができ、フロッピーディスクインタフェース、ハードデ
ィスインタフェース。
磁気テープ記憶装置インタフェース等を有するコンピュ
ータシステムであれば、新たにソフトウェアあるいは、
ハードウェアを作成することなしに、使用することがで
きる。
また、従来のフロッピーディスクドライブ、ハードディ
スクドライブ、磁気テープ記憶ドライブのような駆動部
分がないため耐環境性が高く、使用場所を選ばない。し
かもギャップを省いて記憶しているので、データの転送
速度が速い、フロッピーディスク、ハードディスク、磁
気テープ等対応の補助記憶装置が実現できる。
さらに、このようなファイルメモリ装置に電源切断回路
を設ければ、アクセスされていない状態では、電源が切
れており、ホストコンピュータ側がFDCを通して、フ
ァイルメモリをアクセスすると電源が入るようになって
いる。これにより非アクセス時には、半導体ファイルメ
モリ装置は、はとんど電力を消費しない。
従来のフロッピーディスクドライブのような駆動部分が
ないため耐環境性が高く、使用場所を選ばない。しかも
ギャップを省いて記憶しているので、データの転送速度
が速い、フロッピーディスク対応の補助記憶装置が実現
できる。
さらに、このようなファイルメモリ装置に電源切断回路
を設ければ、アクセスされていない状態では、電源が切
れており、ホストコンピュータ側がFDCを通して、フ
ァイルメモリをアクセスすると電源が入るようにできる
。これにより非アクセス時には、ファイルメモリ装置は
、はとんど電力を消費しない。
[実施例コ 以下、この発明の一実施例について図面を用いて詳細に
説明する。
第1図は、この発明によるファイルメモリ装置の一実施
例を示すブロック図であり、第2図はフロッピーディス
クコントローラが出力するデータフォーマット形式の一
例を示す説明図である。
ファイルメモリ装置39は、半導体ファイルメモリドラ
イブ19(以下ファイルメモリドライブ19)と半導体
メモリカード26(以下メモリカード26)とからなり
、ホストコンピュータ1のフロッピーディスクコントロ
ーラ3(以下FDC3)により制御される。
ここで、ファイルメモリドライブ19は、フロッピーデ
ィスクインタフェース用バッファ8(以下インタフェー
ス用バッファ8)と、マイクロプロセッサ18とを有し
、インタフェース用バッファ8とマイクロプロセッサ1
8との間には、データ入力側の経路としてMFM復調回
路11及び1バイト人カバソファ14とが設けられ、そ
のデータ出力側の経路としてMFM変調回路12及び1
バイト出力パノフγ16とが同様に設けられていてる。
さらに、マイクロプロセッサ18とメモリカード26側
との間には、アドレス出力を受けるアドレス変換回路2
2.このアドレス変換回路22からの出力及びマイクロ
プロセッサ18からデータバス20を介してのデータ及
びバンク切替え信号線23を介してバンク切替え信号受
けるバスバッフy24とが設けられている。
そして、ファイルメモリドライブ19とFDC3とは、
インタフェース用バッファ8等を介して接続され、ファ
イルメモリカード26は、ファイルメモリドライブ19
にそのパスバッファ24を介して接線されている。この
ような構成において、ファイルメモリカード26を切り
離すことにより従来のフロッピーディスクのように使用
できる構造となる。
ここで、ファイルメモリカード26は、RAM27を多
数何して構成され、その電源34aでRAM27をバッ
クアップしている。そして、停電検出回路29で電源3
4aが切れたことを検出してバンクアップ°心池34か
らRAM27に電力供給がなされ、ファイルメモリカー
ド26の中の内容が保持される。
したがって、ファイルメモリカード26がファイルメモ
リドライブ19から切離されるとか、ファイルメモリ装
置全体の電源が切れたとしてもファイルメモリカード2
6中の内容は消えることがない。
RAM27のアドレスは、′0”から始まる連続したア
ドレス空間に割りつけていて、例えば、32にバイトの
RAMを16個使用したとすると、総メモリ容■は51
2にバイト、そのアドレスは、“0”から“7FFFF
”までとなる。このアドレス空間をファイルメモリドラ
イブ19からアクセスする場合には、ファイルメモリド
ライブ19の中のマイクロプロセッサ18のアドレスを
アドレス変換回路22で変換した後、パスバッファ24
介してファイルメモリカード26側に人力する。
その理由としては、通常のマイクロプロセッサ18では
、アドレス“0”から数バイトのアドレス空間を割込み
テーブルなとに使用している場合があるからである。
なお、ファイルメモリドライブ19を制御するのに、大
きなアドレス空間を自するプロセッサ。
例えば、68000のような18bitマイクロプロセ
ツサを使用する場合には、そのアドレス空間が16Mバ
イトと広いことから、その空間の−rl<をファイルメ
モリカード26のアドレスに割り当てればよい。また、
これとは逆に、8ビツトマイクロプロセツサ6800、
Z80のようにアドレス空間が64にバイトと狭い場合
には、アドレスを4にバイト或いは18に、32にバイ
トに分割し、さらに8ビツトのラッチを使用してバンク
切り替えによって行う。例えば、アドレスを32にバイ
トに分割し、8ビツトのラッチを使用した場合はアクセ
スできる最大メモリ容lは32に×256=8192に
バイトとなる。
なお、第1図において、21はアドレスバスであり、2
5は制御信号線である。
次に、このファイルメモリ装置の動作について説明する
■トラック移動(シーク) ファイルメモリ装置34をフロッピーディスク装置とし
て使用するには、トラック移動(シーク)をシュミレー
トしなければならない。まず、FDC3よりft’制御
信号線7の中のステップ信号線からステップ信号が入力
されると、インタフェース用バッファ8.制御バス13
を介してこれをマイクロプロセッサ18か受けて検出し
、トラック移動をシュミレートする。
置体的には、ステップ信号が入力されるとマイクロプロ
セッサ18は、FDC3の制御信号線7の中のシータ方
向線を見て、内周方向にシークするのか否かを判断する
。次に、現在のトラック位置を修正し、ファイルメモリ
カード26の中のRAM27のアドレスを計算し、これ
以後、ファイルメモリドライブ19は、ファイルメモリ
カード27に対するリードライト動作をこのアドレスか
ら行うものである。
■ファイルメモリライト動作 FDC3からの制御により制御線7の中のライトゲート
信号がオン(ON)になり、この信号がライト信号線5
を介して送られて(ると、インタフェース用バッファ8
のライン信号線5aを経て、MFM復調回路11がその
信号を受は復調し、8ビツト(1バイト)データに組み
立てた後、1バイト人カバッファ14に入れる。マイク
ロプロセッサ18は、大力バッファ14のデータフル信
号線15を見て、データが入っていれば、入力バッファ
14からデータを受は取る。
次に、マイクロプロセッサ18は、このデータがギャッ
プデータなら捨てて、ID情報か、データであればRA
M27に格納する処理を行う。以後、この動作を繰り返
すことにより、ファイルメモリ26に対するライト動作
が実行される。
ここで、重要なことは、ホストコンピュータ(又はマイ
クロプロセッサ)1がFDC3を介して出力するデータ
は、例えば、第2図に見るようなデータフォーマットで
ある。しかし、この中でファイルメモリカード26の中
のRAM27に記憶する必要があるのは、セクタ番号、
トラック位置(トラック番号又はシリンダ番号)、サイ
ド番号。
さらにデータ長の、これら情報からなるID情報とデー
タである。したがって、ギャップ35は必要でない。な
お、第2図のフロッピーディスクのデータフォーマット
において、36は、前記ID情報の位置を示し、37は
、データ位置であり、38は、同期に使用されるシンク
データの位置である。
■ファイルメモリリード動作 FDC3の制御線7の中のドライブセレクト信号により
ファイルメモリドライブ19.がアクセスされ、ライト
ゲート信号がオフ(OFF)状態の場合はファイルメモ
リドライブ19は、トラック移動によって決まったRA
M27のアドレスのデータを基にしてリード動作を行う
前述したように、RAM27の中にはID情報とデータ
しか入っていない。そのためマイクロプロセッサ18が
8ビツト(1バイト)データを出力バッファ16に古く
と、FMあるいはMFM変調器12は、このデータを読
みFMあるいはMFM信号としてリードデータ信づ線6
 a + インタフェース用バッファ8.リードデータ
信号線6を介してFDC3に送出する。出カバソファ1
6は、その内容が空になるとマイクロプロセッサ18に
対してデータエンプティ信号17を出力する。
マイクロプロセッサ18がこのデータエンプティ信号1
7を受けると、パスバッファ24を介してファイルメモ
リカートリッジ°26から送出された次のデータを出力
バツア16に出力する。
以後はこの(り返しで、ファイルメモリに対するリード
動作が実行される。
なお、前述したように、FDC3から送られてくるデー
タ形式は、各種のフォーマットにより異なっているが、
マイクロプロセッサ18のマイクロブプログラムを変更
することにより簡単にそれに対応できる。
■オートパワーオン/オフ(ONloFF)動作ホスト
コンピュータ1がファイルメモリドライブ19に対して
データをリード/ライトするときは、まず、FDC3に
アクセスする。このアクセスを受けたFDC3は、ファ
イルメモリドライブ19に対し、制御線7のうちのドラ
イブ指令線7aにドライブセレクト信号又はモータ駆動
信号(モータオン信号)を出力する。その結果、電源ド
ライブ回路9が動作し、リレー10(又は半導体スイッ
チ)がオン(ON)L、ファイルメモリドライブ19の
電源31と、指令線31aを介してファイルメモリカー
ド26の電源34aに電源4から電力が供給されてそれ
ぞれの電源が入る。
このような構成から、このファイルメモリドライブ19
とメモリカード26とからなるファイルメモリ装置がア
クセスされていない状態では、はとんど電流を消費しな
い。
なお、ファイルメモリカード26は、ファイルメモリド
ライブ19の電源がオン(ON)している状態ではファ
イルメモリドライブ19から電源供給されている。−・
方、オフ(6FF)している状態では停電検出回路29
が動いて、電池34により電源が供給されるため、その
内容は常に保持されている。
このような実施例の構成においては、特に、次のような
利点がある。
(1)通常のフロッピーディスクインタフェースに接続
して使用できるため、汎用性がある。
(2)消費電力が少なく乾電池で使用できる。(モータ
などの駆動部がない) (3)フロッピーディスクに比べ見かけの上の転送速度
を20%も向上させることができる。
(4)ファイルメモリカードは電池でバックアップされ
ており取り外しが行えるためフロッピーと同様の取り扱
いが出来る。
(5)耐環境性に優れている(湿度、温度、振動に強い
)。
(6)フロッピーディスクのギャップをプログラムで省
いているためRAMの使用効率が良い。
(7)全システトの形が小さくハンドベルトコンピュー
タに使用等できる。
(8)通常のフロッピーが5Vと12Vの2電源必殻で
あるのに対し、5V”t’−一の電源でよい。
以1−説明してきたが、実施例では、ファイルメモリカ
ードとしてRAMを用いているが、これはRAMに限ら
ず、バブルメモリ等各種のメモリに適用できることはも
ちろんである。
さらにまた、変調回路、復調回路及びマイクロプログラ
ミングの変更でハードディスク、磁気テープなどの記録
装置にも接続して使用できる。
[発明の効果コ 以りの説明から理解できるようにこの発明にあっては、
FM或いはMFM信号等の変調信号を送出するフロッピ
ーディスクコントローラ、ハードディスクコントローラ
等の記録デバイスコントローラに接続されメモリをドラ
イブするドライブ回路と、このドライブ回路からのデー
タを記憶し、記憶したデータをドライブ回路に送出する
メモリとを備えていて、ドライブ回路は、変調信号を復
調して復調後のデータを前記メモリに格納し、メモリか
ら読出したデータを前記変調信号に変調して記録デバイ
スコントローラに送出するものであって、ギャップ情報
を省いてメモリにデータを出力するようにしているので
、従来のフロッピーディスクドライブ、ハードディスク
ドライブ、磁気テープ記憶ドライブ等の動作を完全にシ
ュミレートすることができ、フロッピーディスクインタ
フェース、ハードディスインタフェース、磁気テープ記
憶装置インタフェース等を有するコンビュータンステム
であれば、新たにソフトウェアあるいは、ハードウェア
を作成することなしに、使用することができる。
また、従来のフロッピーディスクドライブ、ハードディ
スクドライブ、磁気テープ記憶ドライブのような駆動部
分がないため耐環境性が高く、使用場所を選ばない。し
かもギャップを省いて記憶しているので、データの転送
速度が速い、フロッピーディスク、ハードディスク、磁
気テープ等対応の補助記憶装置が実現できる。
さらに、このようなファイルメモリ装置に電源切断回路
を設ければ、アクセスされていない状態では、電源が切
れており、ホストコンピュータ側がFI)Cを通して、
ファイルメモリをアクセスする走電源が入るようになっ
ている。これにより非アクセス時には、゛1′−導体フ
アイルメモリ装置は、はとんど電力を消費しない。
【図面の簡単な説明】
第1図は、この発明による半導体ファイルメモリ装置の
一実施例を示すブロック図、第2図はフロッピーディス
クコントローラが出力するフォーマット形式の一例を小
す説明図である。 ■・・・ホストコンピュータ、2・・・マイクロプロセ
ンサ、3・・・フロッピーディスクコントローラ(FD
C)、4・・・電源、5・・・ライトデータ信号、6・
・・リードデータ信号、7・・・フロッピーディスクド
ライブ制御信号、8・・・フロッピーディスクインタフ
ェース用バッファ、9・・・リレードライバ、10・・
・リレー、11・・・MFM復調回路、12・・・MF
M変調回路、13・・・制御信号、14・・・1バイト
人カバッファ、 15・・・データフル信号、16・・・1バイト出力バ
ツフア、17・・・データエンプティ信号、18・・・
マイクロプロセッサ、19・・・ファイルメモリドライ
ブ回路、20・・・データバス、21・・・アドレスバ
ス、22・・・アドレス変換回路、23・・・バンク切
m4L弓、24・・・パスバッファ、25・・・制御信
号、26・・・ファイルメモリカード、27・・・RA
M、28・・・デコーダ、29・・・停電検出回路、3
0・・・制御信号、31・・・電源ライン、32・・・
フロッピーディスクインタフェース、33・・・ファイ
ルメモリインタフェース、34・・・バソクアソフ電池
、35・・・ギャップ、36・・・ID情報、37・・
・データ、38・・・シンクデータ。 特許出願人 日立マクセル株式会社 代理人   弁理士 梶 山 拮 是 弁理十 山 木 富士男

Claims (3)

    【特許請求の範囲】
  1. (1)FM或いはMFM信号等の変調信号を送出するフ
    ロッピーディスクコントローラ、ハードディスクコント
    ローラ等の記録デバイスコントローラに接続されメモリ
    をドライブするドライブ回路と、このドライブ回路から
    のデータを記憶し、記憶したデータを前記ドライブ回路
    に送出するメモリとを備え、前記ドライブ回路は、前記
    変調信号を復調して復調後のデータを前記メモリに格納
    し、前記メモリから読出したデータを前記変調信号に変
    調して前記記録デバイスコントローラに送出するもので
    あって、ギャップ情報を省いて前記メモリにデータを出
    力することを特徴とするファイルメモリ装置。
  2. (2)FM或いはMFM信号等の変調信号を送出するフ
    ロッピーディスクコントローラ、ハードディスクコント
    ローラ等の記録デバイスコントローラに接続されメモリ
    をドライブするドライブ回路と、このドライブ回路から
    のデータを記憶し、記憶したデータを前記ドライブ回路
    に送出する着脱可能なメモリとを備え、前記ドライブ回
    路は、マイクロプロセッサと前記変調信号復調回路と、
    前記変調信号に変調する変調回路と前記記録デバイスコ
    ントローラからの制御信号に応じて自己の電源及び前記
    メモリの電源を切る回路と有し、前記マイクロプロセッ
    サは、前記記憶データ及び読出しデータについて前記記
    録デバイスコントローラの記録媒体に対するデータフォ
    ーマットのID情報に対応する管理をし、前記変調信号
    を復調して復調後のデータを前記ID情報対応に前記メ
    モリに格納し、前記ID情報対応に前記メモリから読出
    したデータを前記変調信号に変調して前記記録デバイス
    コントローラに送出するものであって、ギャップ情報を
    省いて前記メモリにデータを出力することを特徴とする
    ファイルメモリ装置。
  3. (3)変調信号はFM或いはMFM信号であって、記録
    デバイスコントローラはフロッピーディスクコントロー
    ラであり、メモリは電池でバックアップされていて、ド
    ライブ回路は、マイクロプロセッサとFM又はMFM復
    調回路とFM又はMFM変調回路と前記フロッピーディ
    スクコントローラからの制御信号に応じて自己の電源及
    び前記メモリの電源を切る回路と有し、前記マイクロプ
    ロセッサは、前記記憶データ及び読出しデータについて
    フロッピーディスクのデータフォーマットにおけるID
    情報に対応する管理をし、前記FM或いはMFM信号を
    復調して復調後のデータを前記ID情報対応に前記メモ
    リに格納し、前記ID情報対応に前記メモリから読出し
    たデータをFM或いはMFM信号に変調して前記フロッ
    ピーディスクコントローラに送出するものであって、ギ
    ャップ情報を省いて前記メモリにデータを出力すること
    を特徴とする特許請求の範囲第2項記載のファイルメモ
    リ装置。
JP11531886A 1986-05-20 1986-05-20 フアイルメモリ装置 Expired - Lifetime JPH061431B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11531886A JPH061431B2 (ja) 1986-05-20 1986-05-20 フアイルメモリ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11531886A JPH061431B2 (ja) 1986-05-20 1986-05-20 フアイルメモリ装置

Publications (2)

Publication Number Publication Date
JPS62271130A true JPS62271130A (ja) 1987-11-25
JPH061431B2 JPH061431B2 (ja) 1994-01-05

Family

ID=14659631

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11531886A Expired - Lifetime JPH061431B2 (ja) 1986-05-20 1986-05-20 フアイルメモリ装置

Country Status (1)

Country Link
JP (1) JPH061431B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04104318A (ja) * 1990-08-23 1992-04-06 Nippon Steel Corp 静止型補助記憶装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04104318A (ja) * 1990-08-23 1992-04-06 Nippon Steel Corp 静止型補助記憶装置

Also Published As

Publication number Publication date
JPH061431B2 (ja) 1994-01-05

Similar Documents

Publication Publication Date Title
US4642759A (en) Bubble memory disk emulation system
JPS6034639U (ja) インタ−フエイス装置
US4651238A (en) Recording medium read/write control system
JPS627572B2 (ja)
JPS62271130A (ja) フアイルメモリ装置
KR19990072581A (ko) 데이터전송방법및장치
JPH04111113A (ja) ハードディスクエミュレータ
US5293625A (en) Signal selecting circuit which selectively outputs predetermined signal to host computer compatible with plurality of computer hardware types and disk drive having such signal selecting circuit
JPH11175261A (ja) ディスクの制御方法
JPH06187249A (ja) ディスクアレイ装置
JP2857602B2 (ja) 半導体ファイルメモリ装置
US6560051B1 (en) Disk device having access to disk in different writing modes
JPH08195031A (ja) ハードディスク装置
JPS63106035A (ja) 半導体フアイルメモリ装置
JPH05109174A (ja) 周辺装置の制御方法、フロツピ・デイスク装置の制御方法、周辺装置、フロツピ・デイスク装置、及び、データ処理システム
KR0178849B1 (ko) 퍼스널 컴퓨터의 에프디디 제어 장치
JPH06214724A (ja) 情報記録再生システム
JP2776119B2 (ja) 光ディスク処理装置
KR100621375B1 (ko) 3상 트랜시버를 이용한 조합제어 시스템
JPH05119931A (ja) 情報記憶装置
JPH03272057A (ja) データ保証方式
JPH06103510A (ja) 記録再生装置のデータ処理方法
KR19980054629A (ko) 메모리형 보조기억장치
JPH0375952B2 (ja)
JPH05313835A (ja) 疑似フロッピーディスク装置

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term