JPS62242442A - パケツト遅延を測定するための装置 - Google Patents

パケツト遅延を測定するための装置

Info

Publication number
JPS62242442A
JPS62242442A JP62044157A JP4415787A JPS62242442A JP S62242442 A JPS62242442 A JP S62242442A JP 62044157 A JP62044157 A JP 62044157A JP 4415787 A JP4415787 A JP 4415787A JP S62242442 A JPS62242442 A JP S62242442A
Authority
JP
Japan
Prior art keywords
packet
signal
state
time
buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62044157A
Other languages
English (en)
Other versions
JP2721499B2 (ja
Inventor
ハリー ウィリアム アデルマン
ジェームス ダニエル トムシック
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AT&T Corp
Original Assignee
American Telephone and Telegraph Co Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by American Telephone and Telegraph Co Inc filed Critical American Telephone and Telegraph Co Inc
Publication of JPS62242442A publication Critical patent/JPS62242442A/ja
Application granted granted Critical
Publication of JP2721499B2 publication Critical patent/JP2721499B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/64Hybrid switching systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/02Details
    • H04L12/08Allotting numbers to messages; Counting characters, words or messages

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔技術分野〕 本発明はパケット伝送システム、より詳細には、パケッ
トがこれら伝送及び/あるいは交換を通じて伝送される
ときパケットが受けるランダム遅延を測定するための装
置に関する。
〔背景技術〕
パケットを使用しての低ピント速度音声帯域信号の伝送
は、回路交換と比較して、伝送及び交換コストが大きく
削減できることが期待されるが、パケットを介しての符
号化音声帯域情報の伝送及び交換には幾つかの!題があ
るため今だに広く普及されてない。これら問題の1つは
、伝送及び/あるいは交換網を通じてパケットが伝送さ
れるとき受けるランダム遅延の問題である。網の多重化
及び交換ノードへのランダム遅延の導入は伝送あるいは
交換の前にパケットがバッファ メモリユニット内で待
たされることに起因する。データと異なり、音声帯域情
報は高品質の音声帯域信号の再生を維持するために実質
通に一定の速度で復号することが必要である。伝送及び
交換網を通じての伝送中にランダム遅延が導入されると
、このランダム遅延を補正しないかぎり正常な復号は不
可能である。この補正のため、遅延を正確に測定するこ
とが必要である。
パケット交換を通じて伝送される過程でパケットが受け
るランダム遅延を測定するための1つの有効な方法とし
て、1985年3月19日付で、W、A、モントゴメリ
ー(W、A、Mon七gomery)に公布された合衆
国特許第4 、506 、358号に開示れるいわゆる
タイム スタンプを使用する方法がある。
この先行技術によるタイム スタンプ法では、パケット
網ノード内でのタイム スタンプ値の更新と関連して2
つのパケット見出し欄が必要とされる。第1の欄は網ノ
ードに入った時点のいわゆる受信タイム スタンプ値を
含み、第2の欄は網ノードを通じてのいわゆるパケット
到着時間を運ぶのに使用される。網ノードを出るとき、
タイムスタンプ欄内の値とパケット到着欄内の値がロー
カル タイミング信号値と加算され、新たな更新された
タイム スタンプ値が得られる。更新されたタイム ス
タンプ値の計算は網ノードを出るときに遂行されるが、
これら2つの見出し欄の使用を必要とする。この追加の
到着時間欄の使用は、追加の装置及び制御を必要とし、
また追加の信号バンド幅を使用するためできれば回避す
べきである。
〔発明の概要〕
先行技術によるタイム スタンプ法のこれら及び他の問
題は、本発明によると、タイム スタンプ値更新機能を
網ノード入りタイム スタンプ機能と網ノード出タイム
 スタンプ機能に分離することによって解決される。
網ノード入りタイム スタンプ機能はパケット見出し内
の単一のタイム スタンプ欄にいわゆるパケット発信時
間値を挿入することにある。このパケット発信時間はロ
ーカル時間信号を基準とされる。具体適には、パケット
発信時間はローカル時間信号から決定される網ノードに
パケットが入った時点のローカル時間からパケット見出
しのりイム スタンプ欄からのタイム スタンプ値を引
いた値に等しい。そのパケットがその網ノードから発信
された場合は、パケット見出しからのタイム スタンプ
値はゼロであり、パケット発信時間はそのパケットが発
信された時点のローカル時間となる。出タイム スタン
プ機能はパケットがその網ノードから出る時点でパケッ
ト見出しのタイム スタンプ欄内にパケット発信時間に
かわって更新されたタイム スタンプ値を挿入すること
ににある。更新されたタイム スタンプ値はローカル時
間信号から決定されるパケットがその網ノードから出る
時点のローカル時間値からパケット見出しのタイム ス
タンプ欄からのパケット発信時間の値を引いた値に等し
い、入りタイム スタンプ機能及び出タイム スタンプ
機能は両方とも同一のローカル タイミング信号を使用
する。
〔実施例〕
金瓜■1皿 第1図に略ブロック図形式にて複数のデジタル回線から
パケット網にアクセスするためのインクフェースを示す
。デジタル回線上の信号には、音声、デジタル データ
、音声帯域データ等、つまり、この例ではDSIフォー
マットにて伝送される任意の信号が含まれる。具体的に
は、パケット網103とインタフェースするアクセス用
インタフェース送信機lot及びアクセス用インタフェ
ース受信機1003が示される。実際には、受信591
02と実質的に同一のアクセス用インタフェース受信機
121が個々のアクセス用インタフェース送信機101
と関連し、あるいは同位置におかれ、また送信機101
と実質的に同一のアクセス用インタフェース送信機12
2が個々のアクセス用インタフェース受信機102と関
連し、あるいは同位置におかれる。ここでは、終端−終
端構成のみが示されるが、パケット網は多数のノードを
含み、パケットはこれを通じて伝送及び/あるいは交換
され、その後、特定のアクセス用インタフェース受信機
の所で受信される。
アクセス用インタフェース送信機101は伝送回線10
4−1から104−N以上に、例えば、音声、音声帯域
データ等を含む標準DSLフォーマットのデジタル信号
を受信し、これら信号を伝送のためにパケットに変換す
る。複数の時分割多重信号が入力ターミナル104−1
から104−Nによってアクセス用インタフェース送信
機101内のデジタル回線インタフェース ユニット(
DLI)105−1から105−Nに供給される。
デジタル回線インタフェース ユニ7ト105はDSL
デジタル信号をインタフェースするための周知のタイプ
の装置である。このデジタル回線インタフェース ユニ
ットは1.544 Mb/secのDS1クロフク信号
を回復するための位相ロック ループ、双FfA/単極
変調器、利得及び/あるいは遅延ひずみを等化するため
の等止器、性能監視装置、DSLループバックを維持す
るめたの装置、及び単極デジタル信号を24チヤネル 
フォーマ、トから、この例では、アクセス用インタフェ
ースの内部タイミングと同期の2.048 Mb/se
cの第1の伝送速度を持つ32タイムスロットPCMフ
ォーマットにリフオーマットするための装置を含む。
この例では、データを伝送するために24個のタイムス
ロットのみが使用されるが、他の構成では32個の全て
のタイムスロットを使用することもできる。DL110
5−1から105−Nからの32タイムスロフトPCM
出力信号はそれぞれ送信用アクセス モジュール106
−1から106−Nに供給される0個々の送信用アクセ
ス モジュール106はDL1105−1から105−
Nの関連する1つからの第1の伝送速度の32タイムス
ロットPCM信号を後に説明の方法にてパケット フォ
ーマットに変換する。バス コントローラ107は個々
の送信用アクセス モジュール106−1から106−
N及び送信用パケットバス108と対話し、送信用アク
セス モジュール106から送信用パケット バス10
8へのパケット出力の供給を制御する0個々の送信用ア
クセス モジュール106−1から106−Nから送信
用パケット バス108に供給されるパケットには、特
定のパケットがその中で処理されるべき送信処理モジュ
ール109−1から109−Mの1つを同定する内部着
信先コードが含まれる。
送信用パケット バス108は、この例では、8、19
2 Mb/sの処理速度を持つ。送信処理モジュール1
09のRMは送信用アクセス モジュール106の数N
と異なることに注意する。
個々の送信処理モジュール(109−1から109−M
)は送信用パケット バス108を監視することによっ
て、これに割り当てられる個々のパケットを検出しこれ
を得る。個々の送信処理モジュール109はそれに割り
当てられたパケットを処理し、パケット見出し欄を完結
し、均一の出力速度を実現するための緩衝動作を行なう
。送信処理モジュール109に関しては後に詳細に説明
される。送信処理モジュール109−1から109−M
からのパケット出力はそれぞれデジタル回線インタフェ
ース(DLりユニッl−110−1から110−Mに供
給される。個々のDLIユニット110−1から110
−Mはパケット化された情報をデジタル出力信号フォー
マットに変換する。この例では、デジタル出力信号は周
知の拡張PCMフレーミング フォーマット(ex t
endedPCM framing formal)の
形式を持ち、個々のフレームは193ビツトを含み、こ
れが1.544Mb/sの速度にて伝送される。この回
線インタフェースユニットは当分野において周知である
。情報のパケットを含むパケット化されたDSIフォー
マット信号はDLIユニット11o−iがら110−M
からパケット′a4103に供給される。パケット網1
03は当分野において周知である。−例としての好まし
いパケット交換鋼に関しては、例えば、1985年1月
15日イ寸けで、J、S、ターナ−(J、S、Turn
et)らに公布された合衆国特許第4.494.230
号を参照すること。パケット化されたDSI信号は、必
要に応じて、任意の数の遠隔アクセス用インタフェース
受信機ユニット102に伝送される。アクセス用インタ
フェース送信機101のタイミング信号は、送信機10
1と同位置におかれた対応するアクセス用インタフェー
ス受信機121から派生され、必要に応じて周知の方法
で使用される。ローカル タイミング ユニッ)119
は送信機101内のモジュールを動作するのに使用され
るローカル タイミング信号を生成する。ローカル タ
イミング信号を派生するためのクロック信号は同位置に
おかれたインタフェース受信機121から得られる。こ
れに関しては、アクセス用インタフェース受信機102
との関連において説明される。
アクセス用インタフェース受信機102は、伝送回線1
11−1から111−Y上にパケット網103′からの
パケット化されたデジタル信号をDS1拡張フレーミン
グ フォーマットにて受信し、これらパケット化デジタ
ル信号を音声、音声帯域データ等を含む標準のDSlフ
ォーマットに変換する。特定のアクセス用インタフェー
ス受信機102は1つあるいは複数のアクセス用インタ
フェース送信機101からパケットを受信する。受信用
伝送回線の数Yは受信機によって異なることに注意する
。これを達成するため、パケット化された信号はDSI
レベル伝送回線111−1から111−Yを介してそれ
ぞれデジタル回線インクフェース(DLI)ユ゛ニフト
112−1から112−Yに供給される。デジタル回線
インタフェースユニット112は周知のタイプであり、
双極Dsiパケット化信号を単極デジタル信号に変換し
、単極デジタル信号を、この例では、2.048Mb/
secの伝送得度を持つ32タイムスロツト単極フオー
マツトにリフオーマットし、DSlクロツタ信号等を回
復する。回復されたクロック信号は、周知の方法にてロ
ーカル タイミング ユニット120内でいわゆるロー
カル タイミング信号を生成するのに使用される。この
ローカル タイミング信号は、アクセス用インタフェー
ス受信機102及び同位置におかれたアクセス用インタ
フェース送信機122内で使用される。アクセス用イン
タフェース送信機122は本質的にアクセス用インタフ
ェース送信機lotと同一である。
32タイムスロット単極パケット化信号が個々のDL1
112−1から112−Yからそれぞれ受信処理モジュ
ール113−1から113−Yに供給される。個等の受
信処理モジュール113−1から113−Yは入り32
タイムスロツト パケット化信号を第1の伝送速度から
受信用パケットバス115によって採用される内部処理
速度に変換する。この例では、第1の伝送速度は2.0
48Mb/secの32タイムスロツト フォーマット
の速度であり、内部受信用パケット バス115の速度
8.192 Mb/secである。受信処理モジュール
113はまた受信されたパケットを前処理する。
例えば、この前処理には、内部受信着信先コード欄の追
加、タイム スタンプ情報の処理、伝送エラーの監視、
及び見出し内にエラーが発生したパケットの削除などが
含まれる。バス コントローラ114は個々の受信処理
モジュール113−1から113−Y及び受信用パケッ
ト バス115と対話し、パ′ケットの受信用パケット
 バス115上への流れをmlJ御する。個々の受信用
アクセスモジュール116−1から116−Xは受信用
パケット バス115上の活動を監視し、パケット見出
し内の受信着信先コードを介してそれに割り当てられた
パケットを検出する。受信用アクセスモジュール116
−1から116−Xは1つあるいは複数の遠隔アクセス
用インタフェース送信機101から送信用アクセス モ
ジュール106−iから106−Nに加えられた元の信
号の複写を再生する。個々の受信用アクセス モジュー
ル116−1から116−Xからの出力は32タイムス
ロツト時分割多重信号であり、これはデジタル回線イン
タフェース ユニットl 17−1から117−Xに供
給される。個々のデジタル回線インタフェース ユニッ
ト117−1から117−Xは2.048 Mb/se
cの速度を持つ単極32タイムスロット時分割多重信号
をそれぞれ関連するデジタル伝送回線11 B−1から
118−Xに伝送するのに必要とされる1、 544 
Mb/secの速度を持つ標準DSIPCMフォーマッ
トに変換する。受信処理モジュール113の数Yは受信
用アクセスモジュール116の数Xと異なることに注意
する。
説明を簡潔にするため、以下の送信機101及び受信機
102のモジュールの説明はタイムスロット ベースに
て行なうものとする。周知のように、これらモジュール
は32タイムスロツトの内部信号を処理するために時分
割される。
゛ 君 アクセス モジエール 第2図は略ブロック図の形式にて送信用アクセス モジ
ュール106の詳細を示す。個々の送信用アクセス モ
ジュール106は音声処理モジュール201及びパケッ
ト アセンブラ202を含む、音声処理モジエール20
1はエコー キャンセラ203、符号器204、音声検
出器205及び信号分類器206を含む。音声処理モジ
ュール201は音声及び音声帯域データを含むタイムス
ロット上の音声帯域信号をタイムスロット ベースにて
ADPCM符号化出力信号に符号化するために使用され
る。このへ〇PCM符号化された出力信号はパケット 
アセンブラ202に供給される。デジタル データ信号
に割り当てられたタイムスロットの期間において、音声
処理モジュール201はトランスバレントとなり、これ
ら信号は周知の方法による音声信号処理を受けることな
く、直接にパケットアセンブラ202に供給される。
音声帯域信号の処理において、エコー キャンセラ20
3には周知の方法にてエコーを相殺するためにデジタル
回線インタフェース105(第1図)の1つからの32
タイムスロツト送信PCM信号及び同位置におかれたア
クセス用インタフェース受信機121  (第1図)か
らの受信PCM信号が供給される。具体的には受信PC
M信号は同位置におかれたアクセス用インタフェース受
信機121内の受信用アクセスモジュールの関連する1
つから得られる。このエコー キャンセラ ユニットは
当分野において周知である。これに関しては、例えば、
合衆国特許第3.500.000号、及びり、L。
ダットウィーラ(D、L、Duttweiler)らに
よって、BSTJ、Vol、59、N12.1980年
、ページ149−160に発表の論文〔単一チツブVL
SIエコーキャンセラ(A Single−Chip 
VLSI Ech。
Canceler) )を参照すること。
音声検出器205にはエコー キャンセラ203からの
出力及び関連するアクセス用インクフェース受信機(第
1図)からの受信PCM信号が供給される。音声検出器
205はそれに供給される送信PCM信号の32個のタ
イムスロットの個々のタイムスロット内の音声帯域エネ
ルギーの存在を検出する。音声検出器205はコントロ
ーラ207に供給される送信PCM信号の個々のタイム
スロットに関する能動一体止出力、及びパケット アセ
ンブラ202内の見出し生成器208に供給されるノイ
ズ推測値を生成する。この音声検出器は当分野において
周知である。これに関しては、例えば、1981年7月
7日付けでC,J、メイジュニア(C,J、May、J
r、 )に公布された合衆国特許第4.277.645
号を参照すること。
信号分類器206にはエコー キャンセラ203からの
出力信号及び関連するアクセス用インタフェース受信機
からの受信PCM信号が供給される。
信号分類器206は送信PCMタイムスロット内の信号
を音声及び非音声信号に分類する。信号分類器206か
らの音声−非音声出力指標はタイムスロット ベースに
てパケット アセンブラ202内のコントローラ207
に供給される。この信号分類器は当分野において周知で
ある。これに関しては、例えば、1981年7月28日
付けで、チン−ジエン チャン(Chin−Sheng
 Chuang )らに公布された合衆国特許第4.2
81.218号を参照すること。
符号器204は送信PCM信号をADPCM出力信号に
変換するための可変速度符号器である。
コントローラ207はパケット存在制御信号、及び符号
化速度及びタイプを示す符号化制御信号を符号器204
に供給する。符号化速度は、PCM信号内の特定のタイ
ムスロットに対する網構成及び信号分類器の出力に基づ
いて複数の速度の中から必要に応じて選択される。パケ
ット存在制御信号は本発明においては、遅れて到達した
パケットの処理を容易にし、また関連する遠隔アクセス
用インタフェース受信機内のパケット損失及び伝送エラ
ーの回復に使用される。符号器204内において、パケ
ット存在信号は状態変数の初期化、適応化及び保持に使
用される。符号器204の詳細は第25図に示され、第
26図の状態図との関連で後に説明される。
符号器204からのADPCM出力はパケットアセンブ
ラ202内のフォーマツタ209に供給される。フォー
マツタ209は、この例では、RAMメモリ ユニット
及び複数のカウンタ(図示なし)を含む、カウンタは供
給゛されるピントをそれぞれ第3図及び第4図に示され
るμ−法PCM信号フォーマント及び32キロビツト/
sec ADPCM信号フォーマントに再構成するため
の桁送りレジスタ機能を遂行する。第3図及び第4図は
個別のタイムスロット、例えば、タイムスロット0に対
するフォーマットを示し、これがPCM送信信号の個々
のフレーム内の残りのタイムスロット1から31に対し
て反復される。具体的には、本発明によると、フォーマ
ツタ209は個々のタイムスロットの個々のビットを所
定の方法でそのタイムスロットに対するパケット情報欄
にグループ化する機能を遂行する。本発明によると、こ
のグループ化はパケット情報欄の処理を平易にするよう
に行なわれる。このビットのグループ化は、RAMメモ
リ ユニットのメモリ位置のアドレシング計画によって
簡単に実現できる0例えば、μ−法PCMあるいはAD
PCMサンプルのビットがRAMメモリ位置内に並列に
所定の数の反復フレームだけ書込まれ、次に所定の数の
フレームから”グループのビットが形成される。これは
、これらメモリ位置をサンプルの最上位ビットを含むグ
ループから開始し最下位ビットを含むグループにいたる
までビットを直列に読み出すことによって達成される。
第3図に示されるように、μ−法PCM信号では、タイ
ムスロット当たり8ビツトが存在し、128フレームが
1パケット期間に含まれる。この例では、1パケット期
間は16ミル秒とされる0次に、128フレームからの
特定のタイムスロットに対する符号ビットがフォーマツ
タ209のRAMメモリ内の128のビット位置内に一
緒にグループ化される。特定のタイムスロットに対する
128フレームからの(a>ビットもRAMメモリの1
28のビット位置内に一緒にグループ化され、これが(
Z)ビットまで行なわれる。
あるタイムスロットに対する128フレームからのグル
ープのビットがパケット情報欄を構成し、これがマルチ
プレクサ210に出力される。
32キロビット/秒ADPCMフォーマットでは、4ビ
ツト、つまり、3.1.2及び3、及び文字Xにて示さ
れるいわゆる4つのビット ケアビットを含む。従って
、128の符号ビットがフォーマツタ209内のRAM
メモリのビット位置に一緒にグループ化される。128
の(1)−ビットがRAMメモリのビット位置に一緒に
グループ化され、同様に、128の(2)−ビット及び
128の(3)−ビットも一緒にグループ化される。第
4図に示されるように、(3)−ビットはレベルlのエ
ンハンスメント ビットとみなさ、?L、(2)−ビッ
ト欄はレベル2のエンハンスメント ビットとみなされ
る。このレベル1及びレベル2のエンハンスメント ビ
ットは、落スことが可能なグループのビット、つまり、
後に説明のごとく、必要に応じて音声パケットから除去
できるビットである。4−ビットADPCMサンプルに
加えて、このシステム構成は、特定のタイムスロットに
おいて、3−ビットADPCMサンプルの伝送、あるい
は2−ビットADPCMサンプルの伝送を必要とする場
合がある。3−ビットADPCMでは、S、1及び2ビ
ツトのみが使用され、2−ビットADPCMでは、S及
び1ビツトのみが使用される。このパケット欄情報が入
り信号内の32個のタイムスロットの個々に対して形成
される。つまり、個々のタイムスロット、従って、伝送
される個々のチャネルに対して1つのパケット情報欄が
形成される。フォーマツタ209へのデータの書込み及
びフォーマツタ209からのパケット情報欄の読み出し
は、後に説明されるようにコントローラ207によって
制御される。フォーマツタ209から出力されるパケッ
ト情報欄はマルチプレクサ210に供給され、ここで見
出し生成器208からの適当なパケット見出しと結合さ
れる。
見出し生成器208はコントローラ207の制御下にお
いてパケット ベースにて第5図に示されるパケット見
出しを生成する。見出し生成器208は所望の見出し欄
を格納するためのメモリを含む。パケット見出し欄はパ
ケットを遠隔アクセス様インタフェース受信機に伝送す
るために処理するための送信処理モジュール109(第
1図)の1つを同定する内部着信先コードを持つ内部槽
を含む。この内部着信先モジュール コードは伝送の前
に送信処理モジュール内で破棄される。もう1つの欄は
伝送システム内のどこにパケットを伝送すべきかを同定
する論理チャネル番号(LCN)を含む。タイム スタ
ンプ欄はパケットが発信されたローカル時間、つまり、
パケット発信時間(packet originate
 tia+e、 POT)を含むが、これはローカル 
タイミング ユニット119(第1図)からのローカル
時間信号から得られる。この例では、ローカル時間速度
は1 kHzである。BDI欄はパケットの処理タイプ
を選択するための情報を含み、生成されたパケットのタ
イプを示すのに使用される。デジタル データ及び音声
帯域データでは、どのビットも落すことはできないこと
に注意する。アクセス様インタフェース送信機101内
において、特定のタイムスロットに対するBDIがコン
トローラ20−7内に格納された特定のシステム構成か
ら得られる。BDI欄は2つのサブ欄を含み、片方のサ
ブ欄は特定のパケットに対して使用される符号化のタイ
プ(受信状態)を含み、他方はパケットの以前の処理に
関する情報、例えば、エンハンスメント欄が落されてい
るか否かを示す情報(パケット長値)を含む。シーケン
ス番号(SEQ、 11kL”) @は、そのパケット
がサイレンス期間の後の最初のパケットである場合は、
先頭パケット識別子を含み、それが一連のパケットの次
のパケットである場合はパケット仮想シーケンス番号を
含む。この仮想シーケンス番号の使用に関しては後に説
明される。ノイズ推測植種は音声検出器205によって
生成される背景ノイズ推測値を含む。チェック シーケ
ンスがパケット見出し全体を通じて計算され、見出しチ
ェック シーケンス欄に挿入される。これら見出し種信
号はコントローラ207の制御下で見出し生成器208
にロードされる。この見出しはマルチプレクサ210に
供給され、ここでパケット情報欄と結合され、次にパケ
ット バッファ211内に書き込まれる。パケット バ
ッファ211への書込みも書込み回路212と協力して
コントローラ207の制御下で行なわれる。パケット 
バッファ211内のパケットは読出し回路213及びバ
スコントローラー107(第1図)の制御下で送信用パ
ケット バス108(第1図)に読み出される。読出し
回路213はパケット準備完了信号(packetre
ady )をバス コントローラ107に送り、バス 
コントローラ107がパケット送信信号(send p
acket )を送くると、読出し回路213はパケッ
トをパケット バッファ211から送信用パケット バ
ス108に読み出す。バスコントローラ107の動作に
関しては後に説明される。
コントローラ207は符号器204及びパケット アセ
ンブラ202の動作を制御する。この目的を達成するた
め、コントローラ207は制御論理及び個々のタイムス
ロットに対して1つの複数のパケット期間タイマを含む
。これらタイマは、アセンブラ202内でパケットを生
成する一連のステップを制御し、また符号器204を制
御するのに使用される。この例では、パケット期間は1
6ミリ秒とされる。
第6図はコントローラ207内で符号器204(第2図
)の構成及び動作を制御するために実行される一連のス
テップの流れ図を示す。この手順はブロック601から
反復フレームの個々のタイムスロットに対して開始され
る。その後、条件分岐点602において、音声検出器2
05からの出力に従ってパケットが能動であるか否かテ
ストされる。ステップ602におけるテスト結果がN。
である場合は、条件分岐点603において、現在のタイ
ムスロットが能動であるか否かテストされる。タイムス
ロットの活動は音声検出器205からの出力の状態を調
べることによって検出される。
ステップ603においてテスト結果がNoである場合は
、動作ブロック604において、コントローラ207は
パケット休止(真でない)信号を符号器204(第2図
)に向けて出力し、この符号器制御手順は605から退
出する。つまり、パケット及びタイムスロットの両方が
休止状態であると判定されたタイムスロット期間のあい
だ、符号器204は不能にされる。ステップ603にお
いてテスト結果がYESの場合は、タイムスロットは能
動であり、動作ブロック606において、コントローラ
207内のパケット期間タイマ(図示なし)がパケット
期間のカウントを開始する。これは、ステップ602に
おいてパケット指標が休止であり、現在ステップ603
においてパケットが能動であると判定されることからパ
ケットの開始を意味する。従って、これはそのパケット
内の先頭のタイムスロットである。その後制御は動作ブ
ロック607に渡され、ここで、コントローラ207は
パケット能動(真)信号を出力する。このパケット能動
信号はコントローラ207から符号器204(第2図)
に加えられる。ステップ602に戻どり、テスト結果が
YESである場合は、パケットは能動状態にとどまり、
動作ブロック607において、コントローラ207から
符号器204にパケット能動信号が加えられる。動作ブ
ロック608において、現在のタイムスロットに対する
格納されたシステム構成、つまり、符号化のタイプがア
クセスされる。条件分岐点609において、現在のタイ
ムスロットに対するシステム構成に関して符号法がいわ
ゆる埋込符号法(embedded  coding 
)であるか否かテストされる。この埋込符号法に関して
は、例えば、1973年12月25日に公布された合衆
国特許第3,781,685号、及び−L旦ヱE)う」
びL久り」ユ乙−jz仁−コ」2王三欠二之a 7 (
IEEETransactions on Con+m
uni−cations)、Vol、Com −28,
11m?、1980年7月号、ページ1040−104
6号にデビット、J。
グツドマン(David J、 Goodman)によ
って発表の論文〔可変ビット速度伝送のための埋込DP
CM(EmbeddedDPCM for Varia
ble Bit Rate Trans−missio
n ) )を参照すること。ステップ609において結
果が NOである場合は、符号法のタイプが埋込まれて
おらず、動作ブロック610において、コントローラ2
07内のシステム構成に格納された符号法が採用される
。例えば、伝送されるデジタル データが、4−ビット
ADPCM、3−ビットADPCMあるいは2−ビー/
)ADPCM符号である場合は、符号器204はバイパ
スされる。その後、この手順ブロック605から退出す
る。ステップ609におけるテスト結果がYESの場合
は、符号法が埋込まれており、条件分岐点611におい
て、伝送活動が非音声であるか否かテストされる。ステ
ップ611におけるテスト結果がNo、つまり、伝送活
動が音声である場合は、動作ブロック610において格
納された符号器構成が使用され、その後、この手順は6
05から退出する。ステップ611におけるテスト結果
がYESである場合、伝送活動は非音声、つまり、例え
ば、音声帯域データであり、動作ブロック612におい
て、このチャネル、つまり、タイムスロットにプレミア
ム伝送品質が与えられる。
この例においては、4−ビットADPCM符号が使用さ
れる。その後、この手順はブロック605から退出する
。格納された符号器構成は、例えば、4−ビット、3−
ビットないし2−ビット埋込符号ADCM、及び4−ビ
ット、3−ビットないし2−ビット非理込符号ADPC
Mである。例えば、4/2−ビット埋込符号構成におい
ては、4ビツトのうちの2つはいわゆるコアビットであ
り、落すことはできず、2つの最下位ビットのみを落す
ことが可能である。同様に、4/3埋込符号構成の場合
は、4ビツトのうち3ビツトがコア ビットであり、1
つの最下位ビットのみを落すことが可能である。
第7図はコントローラ207によってアクセス用インタ
フェース送信機101内の送信用パケット バス108
(第1図)に供給されるパケットを生成するためのパケ
ット アセンブラ、202(第2図)を制御するために
遂行される動作手順の流れ図を示す。この手順は反復フ
レームの個々のタイムスロットに対してブロック701
から開始される0次に、条件分岐点702において、パ
ケットが能動であるか否かテストされる。ステップ70
2のテスト結果がNOである場合は、条件分岐点703
において、タイムスロットが能動であるかテストされる
。ステップ703のテスト結果がNoである場合は、こ
の手順はブロック704から退出する。つまり、この特
定のタイムスロットに対して現在生成されているパケッ
トは存在しない。ステップ703のテスト結果がYES
である場合は、動作ブロック705において、パケット
 シーケンス番号カウンタが増分される。つまり、ステ
ップ702がNoのテスト結果を与え、ステップ703
がYESのテスト結果を与えることは、新たなパケット
の開始を示す。シーケンス番号カウンタは、この例では
、モジュロ15カウンタである。つまり、1から15を
継続してカウントする。ゼロ(0)状態は存在しない。
ゼロ状態は1つの標識のかわりに一連(スパート)の隣
接するパケット内の先頭パケットを同定するために使用
される。−例のパケット シーケンスとして、例えば、
0,5.6.7.8、・・・、15.1.2.3.4.
5、・・・が考えられる。また別のシーケンスとして、
0.14.15.1.2、・・・、12.13.14.
15.1、・・・が考えられる。
これらシーケンスは、仮想シーケンスとして周知である
。ゼロは音声あるいは情報スパート内の先頭あるいは計
画パケットを示すために挿入される。
仮想シーケンス内の番号は、先頭のパケットを含む情報
スパート内の個々のパケットに対して増分される。つま
り、上に示されるように、情報スパート内の先頭のパケ
ットを同定する特別の数字が仮想シーケンス内の番号に
とってかわる。本発明に従って、情報スパート内のパケ
ットに仮想シーケンス番号を付与することによって、関
連する遠隔アクセス用インタフェース受信機102内の
デジタル信号の再生が簡素化される。条件分岐点706
において、その特定のタイムスロットがすぐ前のフレー
ムにおいて能動であったか否かテストされる。ステップ
706におけるテスト結果がNoである場合は、動作ブ
ロック707において、見出し生成器208(第2図)
のシーケンス番号メモリ内にゼロ(0)が格納される。
これは情報スパート内のパケットの新たなシーケンスの
開始を示す。その後、動作ブロック70Bにおいて、パ
ケット期間タイマがパケット期間の時間測定を開始する
。このパケット期間タイマは第6図のステップ606の
パケット期間タイマと同期される。
ステップ706に戻どり、テスト結果がYESの場合は
、そのパケットは現在の情報スパート内のもう1つのパ
ケットであり、動作ブロック709において、現在のシ
ーケンス番号のカウンタ値が見出し生成器208 (第
2図)内のシーケンス番号メモリ内に格納される。その
後、動作ブロック708において、パケット期間タイマ
がパケット期間の時間測定を開始する。次に、動作ブロ
ック710において、現在のタイムスロットに対する符
号器204(第2図)からの出力サンプルがフォーマツ
タ209に書き込まれる。
ステップ702に戻どり、テスト結果がYESである場
合は、現在のパケットはまだ能動であり、動作ブロック
710において、現在のタイムスロットに対する符号器
204(第2図)からの出力サンプルがフォーマツタ2
09(第2図)に書き込まれる。
条件分岐点711において、現在のパケット期間が終了
したかテストされる。この例では、このパケット期間は
16ミリ秒とされる。ステップ711のテスト結果がN
oである場合は、パケット情報欄はまだ完結されておら
ず、この手順はブロック704から退出する。ステップ
711のテスト結果がYESの場合は、パケットは完結
しており、アセンブルできる。動作ブロック712にお
いて、マルチプレクサ210(第2図)が見出し生成器
208 (第2図)からの見出し出力にセットされる。
動作ブロック713において、見出し情報が見出し生成
器208内のメモリ内にロードされる。つまり、内部着
信光種、ノイズ准測値、BDI、シーケンス番号(SE
Q、阻)、論理チャネル番号(LCN)及びタイム ス
タンプ(TS)欄が見出し生成器208(第2図)内の
見出しメモリ内にロードされる。パケット発信時間(P
OT)がTS欄に挿入される。POT=LTA−TSで
ある。つまり、POTはパケット到着時間(packe
t arrival time 5LTA) 、つまり
、ノードの所にパケットが到着した時点のローカル時間
から到着パケットのタイム スタンプ欄内のTS値を引
いた値である。パケットがそのノードの所、つまり、ア
クセス用インタフェース送信機から発信された場合は、
TS−0となる。あるノード内の全てのモジュール内で
同一のローカル時間信号が使用されることに注意する。
本発明によると、タイム スタンプ値の計算に同一のロ
ーカル時間信号をノードの所へのパケット到着時間LT
A及びノードからのパケット出発時間(packetd
eparture time、、L TD)とともに使
用することによって、タイム スタンプの計算が簡素化
され、パケット見出し内に従来のように2つでなく、1
つのタイム スタンプ欄のみが必要となる。動作ブロッ
ク714において、マルチプレクサ210を介して見出
し欄(第5図)がパケット バッファ211 (第2図
)内に書き込まれる。動作ブロック715において、マ
ルチプレクサ 210がフォーマツタ209の出力にセ
ットされる。この出力はパケット見出しに続くパケット
情?7@欄である。動作ブロック716において、フォ
ーマツタ209からのパケット情報欄がマルチプレクサ
210を介してパケット バッフ1211内に書き込ま
れる。結果として、完成されたパケットがパケット バ
ッファ211内に格納される。その後、この手順はブロ
ック704から退出する。
バス コン ロー− 第8図は第1図のバス コントローラ107の詳細を略
ブロック図にて示す。アクセス用インタフェース送信機
101内に採用されるバス コントローラ107は個々
の送信用アクセス モジュール106−1から106−
N及び送信用パケット バス108とインタフェースす
る。アクセス用インタフェース受信機102内に採用さ
れるバス コントローラ114は基本的にバス コント
ローラ107と同一である。バス コントローラ114
はバス コントローラ10?と、これがアクセス用イン
タフェース受信機102内に個々の受信処理モジュール
113−1から113−Y及び受信用パケット バス1
15とインタフェースするように採用される点において
異なる。従って、バス コントローラ107の動作のみ
詳細に説明される。バス コントローラ114の動作は
当業者にとって明白である。バス コントローラ107
は入力コントローラ801、サービス要求PIF080
2、つまり、先入れ先出しタイプのバッファ メモリ 
ユニット、出力コントローラ803及びバス活動センサ
804を含む。入力コントローラ801は送信用アクセ
ス モジュール106−1から106−Nからのパケッ
ト準備完了要求のポーリング、及びこれら要求のサービ
ス要求FIFO802に格納する目的での送信用アクセ
スモジュール アドレスへの変換のための組合せ論理を
含む。
第9図は入力コントローラ801 (第8図)の動作の
詳細な状態図を示す。この状態図は2つの状態、つまり
、アイドル(IDLE)状態及びサービス要求(REQ
UESTSERV ICE)状態を含み、サービス要求
はサービス要求PIFO802内に格納される。システ
ム リセット時に、システムはアイドル状態に入いり、
送信用アクセス モジュール106 (第2図)の1つ
からパケット準備完了要求信号が送くられるまでアイド
ル状態にとどまる。パケット準備完了要求信号が送信用
アクセス モジュール106の1つから受信されると、
制御はサービス要求状態に渡され、パケット準備完了サ
ービス要求がサービス要求FIFO802内に格納され
る。パケット準備完了サービス要求信号が存在しなくな
ると、入力コントローラ801はアイドル状態に戻どる
。しかし、パケット準備完了サービス要求によって別の
パケットが待っていることが示される場合は、バスコン
トローラ107はサービス要求状態に戻どり、パケット
準備完了サービス要求をサービス要求FIFO802内
に格納する。
バス活動センサ804は送信用パケット バス108上
のパケットの活動を主にパケット ウィンドウ バスと
呼ばれるバスを通じて調べることによって、送信用パケ
ット バス10Bが送信用アクセス モジュール106
の1つから送くられる他のパケットを支援できるか決定
する。バス活動センサ804は出力コントローラ803
の動作をサービス要求P I FO802によって供給
されるエンプティ (E)信号とともに制御する。つま
り、送信用パケット バス108上に活動が存在しない
場合は、出力コントローラ803は、サービス要求PI
FO802内に待たされた要求が存在するときは、他の
パケット送信メツセージを送信用アクセス モジュール
106に送くるように起動される。送信用パケット バ
ス108上に活動が存在する場合は、出力コントローラ
803はその活動が終わるまで不能にされる。出力コン
トローラ803は、まず最初にサービス要求PIF08
02にアクセスし、そこに格納された送信用アクセス 
モジュール番号を正しいパケット送信信号に変換するた
めの組合せ及び順次論理(図示なし)を含む、変換され
た信号は送信用アクセスモジュール106の1つに送(
られる。
第1θ図はバス コントローラ107の出力コントロー
ラ803の動作の詳細な状態図を示す。
システム リセット時に、出力コントローラ803はア
イドル状態に入いり、サービス要求PIFO802が空
のあいだアイドル状態にとどまる。サービス要求がサー
ビス要求PIFO802内に格納されると、パケット送
信状態となる。パケット送信状態において、出力コント
ローラ803はFIFO802からサービス要求を読み
出し、送信用アクセス モジュール106の該当する1
つに送くるための正しいパケット送信信号をフォーマッ
ト化する。この時点において、出力コントローラ803
は、送信用パケット バス108のパケット活動期間を
測定する”C”と呼ばれる期間カウンタを始動する。カ
ウンタCによって測定される期間が所定の時間間隔T1
以内であるあいだ、コントローラ803は該当するパケ
ットが送信用パケット バス10B上に出現するのを待
つ。カウンタ時間期間CがT1となってもパケットが出
現しない場合は、出力コントローラ803はターン オ
フ状態となり、パケット送信信号が送信用アクセス モ
ジュール106の該当する1つに渡される。パケット送
信信号が渡されると、出力コントローラ803はアイド
ル状態に戻どり、FIFO802内に他のサービス要求
が格納されるのを待つ。その後、新たなパケット準備完
了サービス要求が上に説明のように処理される。一方、
送信用パケット バス108が能動となると、出力コン
トローラ803は、パケット送信状態からパケット進行
(PACKET IN PROCRESS(PIF)状
態となる。送信用パケット バス10B上にパケットが
存在するあいだ、出力コントローラ803はPIP状態
にとどまる。PIF状態において、出力コントローラ8
03は、カウンタCのカウントが別の所定の期間T2を
越えないか監視する。なんらかの理由によって、カウン
タC内のカウントが期間T2に等しくなると、出力コン
トローラ803はターン オフ状態となり、パケット送
信信号を送信用アクセス モジュール106の該当する
1つに譲渡する。カウンタCのカウントが期間T2に達
することなくパケットの終端が検出されたときは、出力
コントローラ803はアイドル状態に戻どり、次のサー
ビス要求、つまり、パケット準備完了信号が送信用アク
セス モジュール106の1つから受信されるのを待つ
。ここで、パケットの終端は送信用パケット バス10
8が再びアイドルとなることから知られる。パケット進
行(P I F)状態からアイドル状態へのパケット遷
移が終わった時点で、パケット送信信号が送信用アクセ
スモジュール106の該当する1つに譲渡される。
゛ 8几 モジュール 第11図は第1図のアクセス用インタフェース送信機1
01内に採用される送信処理モジュール109の詳細を
略ブロック図にて示す。個々の送信処理モジュール10
9は送信用パケット バス108上にパケットが出現し
ないか監視し、パケットが送信用パケットバス108上
に出現すると、着信先アドレスをチェックする。送信処
理モジュール109の特定の1つがパケット見出しの着
信先欄内に自己のアドレスを検出すると、そのパケット
は遅延回路1101に供給される。遅延回路1101は
入力コントローラ1102がパケットが受信されたとき
パケットを処理することを可能とする。これを達成する
ため、パケットは入力コントローラ1102にも供給さ
れる。入力コントローラ1102は送信処理モジュール
109のパケット入力処理の全てを制御する。つまり、
入力コントローラ1102は送信用パケット バス10
Bを監視し、適当な制御信号をマルチプレクサ1103
、バッファ1104及びアンプ/ダウン カウンタ11
05に加える。バッファ1104はいわゆるFIFOタ
イプ、つまり、先入れ先出しタイプのバッファ メモリ
 ユニットである。バッファ1104はまたアップ/ダ
ウン カウンタ1105ともリンクされるが、カウンタ
1105はバッファ1104内に格納されたパケット 
データのバイトの数をカウントする。出力コントローラ
1106は送信処理モジュール109からのパケットの
読み出しを制御する。これを達成するため、出力コント
ローラ1106はバッファ1104からの読出しサイク
ル、マルチプレクサ1107、ライン、フォーマツタ1
108及びアップ/ダウン カウンタ1105のカウン
ト ダウンを制御する。パケット データ流経路からオ
フラインにて、タイプ スタンプ計算器1109はパケ
ット発信時間(POT)からタイム スタンプ(TS)
への変換を行なう、アップ/ダウン コントローラ11
05はそのカウント、つまり、バッファ1104内に格
納されたパケット データのバイトの数を個々の比較器
1110.1111及び1112の第1の入力に供給す
る。比較器1110−1112はバッファ1104内に
格納されたパケット データの量をセットの3つの固定
された所定のいき値、つまり、いき値TLI、TL2及
びTL3と比較する。本発明においては、バッファ11
04内に格納されたパケット データの量をこれらいき
値と比較することによって、送信処理モジュール109
内で処理中のパケットの1つあるいは複数のエンハンス
メント ピット欄がバッファ1104に入力するに当っ
て除去可能であるか否か決定される。比較器1110.
1111、及び1112はそれぞれバッファ状態信号B
SI、BS2及びBS3を生成する。バッファ状態信号
BSI、BS2あるいはBS3はカウンタ1105内の
カウントがそれぞれ対応するいき値TLI、TL2ある
いはTL3より大きな場合に生成される。バッファ状態
信号BSI、BS2及びBS3は入力コントローラ11
02に供給されるが、これによって入力パケットが落さ
れるべき1つあるいは複数のエンハンスメント ビット
欄が含むか否か決定される。ビットを落すためのアルゴ
リズムは以下の通りである。アップ/ダウン カウンタ
1105によって測定されるバッファ1104内に格納
されるデータ パケットの量が第1の固定の所定のいき
値TLIより大きなときは、比較器1110からのBS
I出力は真、つまり、論理1となり、レベル1のエンハ
ンスメント ビット欄が現在処理中のパケットから落さ
れる。本発明によると、これによってパケット サイズ
が短縮され、バッファ1104がパケットデータにて満
される速度が落される。レベルlのエンハンスメント 
ピット欄が既に落されているとき、あるいはパケット 
タイプがビットを落すことを許さない場合は、この動作
は行なわれない。バッファ1104が第2の固定の所定
のいき値TL2を越えて満されると、比較器1111は
真のBS2信号を与え、現在処理中のパケットからレベ
ル1及びレヴル2の両方のエンハンスメント ピット欄
が落とされる。これはさらにパケットのサイズを短かく
し、バッファ1104がデータ パケットにて満される
速度をさらに落とす。レベル1及びレベル2の両方のエ
ンハンスメント ビット欄カ既に落されているとき、あ
るいはパケットのタイプがビットを落とすことを許さな
い場合は、この動作ハ行なわれない。レベル1のエンハ
ンスメント ビット欄のみが落されているときは、レベ
ル2のエンハンスメント ビット欄が落とされる。
バッファ1104が格納できるデータの量には上限があ
る。格納されるデータのこの上限量は第3の所定の固定
のいき値TL3によって示される。
従って、バッファ1104内に格納されるデータの量が
いき値T3を越える場合は、現在処理中のパケットが完
全に破棄され、バッファ1104内に格納されたパケッ
トの幾つかが出力されるまで、それ以上のデータ パケ
ットはバッファ1104内に送くられることを許されな
い。これはバッファ1104があふれるのを防止し、パ
ケットの一部がバッファ1104内に入力されることを
防せぐ。バッファ1104内には完全なパケットが格納
されるべきである。部分的なパケットは入力パケットの
一片として定義され、例えば、見出しが含まれる。
遅延回路1101はパケット データ バス108から
の入力であるパケット データを受信する。この出力は
所定の数のクロック パルスだけ遅延された同一のパケ
ット データである。遅延回路1101からのデータ出
力はマルチプレクサ1103に加えられる。マルチプレ
クサ1103は入力コントローラ1102内で生成され
る新たなビット落し指示a (bit−droppin
g 1ndicator、 BDI)を適当な時間に処
理中のパケットの見出し内に挿入するために使用される
。この新たなりD目よ処理中のパケットからエンハンス
メント ビット欄のいずれも落されない、あるいは片方
が、あるいは両方が落とされるべきであることを指示す
る。
マルチプレクサ1103は入力コントローラ1102に
よって、適当な時間にパケットの見出し内にビット落し
指示欄を挿入するように制御される。マルチプレクサ1
103の出力はバッファ1104に供給される。入力コ
ントローラ1102はまたパケット終端(end of
 packet 、 E OP )信号をバッファEO
Pに供給する。このEOP信号は平行して処理中のパケ
ット データの個々のバイトと関連するバッファ110
4の個別のメモリ要素内に格納される。通常、EOP信
号は論理O1つまり、真でない信号である。パケットが
その終端に達すると、パケット データの最後のバイト
と関連するEOP信号が論理1、つまり、真の信号にセ
ットされる。書込み信号は、入力コントローラ1102
の制御下で、必要に応じて、レベルl、レベル2あるい
は両方のレベルのエンハンスメント ピッ)41fil
を落とすようにバッファ1104を制御するために使用
される。書込み信号はマルチプレクサ1103の出力の
所に出現するデータ、及びEOP信号をバッファ110
4内に並列に格納させる。バッファ1104が空のとき
は、バッファはエンプティ(E)指標信号を生成し、こ
れをアップ/ダウン カウンタ1105及び出力コント
ローラ1106に加える。このエンプティ(E)指標信
号はアップ/ダウン カウンタ1105を初期状態にリ
セットさせる。この方法によって、アップ/ダウン カ
ウンタ1105がバッファ1104内に格納されたパケ
ット データの量に同期される。バッファ1104への
もう1つの入力は読出しくR)信号である。出力コント
ローラ1106によって供給される読出しくR)信号は
バッファ1104続出し回路にEOP信号を含むパケッ
ト データの次のバイトを出力するよう指令する。バッ
ファ1104からのパケット データはマルチプレクサ
1107並びにタイム スタンプ計算器1109に加え
られる。EOP信号は出力コントローラ1106に加え
られる。
タイム スタンプ計算器1109は個々のパケットがア
クセス用インタフェース送信機101を出る時点の個々
のパケットに対するタイム スタンプ(TS)の最終値
を計算する。これはパケットのパケット発信時間(PO
T)欄をラッチし、このパケット発信時間(POT)を
現ローカル時間(LT)指標から引くことによって達成
される。
つまり、パケット出発時間(packet depar
turetime、 LTD)からパケット発信時間(
packetoriginate timeSPOT)
を引いた値、つまり、TS ’ =LTD−POTが計
算される。この更新されたTS’の結果は、適当な時期
に出力コントローラ1106の制御下において、新たな
TS値としてパケット見出しのタイム スタンプ欄に挿
入するためにマルチプレクサ1107に加えられる。本
発明による方法では、パケット出発時間LTDをノード
の所へのパケット到着時間(packetarriva
l ti+*e) L T Aを使用して決定されるパ
ケット発信時間POTとともに使用することによって現
タイム スタンプの計算が簡素化され、パケット見出し
内に従来のように2つでなく1つのタイム スタンプ欄
のみが必要とされる。そのノード内のタイム スンタブ
の計算には同一のローカル時間信号が使用され、またパ
ケット発信時間(POT)値及び更新されたタイム ス
タンプ(TS)値の両方を運こぶのに1つの同一のタイ
ム スタンプ欄が使用されることに注意する。マルチプ
レクサ1107のパケット データ出力はライン フォ
ーマツタ1108に供給される。ライン フォーマ7タ
1108には出力コントローラ1106からのデータ存
在(date available。
DA)信号も加えられる。このDA倍信号データパケッ
トがマルチプレクサ1107を介してデジタル ライン
 フォーマツタ1108にいつ加えられたかの指標とな
る。このライン フォーマフタの構成は当分野において
周知である。これは典型的には、パケットが存在しない
ときデータ流内にアイドル標識を挿入する機能、及びデ
ータパターンが伝送ライン上で標識と間違えられないよ
うにゼロ ピットを挿入する機能を遂行する。
さらに、ライン フォーマフタ1108は伝送エラーの
検出を助けるためにいわゆるパケットの見出しチェック
 シーケンスを計算する。
出力コントローラ1106は送信処理モジュール109
からのパケット データの出力を制御する。出力コント
ローラ1106への入力には、バッフ11104からの
エンプティ (E)指標信号及びパケット終端(EOP
)指標信号が含まれる。
出力コントローラ1106はマルチプレクサ1107並
びにライン フォーマツタ1108を動作し、ラインフ
ォーマツタ1108に能動のパケットデータを処理する
よう指令する。
アップ/ダウン カウンタ1105はバッファ1104
内に格納されたデータの量を測定するのに使用される。
バッファ1104内に格納されたデータの量は、バッフ
ァ1104内にデータが書き込まれたときカウンタ11
05を増分し、データが読み出されたとき減分させるこ
とによって示される。これを達成するため、バッファ1
104は入力コントローラ1102から加えられる書込
み制御信号をアップ/ダウン カウンタ1105のカン
ウド アップ入力(U)に加え、出力コントローラ11
06からのバッファ1104続出し制御信号をカウンタ
1105のカウント ダウン(D)入力に加える。アッ
プ/ダウン カウンタ1105はバッファ1104が空
のとき信号Eを介してリセットされる。
人力コントローラ1102の動作が第12図の状態図に
示される。システムがリセットされると、アイドル状態
となる。入力コントローラ1102は、送信用パケット
 バス10B上にパケットが出現しないかぎりアイドル
状態にとどまり、バッファ1104内に格納されたパケ
ット データの量をカウントする。送信用パケット バ
ス108上にパケットが出現すると、入力コントローラ
1102は尋問(QUERY)状態に入いる。尋問状態
において、入力コントローラ1102 ハパケソト見出
し内の内部着信先コードがその特定の処理モジュール1
09のアドレスと一致するか調べる。パケットの内部着
信先コード欄がその特定の処理モジュール109のアド
レスと一致しない場合は、入力コントローラ1102は
送信用パケット バス108上に他のパケットが出現す
るまでアイドル状態に戻どる。一方、内部着信先コード
がその特定の処理モジュール109のアドレスと一致す
る場合は、入力コントローラ1102はラッチ(LAT
CH)状態に入いる。ラッチ状態において、入力コント
ローラ1102は現パケットの処理に使用するためにバ
ッファ状態指標BS1、BS2及びBS3をラッチする
。入力コントローラ1102はまたカウンタ指標が処理
中のパケットの次の幾つかのデータ バイトに影響を与
えないようにするためカウンタCを大きな非ゼロ値にセ
ットする。これら動作が終了すると、入力コントローラ
1102はラッチ状態からデータ収集(COLLECT
  DATA)状態に入いる。
データ収集状態において、入力コントローラ1102は
送信用パケット バス108上に出現するデータの個々
のバイトに対してカウンタCを減分する。
これに加えて、入力コントローラ1102は送信用パケ
ット バス108上に出現するパケットデータを格納し
、バッファ1104内に格納されたパケット データの
量をカンウドするため書込みパルスをバッファ1104
及びアップ/ダウンカウンタ1105に加える。ビット
落し指示(BDI)欄が送信用パケット バス108上
に出現すると、入力コントローラ1102はデータ収集
状態からBDI処理(PROCESS  BDI)状態
に入いる。このBDr処理状態において、入力コントロ
ーラ1102は複数の機能を遂行する。
第1に、入力コントローラ1102は処理モジュール1
09に入いるパケットのBDIiをラッチする。古いB
Dr及びバッファ状態指標BSI、BS2及びBS3に
基づいて、入力コントローラ1102はバッファ110
4内に格納されたデータの量と一致する該当するカウン
タ値を選択する。
このカウンタ値はバッファ1104に加えられるパケッ
トの長さを決定するのに使用される。最後に、BDI処
理状態において、入力コントローラ1102はマルチプ
レクサ1103を作動し、古いビット落し指示(BDI
)及びバッファ状態から派生された新たなビット落し指
示(BDI)欄を上に説明のように再挿入及び格納する
。BDI欄が存在しな(なると、入力コントローラ11
02はデータ収集状態に戻どり、パケットの残りを集め
、カウンタCを減分する。カウンタCが0となると、あ
るいは送信用パケット バス108上にパケットの終端
が出現すると、入力コントローラ1102は抑止(DI
SABLE)状態となる。抑止状態において、入力コン
トローラ1102は最初にパケット終端(EOP)指標
を生成するが、これはバッファ1104内に格納される
。入力コントローラ1102はまたそれ以降のデータの
バッファ1104への書き込み及びカウンタ1105の
カウント アップを停止する。これら動作が終了すると
、入力コントローラ1102はアイドル状態となり、送
信用パケット バス108上の次のパケットを待つ。
第13図は入力コントローラ1102によって処理中の
パケットに対するビット落し、パケット長及び現BDI
欄を決定するために内部カウンタをセットする目的で遂
行される一連のステップの流れ図を示す。これらステッ
プは流れ回内に逐次ステップにて示されるが、これら機
能は、BDI欄出力を与え、また入力コントローラ11
02内の内部カウンタをセントするために、全ての必要
な入力を同時に調べ、また全てのステップを実質的に同
時に遂行する読出し専用メモリ (ROM)によって実
現される。第13図に示される流れ図は、正しい内部カ
ウンタ値を決定するために送信用パケット バス108
上に出現する個々のパケットに対して実行される。その
送信処理モジュール109に対するアドレスと一致する
内部着信先コードを持つパケットが出現すると、この手
順がブロック1301から開始される。最初に遂行され
るべきタスクが動作ブロック1302に示されるが、こ
の時点でバッファ状態値BSI、BS2及びBS3がラ
ッチされる。これは第12図の前述の状態図で説明のラ
ッチ状態と同時に起こる。
その後、条件分岐点1303において、バッファ110
4が満杯であるか否か決定するためテストされる。つま
り、バッファ1104内に追加のデータが格納できるか
テストされる。BS3が真である、つまり、論理1であ
ることによって示されるように、バッファ1104が満
杯である場合は、その後のカウンタ値を決定する動作は
放棄され、プロセスは抑止ブロック1304及び復帰ブ
ロック1035を経て初期状態に戻どり、その送信処理
モジュール109に向けられるパケットが送信用パケッ
ト バス108上に出現するのを待つ。
つまり、処理中の現パケットがバッファ1104(第1
1図)の書込みを抑止することによって全て破棄される
。一方、ステップ1303のテストがNOの結果を与え
ることによって示されるように、バッファ1104内に
追加の1つあるいは複数のパケットのための空間が存在
する場合は、ブロック1306によって示されるように
、入りBDIが入力コントローラ1102によってラッ
チされる。条件分岐点1307において、BDI欄が落
とすことができる1つあるいは複数のエンハンスメント
 ピット欄を持つパケットを示すか否か決定するために
BD I@がテストされる。BDI欄がエンハンスメン
ト ピット欄のいずれも落とすことができないことを示
すときは、テスト結果はNOであり、制御権はブロック
1308に渡され、内部カウンタがそのシステム内で1
つのパケットに許される最大値にセットされる。制御権
は次にブロック1305を経てメイン プロセスに戻さ
れる。ステップ1307において、テスト結果がYES
である場合は、条件分岐点1309において、BSIが
真、つまり、論理1であるかテストされる。BSIはバ
ッファ1104内に格納されたデータの量が第1の所定
のいき値TLI以上であるか否かを示す指標である。B
SIが真でない、つまり、論理Oであることによって示
されるように、バッファ1104内に格納されたデータ
の量がいき値TLI以上でない場合は、いずれのエンハ
ンスメント ビット欄も落される必要がなく、制御権は
動作ブロック1310に渡される。動作ブロック131
Oにおいて、カウンタ値が入りBDIと一致するように
セットされる。出BDIも入りBDIと等しくセットさ
れる。入りBDIは1つあるいは両方のエンハンスメン
トビット欄が落されていることを示すことも、あるいは
エンハンスメント ピット欄のいずれも落されてないこ
とを示すこともある。この1つあるいは複数のエンハン
スメント ビット欄の除去はパケット システム内の他
の交換あるいは伝送ノード内で起こることもある。その
後、制御権はブロック1305を介してメイン プロセ
スに戻とる。
一方、ステップ1309におけるテスト結果がYESで
ある場合は、バッファ1104内に格納されたデータの
量は第1のいき値TLIより多く、条件分岐点1311
において、バッファ1104内に格納されたデータの量
が所定のいき値TL2より多いか否か決定するためにB
S2がテストされる。ステップ1311におけるテスト
結果がNOlつまり、BS2がいき値TL2より大きく
ない場合は、条件分岐点1312において、レベルlの
エンハンスメント ビット欄が落されているか否かテス
トされる。このテストは入りパケット見出し内のBDI
欄を調べることによって遂行される。ステップ1312
におけるテスト結果がYESの場合は、レベルlのエン
ハンスメントビット欄は落されており、制御権は動作ブ
ロック1310に渡され、ここで内部カウンタ値が入り
BDIと一致するようにセットされ、また出BDIが入
りBDIと等しくセットされる。ステップ1312にお
けるテスト結果がNoである場合は、レベルlのエンハ
ンスメント ピット欄は落されておらず、制御権は動作
ブロック1313に渡され、ここで、内部カウンタがレ
ベル1のエンハンスメント ビット欄を落すようにセン
トされる。
動作ブロック1314において、出BDIがレベル1の
エンハンスメント ビット欄が落されたことを示すよう
にセットされる。その後、制御権はブロック1305を
介してメイン プロセスに戻される。ステップ1311
に戻とり、テスト結果がYESである場合は、バッファ
1104内に格納されたデータの量はいき値TL2より
多く、条件分岐点1315において、処理中のパケット
のBDr41がレベル1のエンハンスメント ビット欄
が落されたか否か決定するためにテストされる。
ステップ1315におけるテスト結果がYESの場合は
、レベルlのエンハンスメント ビット欄は落されてお
り、動作ブロック1316において、内部カウンタがレ
ベル2のエンハンスメントビット欄を落とすようにセッ
トされる。その後、動作ブロック1317において、出
BDIがレベル1及びレベル2の両方のエンハンスメン
ト ビット欄が落されたことを示すようにセットされる
。BDIがセットされると、制御権はブロック1305
を介してメインプロセスに戻どる。ステップ1315に
おけるテスト結果がNoである場合は、レベルlのエン
ハンスメント ピット欄は落されておらず、動作ブロッ
ク1318において、内部カウンタがレベル1及びレベ
ル2の両方のエンハンスメントビット欄を落とすように
セットされる。その後、制御権は動作ブロック1317
に渡され、ここで出BD■がレベル1及びレベル2の両
方のエンハンスメント ビット欄が落されたことを示す
ようにセットされる。その後、制御権はブロック130
5を介してメイン プロセスに戻どる。この例では、2
つのエンハンスメント ビット欄のみが使用すれるが、
このプロセスは任意の数のエンハンスメント ピット欄
を処理するように拡張することが可能である。さらに、
このビット欄はパケットから最下位ビットを含むビン)
IIから開始し最下位ピントを含むビット欄に向って所
定の順番に落とされる。また、エンハンスメント ピッ
ト欄は対応する伝送チャネルの最下位ビットを含むエン
ハンスメント ピット欄から対応する伝送ヂャネルの最
下位ビットを含むエンハンスメント ピッ!・欄に向っ
て順番に落とされる。
第14図は第11図の送信処理モジュール109内の出
力コントローラ1106の動作を図解する一連のステッ
プの状態図を示す。システム リセットとともに、出力
コントローラ1106はアイドル状態となる。出力コン
トローラ11o6はバッファ1104が空であるかぎり
アイドル状態にとどまる。バッファ11o4がらの論理
0のエンプティ (E)信号によって示されるようにバ
ッファ1104が空でない場合は、出力コントローラ1
106はパケット出力(OU T P U T  PA
CKET)状態となる。パケット出力状態において、出
力コントローラ1106はバッファ11o4がらのパケ
ットの読出し、及びアップ/ダウン カウンタ1105
の減分を遂行する。出力コントローラ1106はまたマ
ルチプレクサ11o7を作動し、バッファ1104から
のパケット データが通過できるようにする。最後に、
出力コントローラ1106は、バッファ1104がらパ
ケット データの個々のバイトが読み出されるのに伴っ
て、ライン フォーマツタ11o8にその動作を遂行す
るように指令する。バッファ1104から読み出される
パケット内のタイム スタンプ(TS)欄に応答して、
出力コントローラ1106はTS’状態となる。TS状
態において、出力コントローラ1106はマルチプレク
サ1107に命令し、タイム スタンプ計算器1109
がらの新たなタイム スタンプ欄をパケット見出し内に
挿入する。
出力中のパケット データの他のバイトと同様に、出力
コントローラ1106はライン フォーマツタ1108
にデジタル回線インタフェースに伝送るするためにタイ
ム スタンプ欄を符号化するように命令する。タイム 
スタンプ欄が存在しなくなると、制御権はパケット出力
状態に戻どり、上に説明の動作が反復される。出力コン
トローラ1106はバッファ1104が空でないかぎり
、また、パケットがEOP信号によって示されるように
その終端に達しないかぎりパケット出力状態にとどまる
。パケットの終端はバッファ1104からのパケット 
データの最後のバイト内に出現する論理lのEOP信号
によって示される。論理1のEOP信号が出現すると、
制御は抑止状態となる。抑止状態において、出力コント
ローラ11o6はアップ/ダウン カウンタ11o5の
減分を抑止し、バッファ1104からのその後の読出し
を抑止し、そしてDA信号を論理0にすることによって
ライン フォーマツタ1108にパケットがもはや存在
しないことを示す。ライン フォーマツタ1108から
出力されるパケット データがなくなると、フォーマツ
タ110Bは自動的に標識信号を出力する。その後、出
力コントローラ1106はアイドル状態となり、ここで
バッファ1104からさらにパケット データが出力さ
れるのを待つ。バッファ1104内にパケット データ
が存在すると、ただちにアイドル状態から退出する。
叉進虜迂し−Lと二上 第15図は第1図のアクセス用インタフェース受信機1
02内に使用される受信処理モジュール113の詳細を
略ブロック図形式にて示す。デジタル回線インタフェー
ス ユニット112(第1図)の関連する1つからの3
2タイムスロフトパケット化時分割多重信号が、この例
では、2.048Mb/secの速度でライン デフオ
ーマフタ1501に加えられる。ライン デフオーマツ
タ1501の機能には、パケット データ流からのアイ
ドル標識の除去、受信されるパケット データ流からの
挿入ビットの除去、及び幾つかの制御信号の生成が含ま
れる。これら制御信号にはパケ−/ )開始(star
t of packet 、 S OP)信号、パケッ
ト終端(end of packet 、 E OP)
信号及びパケットデータ準備完了(packet da
ta ready SP D R)信号が含まれる。デ
ジタル回線デフオーマツタ1501は受信されたパケッ
ト データを8ビット並列形式にてバス1507上に出
力する。パケット開始(S OP)信号及びパケット終
端(EOP)信号は入力シーケンサ1506に加えられ
る。
またパケット終端(EOP)信号がパケット データ 
バッファ1503に加えられる。パケットデータがバス
1507によってパケット発信時間(packet o
riginate time SP OT)計算及び格
納ユニット1502、パケット データ バッファ15
03、パケット エラー チェック及びエラー ビット
格納ユニット1504°、及び論理チャネルから着信先
コードへの翻訳及び格納ユニット1505に加えられる
。個々のユニット1502.1503.1504及び1
5o5は入力シーケンサ1506によって制御される。
入力シーケンサ1506はまたパケット格納済(pac
ket 5tored 5PS)信号を出力コントロー
ラ1508に加える。
パケット発信時間(POT)計算及び格納ユニツ)15
02は受信されたパケット データ内のタイム スタン
プ欄を調べ、パケット発信時間(PoT)、つまり、P
OT=LTA−TSを計算する。ここで、TSは受信さ
れたパケットのタイムスタンプ欄からのタイム スタン
プ値であり、LTAは受信処理モジュール113の特定
の1つにパケットが到着した時点のローカル時間を示す
LTAはローカル タイミング ユニット120(第1
図)から派生される。POT値はそのパケット期間中に
マルチプレクサ1509を介して受信用パケット バス
115にパケットを出力するのに備えて格納される。本
発明によると、シテスム ノードの所にパケットが到達
したときPOT値を計算する方法を使用することによっ
て、タイム スタンプの計算が簡素化され、見出しのタ
イム スタンプ欄の数が削減できる。マルチプレクサ1
509は出力コントローラ1508によって制御される
。パケット データ バッファ1503は受信された全
てのデータに加えて、パケット終端(END)標識と呼
ばれる1つの標識ビットを格納する。この標識ビットは
パケットが受信用パケット バス115に出力されると
き境界を定めるのに使用される。格納されたパケット 
データはマルチプレクサ1509に加えられ、出力コン
トローラ1508の制御下で出力される。現パケット終
端(END)信号もパケット データ バッファ150
3から出力コントローラ1508に加えられる。
パケット見出し内のパケット データはまたバス150
7を介してパケット エラー チェック及びエラー ビ
ット格納ユニット1504に加えられる。このユニット
は伝送中のビット エラーを検出するためのパケット見
出しの巡回冗長コード(cyclic redunda
ncy codex CRC)チェ’7りを生成する。
パケット エラー チェック及びエラー ビット格納ユ
ニット1504から信号ERRが出力されるが、これは
パケット データにエラーが存在するか否かを示す。E
RR信号はエラーが存在する場合、パケット全体を破棄
するために使用される。ERR信号はパケット破棄ユニ
ット1510の1つの入力に加えられる。パケット デ
ータはライン デフオーマツタ1501から論理チャネ
ルから着信先コードへの翻訳及び格納ユニット1505
にも加えられる。このユニットは受信された論理チャネ
ル番号(logicalchannel number
、 L CN)を調べ、受信されたしCNの値を使用し
て、受信されたパケットが送くられるべき受信用アクセ
ス モジュール116の1つを決定する。LCNは着信
先コード値に翻訳され、これはパケットの受信の際に格
納され、パケットの受信用アクセス モジュール116
の該当する1つへのプレイバックの際にマルチプレクサ
1509に出力される。またマルチプレクサ1509に
は受信処理モジュールのアドレスが加えられる。出力コ
ントローラ1508はPOT値のタイム スタンプ欄へ
の挿入、着信先コード及び処理モジュール アドレス欄
の生成、並びにパケットの受信用パケット バス115
への出力を制御する。パケットの出力は受信用バス コ
ントローラ114(第1図)との対話によって遂行され
る。これを達成するため、パケット準備完了要求信号が
受信用バス コントローラ114に加えられ、対応する
パケット送信信号がバス コントローラ114から受信
される。バス コントローラ114の動作は上に説明の
バス コントローラ107の動作と同一である。
第16図は入力シーケンサ1506の動作を示す状態図
である。この状態図はシステムのリセットによってアイ
ドル状態から開始される。入力シーケンサ1506はデ
ジタル回線インタフェースからライン デフオーマツタ
1501にパケットデータが送くられないかぎり、この
アイドル状態にとどまる。パケット到着の終端はパケッ
ト開始(start of packet 、 S O
P )信号である。パケット開始(SOP)信号が真、
つまり、論理1であり、パケット データ準備完了(p
acket dataready SP D R)信号
が論理1であることによって示されるようにパケット 
データの準備が完了すると、入力シーケンサ1506は
新パケット(NEW  PACKET)状態に入いる。
新パケット状態において、入力シーケンサ1506は、
パケット データ バッファ1503を起動し、受信さ
れるパケット全体の格納を開始し、これをパケット終端
(end of packet % E OP )信号
によってパケットの終端が示されるまで継続する。
この時点において、パケット エラー チェック及びエ
ラー ビット格納ユニッ)1504も見出しチェック 
シーケンスの計算を開始するように起動される。パケッ
ト データ準備完了(PDR)信号が再び真となると、
入力シーケンサ1506は論理チャネル番号(LOG4
CAL CHANNEL NUMBERlLCN)状態
に入いる。このLCN状態において、パケット データ
 バッファ1503の書込み、並びに、論理チャネルか
ら着信先コードへの翻訳及び格納ユニッ)1505の動
作の両方が起動される。入力シーケンサ1506は2デ
ータ バイトの間LCN状態にとどまり、パケット デ
ータ準備完了(PDR)が再び真となると、LCN状態
に戻どる。このとき、論理チャネルから着信先コードへ
の翻訳及び格納ユニッh1505はパケット見出しから
2データ バイトの長さの全論理チャネル番号(LCN
)をラッチする。論理チャネル番号(LCN)に続(次
のパケット データ準備完了(PDR)信号によって、
人力シーケンサ1506はパケット発信時間(PACK
ET ORIGINATETIMB (P OT)起動
(ENABLE)状態となる。パケット発信時間(PO
T)が得られると、入力シーケンサ1506はPOT計
算及び格納ユニット1502を起動し、受信されるパケ
・ノド上のタイム スタンプ欄をラッチする。POT計
算及び格納 ユニット1502は現在上に説明のように
パケット発信時間(POT)を計算するのに必要な全て
のデータを持つ。パケット データ準備完了(P D 
R)信号が再び真となることによって次のデータ バイ
トが存在することが示されると、入力シーケンサ150
6はデータ格納(STOPEDATA)状態に入いる。
入力シーケンサ1506はデータ格納状態に複数の可能
な事象の1つが起こるまでとどまる。第1の事象は、バ
ス1507上に見出しチェック シーケンス(head
er checksequence、、HCS )が出
現することである。バス150Lhに見出しチェック 
シーケンス(HO2)が出現すると、パケット エラー
 チェック及びエラー ビット格納ユニット1504は
31しチェック シーケンス(HO2)を受信し、エラ
ー ビット(E RR)の計算を完結する。見出しチェ
ック シーケンスに続く、次のパケットデータ準備完了
(PDR)信号は、パケットの情報欄の部分が存在する
ことを示す。入力シーケンサ1506はデータ格納状態
に戻どり、パケットの情報欄の残りの部分が格納される
までこの状態にとどまる。入力シーケンサ1506はパ
ケット終端(EOP)信号が真となり、またパケットデ
ータ準備完了(PDR)信号が真となると、データ格納
状態からパケット終端(END  0FPACKET)
状態に入いり、ここで現パケットの最後のデータ バイ
トがパケット データ バッファ1503内に格納され
る。この時点において、逆のパケット データ準備完了
(PDR)、パケット開始(S OP)及びパケット終
端(EOP)信号が受信されると、パケット データ 
バッファ1503は抑止され、入力シーケンサ1506
はパケット格納済(P S)信号を出力し、アイドル状
態に戻どり、別の入力パケットを待つ。
受信処理モジュール113のパケット出力プロセスは以
下のように動作する。パケット入力の際、POT計算及
び格納ユニット1502、パケットエラー チェック及
びエラー ビット格納ユニット1504、及び論理チャ
ネルから着信先コードへの翻訳及び格納ユニッ)150
5は全て現入力パケットの見出しに基づいて結果を計算
する。
これら結果は直列形式にて出力され、出力コントローラ
150Bの制御下でマルチプレクサ1509によってパ
ケットの該当する欄内に再び多重化される。パケット出
力サイクルにおいて、出力コントローラ150Bは対応
する読出し制御′f5を起動あるいは抑止することによ
りてマルチプレクサ1509及びパケット データ バ
ッファ1503の両方を制御する。受信されたパケット
がエラーを含むときは、パケット エラー チェック及
びエラービット格納ユニット1504からのエラー ピ
ッ) (ERR)を使用して、パケット破棄ユニット1
510を起動することによってパケット データが受信
用パケット バス115に送くられることを抑止される
。パケット内にエラーが存在する場合は、パケットの代
わりにゼロのストリングが受信用パケット バス115
に加えられる。
出力コントローラ1508によるパケット出力処理を遂
行するための動作が第17図及び第18図の状態図に示
される。
第17図は出力コントローラ1508とバスコントロー
ラ114(第1図)との対話の状態図を示す。この状態
図はシステム リセットによってアイドル状態から開始
される。入力シーケンサ1506からのパケット格納済
(PS)信号が真である場合は、出力コントローラ15
08はパケット受信準備完了(RECEIVE PAC
KET READY)状態に入いる。この時点で、バス
 コントローラ114に向かうパケット準備完了信号が
起動される。その後のシステム クロック(syste
n+ clocks CLK)パルスによって出力コン
トローラ1508はアイドル状態に戻どる。
第18図は出力コントローラ1508によって受信処理
モジュール113からのパケットを受信用パケット バ
ス115に出力するために遂行される動作の状態図を示
す。パケット出力プロセスは、殆んどの部分がシステム
 クロックと同期して遂行されるため、出力コントロー
ラ1508の動作の以下の説明は一連のクロック パル
スとともに起こる動作を示す。出力コントローラ150
8はシステム リセットによってアイドル状態に入いる
。パケット データ バッファ1503内に出力される
べきパケットが格納されてないあいだ、出力コントロー
ラ1508はアイドル状態にとどまる。バス コントロ
ーラ114からパケット受信送信(receive 5
end packet SRS P)信号が受信される
と、出力コントローラ1508はアイドル状態からバス
捕捉(SEIZE  Bus)状態に入いる。この状態
においては、受信用パケット バス115がパケットを
出力するために捕捉され、パケット データ バッファ
1503が読み出しのために起動される。これは周知の
方法にて受信パケット ウィンドウ バス(recei
vepacket window bus )上の信号
によって達成される。次の2クロツク(CL K)パル
ス、つまり、最初の2つのパケット見出し欄の出力時間
において、マルチプレクサ1509は内部着信先コード
を受信用パケット バス115に加えるために起動され
る。これは着信光種(DESTINATION )状態
及びSRC欄(SRCF I ELD)状態において遂
行される。内部着信先コード欄に続く次のクロック(C
L K)パルスにおいて、マルチプレクサ1509は処
理モジュールのアドレスを受信用パケット バス115
に加えるために起動される。
受信処理モジュールのアドレスを出力した後、次のクロ
ック パルス(CL K)において、出力コントローラ
1508はデータ出力(DATAOUTPUT)状態に
入いり、この状態において、パケット データの殆んど
が受信用パケット バス115上に出力される。ただし
、受信用パケット バス115に出力されるタイム ス
タンプ(TS)欄が計算された時点で、出力コントロー
ラ1508はパケット発信時間(POT)状態に入いり
、マルチプレクサ1509をPOT計算及ヒ格納ユニッ
)1502内に格納されたPOT結果を出力するように
起動する。次のクロック(CLK)パルスにおいて、出
力コントローラ1508はパケット出力状態に戻どり、
この状態にその後のシステム クロック(CL K)パ
ルスのあいだ、現パケットの残りがパケット データ 
バッファ1503から受信用パケット バス115に出
力されるまでとどまる。パケット データ バッファ1
503からのEND信号が真になると、これはそこから
出力される現パケットの終端を示すが、次のクロック(
CLK)パルスにおいて、出力コントローラ1508は
バス解放(Bus RELEASE )状態に入いる。
このバス解放状態において、現パ  −ケラトの最後の
バイトがパケット データ バッファ1503から受信
用パケット バス115に出力され、受信用パケット 
バス115は他の受信処理モジュール113によって使
用できるように解放される。このバス解放状態において
、出力コントローラ1508がリセットされ、次のクロ
ック(CL K)パルスにおいて、出力コントローラ1
508はアイドル状態に戻どる。
骨 アクセス モジュール 第19図は第1図のアクセス用インタフェース受信機1
02内に使用される受信用アクセス モジュール116
の詳細を略ブロック図の形式で示す。パケットはパケッ
ト網内において、固定及びランダムの両方の遅延を受け
る。パケットからデジタル サンプルを再生するにあた
って、再生された信号内にギャップ等が生じるのを防ぐ
ためにランダム遅延の影響を最小限にすることが必要で
ある。これは個々の受信用アクセス モジュール116
によって、個々のパケットが受ける遅延をある固定の総
遅延(Do)期間に調節することによって達成される。
この固定の総遅延期間は、パケットの伝送及び処理に起
因する既知の固定遅延(fixed delay −、
D F)期間、タイム スタンプ法を使用して測定され
るランダム遅延(TS)itI1間、並びにランダム遅
延期間を既知の固定ビルドアウト遅延(build o
ut delay 、、B L D)期間にビルドアウ
トするための可調遅延(adjustabledela
y 、 D)期間から構成される。つまり、(TS+D
)+DF=Da 、ここで、TS+D=BLDである。
−例として、DO=44ミリ秒、DF=24ミリ秒、そ
してBLD−20ミリ秒とされる。第19図にはパケッ
ト ディスアセンブラ1901及び復号器1902が示
される。パケット ディスアセンブラ1901内には受
信用パケット バッファ及びリフオーマツタ1903、
BDIから受信状態への翻訳ユニッ)1904、ノイズ
推測値ラッチ1905、シーケンス番号プロセッサ19
06、パケット発信時間(POT)プロセッサ及びビル
ドアウト遅延レジスタ1907、及びアクセス タイム
スロット(ATS)ラッチ1908が含まれるが、これ
ら全てが受信用パケット バス115からパケット デ
ータを受信する。ローカル タイミング ユニット12
0 (第1図)からのローカル時間信号がPOTプロセ
ッサ及びビルドアウト遅延レジスタ1907、及び受信
用ATSシーケンサ1911に加えられる。
受信用パケット バス115からの受信用パケット ウ
ィンドウ バスは受信用パケット バスシーケンサ19
10に加えられる。受信用パケット バス シーケンサ
1910にはさらに受信用パケット バス115からの
パケット データ、BDIから受信状態への翻訳ユニッ
l−1904からのパケット長さ信号、POTプロセッ
サ及びビルドアウト遅延レジスタ1907からの遅刻パ
ケット(late packet )指標、受信用アク
セス モジュールのバックプレーンからの内部着信先ア
ドレス、及びATSラッチ190Bからのアクセスタイ
ムスロット信号(ATS)が加えられる。
受信用パケット バス シーケンサ1910は複数の制
御信号を受信用パケット バッファ及びリフオーマツタ
1903に加える。詳細には、これら制御信号には、書
込み(WRT)信号、メモリバンク選択(BANK  
5EL)信号、書込みアドレス(WRT  ADDR)
信号が含まれる。
これに加えて、受信用パケット バス シーケンサ19
10は開始アドレス(start address %
 SA)信号(WRT  ADDRと同一)及びパラメ
ータ バッファ書込み制御信号(PBWRT)をパラメ
ータ バッファ1909に加える。開始アドレス(SA
)信号は受信用パケット バッファ及びリフオーマツタ
1903内の現タイムスロット内の現パケットの最初の
サンプルが格納されるメモリ位置を示す。具体的に示さ
れないが、受信用パケット バス シーケンサ1910
は個々のBDIから受信状態への翻訳ユニッ)1904
、ノイズ推測値ラッチ1905、シーケンス番号プロセ
ッサ1906、POTプロセッサ及びビルドアウト遅延
レジスタ1907、及びATSラッチ1908に後に説
明されるようにこれらユニットを制御するための制御信
号を加える。パラメータバッファ1909は先入れ先出
しくFIFO)タイプのバッファである。これはパケッ
ト見出しからの受信用アクセス タイムスロット(AT
S)シーケンサ1911によって受信用パケット バッ
ファ及びリフオーマツタ1903からのリフオーマット
されたパケット データを出力するための該当する情報
を格納する。これを達成するため、受信状jli (r
eceive 5tatus、 RS)信号がBDIか
ら受信状態への翻訳ユニッ)1904からバッファ19
09に加えられ;背景ノイズ推測値(noise es
timates N E)信号がノイズ推測値ラッチ1
905から加えられ;パケット プレイアウト タイム
(packet playout ttme 、 P 
P T)信号がPOTプロセッサ及びビルドアウト遅延
ユニット1907から加えられ; cat/5ched
  (C/S)制御信号がシーケンス番号プロセッサ1
9066から加えられ;そしてATS制御信号がATS
ラッチ1908から加えられる。上に説明のごとく、パ
ラメータ バッファ1909は受信用ATSシーケンサ
1911によって受信用パケット バッファ及びリフオ
ーマット1903からのデータを適当なPcMあるいは
ADPCMフォーマントにて出力するために使用される
この複数の信号を格納する。つまり、受信状態(R3)
信号、ノイズ推測値(NE)信号、開始アドレス(SA
)信号、パケット プレイアウト タイム(PPT)信
号、cat/5ched  (C/ S )信号、AT
S信号及びパラメータ バッファ1909が空であるこ
とを示す追加の信号(EMPTY)が受信用ATSシー
ケンサ1911に加えられる。エンプティ信号が真であ
るとき、つまり、論理1であるときは、パラメータ バ
ッファ1909は空であり、受信用パケット バッファ
及びリフオーマツタ1903内には処理されるべきパケ
ットは存在しない、これに加えて、受信状態(R3)信
号及びノイズ推測値(N E)信号がマルチプレクサ1
912に加えられる。ローカル タイミング ユニット
120(第1図)からのローカル タイム信号も受信用
ATSシーケンサ1911に加えられる。
受信用ATSシーケンサ1911はパケットディスアセ
ンブラ1901からのりフォーマットされたデータの出
力を制御する。これを達成するため、これはマルチプレ
クサ1912を制御して、後に復号器1902の説明の
所で説明されるように、受信状態及びノイズ推測値信号
を適当な時間に復号器1902に加えるための信号を生
成する。
受信用ATSシーケンサ1911はまた後に説明の目的
で使用される復号器1902に加えられるパケット能動
信号を生成する。受信用パケットバッファ及びリフオー
マ、り1903がらのリフオーマットされたデータの出
力を制御するために、受信用ATSシーケンサ1911
はこれに読出しくread、 RD)信号、読出しアド
レス(readaddress、、RD  A D D
 R)信号及び読出しメモリ パンク選択(read 
raemory bank 5elect % RD 
 BANK  5EL)信号を加える。受信用ATSシ
ーケンサ1911の動作は後に第23図の状態図との関
連で説明される。
BDIから受信状態への翻訳ユニソ)1904はラッチ
 メモリ及び読出し専用メモリユニット(ROM)(図
示なし)を含む、入りBDI欄は受信状M(R3)信号
及びパケット長信号を提供するROMに対するアドレス
として使用される。
詳細には、受信状態信号は対応するアクセス用インタフ
ェース送信機内で使用される符号法のタイプを示す。例
えば、それが8−ビットPCM符号であるか、埋込AD
PCM符号、つまり、4/3一ビント埋込符号であるか
、4/2ビット埋込符号であるか、あるいは3/2ビフ
ト埋込符号であるか、あるいは4ビットADPCMであ
るか、3ビットADPCMであるかあるいは2ビットA
DPCMであるかを示す、長さ信号はパケット ディス
アセンブラ1901からプレイ アウトきれるべきパケ
ットの長さ、つまり、埋込符号パケットに対してエンハ
ンスメント ピット欄の幾つかが落されているか否かを
示す。
ノイズ推測値ランチ1905は受信パケットの見出しか
らの背景ノイズ推測値を格納するための4ビツト メモ
リである。
シーケンス番号プロセッサ1906は、ラッチメモリ 
ユニット、仮想シーケンス カウンタ及び本発明による
cat/5ched  (C/ S )と呼ばれる信号
を生成するための制御論理(図示なし)を含む。パケッ
トが音声スパートの先頭のパケットである場合は、PO
Tプロセッサ及びビルドアウト遅延レジスタ1907に
よって生成されるパケットプレイアウト時間に従ってプ
レイアウトされるように計画される。パケットが情報ス
パート内の先頭のパケットであることの同定は、本発明
においては、−意の仮想シーケンス番号を使用すること
によって得られる。上に説明のように、仮想シーケンス
は情報スパート内の先頭のパケットを同定するために使
用される番号を含まない連続の一連の番号を含む。それ
が先頭のパケットでない場合は、パケットはプレイアウ
トのため前のパケットと連結される。この特定のパケッ
トを受信する前に1つあるいは複数のパケットが失なわ
れている場合は、シーケンス番号プロセッサ1906は
現パケットをPOTプロセッサ及びビルドアウト遅延レ
ジスタ1907によって生成されるパケット プレイア
ウト時間に従ってプレイアウトするように計画する。
第20図はシーケンス番号プロセッサ1906の制御論
理のcat/5ched  (C/ S )信号を生成
するためのステップの流れ図を示す、この手順はこの特
定の受信用アクセスモジュール116によって処理され
る個々のパケットに対してブロック2001から開始さ
れる。条件分岐点2002において、シーケンス番号が
情報スパート内の先頭のパケットを同定するために予約
された番号、この例では、ゼロ(0)であるか否かテス
トされる。
ステップ2002におけるテスト結果がYESである場
合は、動作ブロック2003において仮想シーケンス 
カウンタが増分される。ステップ2002のテスト結果
がYESであり、パケットが音声スパート内の先頭のパ
ケットであることが示されるため、動作ブロック200
4において、ca t/5ched  (C/ S )
信号が5chedにセットされる。すると、この先頭パ
ケットがPOTプロセッサ及びビルドアウト遅延ユニッ
ト1907内で生成されるパケット プレイアウト時間
(PPT)に従ってプレイアウトされるように計画され
る。
動作ブロック2005において、cat/5ched 
 (C/S)信号がパラメータ バッファ1909に出
力される。その後、この手順はブロック2006から退
出される。ステップ2002に戻どり、テスト結果がN
Oである場合は、パケット仮想シーケンス番号はゼロ(
0)ではなく、これはそれが情報スパート内の先頭のパ
ケットでないことを示し、条件分岐点2007において
シーケンス番号が仮想シーケンス カウンタに1を加え
た値に等しいかテストされる。ステップ2007のテス
トは、本発明によると、処理中の現パケットが失なわれ
たパケットに続くものであるか否か決定するために遂行
される。テスト結果がYESの場合は、そのパケットは
失われたパケットに続くものではなく、動作ブロック2
008において仮想シーケンス カウンタが増分される
。動作ブロック2009において、ca t/5che
d  (C/ −3)信号がcatにセットされる。そ
の後、動作ブロック2005において、cat/5ch
ed  (C/ S )信号がパラメータバッファ19
09に出力される。その後、この手順はブロック200
6から退出される。ステップ2007に戻どり、テスト
結果がNOであり、現パケットが失なわれたパケットに
続くものであることが示される場合は、動作ブロック2
010において仮想シーケンス カウンタが現パケット
のシーケンス番号にセットされる。情報スパート内にパ
ケットが存在する場合、次に処理されるパケットはca
tパケットであり、これは現計画パケットに連結される
。動作ブロック2011において、現パケットがPOT
プロセッサ及びビルドアウト遅延ユニット1907によ
って生成されるパケット プレイアウト時間に従ってプ
レイアウトされるように計画することを必要とするため
、ca t/5ched指標が5chedにセットされ
る。つまり、失なわれたパケットに続く現パケットは先
頭のパケットとみなされ、先頭のパケットとして扱かわ
れる。その後、動作ブロック2005において、cat
/5ched ビットがパラメータ バッファ1909
に出力される。プロセスはその後ブロック2006から
退出する。
POTプロセッサ及びビルドアウト遅延レジスタ190
7はパケット見出しからのPOT欄を格納するためのラ
ンチ メモリ及びパケット プレイアウト時間(PPT
)及び遅刻パケット指標を生成するための制御論理(図
示なし)を含む。さらに、パケットに対してプログラム
されたシステム ビルドアウト遅延を与えるためのレジ
スタが含まれる。パケット プレイアウト時間(PPT
)は対応するパケット情報欄からの最初のサンプルを受
信用パケット バッファ及びリフオーマツタ1903か
ら読み出すべきローカル時間値である。
パケット プレイアウト時間はパケット データが所望
の固定の総遅延(Do)を受けるように計算される。こ
の画定の総遅延はパケット発信時間(POT)値及びビ
ルドアウト遅延(BLD)値を採用することによって実
現される。上に説明のように、パケットによって経験さ
れる遅延のランダム性は遅延を周知の値に”ビルドアウ
ト”することによって排除される。つまり、固定の総遅
延は、パケット情報欄の先頭のサンプルをパケットプレ
イアウト時間(PPT)値に等しいローカル時間値にお
いて出力することによって得られる。
つまり、PPT=POT+BLD、ここで、POT=L
TA−TSである。
第21図はPOTプロセッサ及びビルドアウト遅延レジ
スタ1907によってパケットプレイアウト時間(PP
T)(を号及び遅刻パケット指標信号を生成するために
遂行される一連のステップの流れ図を示す。この手順は
この特定の受信処理モジュール116によって処理され
る個々のパケットに対してブロック2101から開始さ
れる。次に、動作ブロック2102において、仮の変数
、TEMP 1が生成されるが、これは、バケット見出
しのタイム スタンプ欄からのパケット発信時間からロ
ーカル タイミング ユニット120から得られるロー
カル時間を代数的に引いた値、つまり、TEMP 1=
POT−LTである。条件分岐点2103において、タ
イム スタンプ値を生成するための演算が正しいか否か
テストされる。
この例においては、このテストは、TEMPIが1から
128の範囲内の値であるかのテストである。このテス
トは、パケット プレイアウト時間を計算するための演
算がオーバーフローを起したか否かチェックする。演算
がオーバーフローを起した場合は、この演算から得られ
る結果は誤りを含む。ステップ2103におけるテスト
結果がNOである場合は、演算はオーバーフローを起し
、動作ブロック2104において、遅刻パケット信号が
真、つまり、論理1にセットされる。その後、動作ブロ
ック2105において、真の遅刻パケット信号が出力さ
れる。プロセスは次にブロック2106から退出する。
ステップ2103におけるテストがYESの結果を与え
た場合は、演算はオーバーフローを起さず、動作ブロッ
ク2107において、パケット発信時間(POT)にシ
ステム ビルドアウト遅延(B L D)を加えた値に
等しいパケット プレイアウト時間(PPT)、つまり
、PPT=POT+BLDが計算される。現在生成中の
POT (n)はPOT (n)=LTA(n)−TS
 (n−1)である。ここで、LTA(n)は現パケッ
トのパケット到着時間であり、TS(n−1)は現在到
着したパケットの見出し内のタイム スタンプ欄からの
タイム スタンプ値である。また、現在生成中の現タイ
ム スタンプ値−TS(n)はTS (n)=LTD 
(n)−POT (n)であり、ここで、LTD (n
)は現のパケットのノードからの出発時間である。動作
ブロック2108において、もう1つの仮変数TEMP
2が生成されるが、これはローカル時間からパケット 
プレイアウト時間を引いた値に等しい。
つまり、TEMP2=LT−PPTである。TEMP2
はパケットがシステム ビルドアウト遅延に対して遅い
か否か決定するために使用される。
これを達成するため、条件分岐点2109において、T
EMP2変数がTEMP2が所定の限界内にあるか決定
するためにテストされる。この例においては、このテス
トは、TEMP2が1から128の範囲内の値であるか
のテストである。ステップ2109におけるテスト結果
がNOである場合は、現パケットはシステム ビルドア
ウト遅延に対して遅れており、動作ブロック2104に
おいて遅刻パケット指標が真にセットされる。その後、
動作ブロック2105において、真の遅刻パケット指標
が再び出力される。次に、この手順はブロック2106
から退出する。ステップ2109において、テスト結果
がYESである場合は、パケットはビルドアウト遅延に
対して遅れておらず、動作ブロック211Oにおいて、
遅刻パケット指標が真でない、つまり、論理0にセット
される。
動作ブロック2105において、パケット プレイアウ
ト時間信号及び真でない遅刻パケット指標が出力される
。次に、この手順はブロック2106から退出される。
ATSラッチ1908は単にパケット見出しの内部着信
先コード欄のATS部分を格納するためのラッチ メモ
リである。
受信用パケット バッファ及びリフオーマツタ1903
はパケット情報欄のビットを該当する所に格納するため
の複数のメモリ ユニット(図示なし)を含む、詳細に
は、このメモリ ユニットは奇数及び偶数のタイムスロ
ット内のパケットデータを別個に格納するように設計さ
れる0個々のこれらメモリ ユニットは、例えば、全て
の符号ビット、全ての(1)ビット、全ての(2)ビッ
ト・・・・・・、あるいは全ての符号(s)ビット、全
ての(a)ビット、全ての(b)ビット・・・・・・を
、特定のパケット内に使用されるビットの数だけ、格納
するためのメモリ要素を含む。この例においては、ビッ
トの最大数は符号ビットを含めて8である。受信された
パケット情報欄のピントの受信用パケット バッファ及
びリフオーマツタ1903への書込みは、受信用パケッ
ト バス シーケンサ1910によって制御されるが、
これに関しては、第22図に示される状態図との関連で
説明される。
いわゆるパケット情報欄のりフォーマントは、受信用A
TSシーケンサ1911の制御下において、これらメモ
リ ユニットからデータを読み出すことによって遂行さ
れる。ATSシーケンサ1911の動作に関しては、第
23図に示される状態図との関連で説明される。上に説
明のように、第3図あるいは第4図に示されるいずれか
のフォーマントのパケット情報欄は受信用パケット バ
ッファ及びリフオーマツタ1903内に書き込まれ、デ
ータはこれからのデータの読み出しの際に所望のPCM
あるいはADPCMフォーマットにリフオーマットされ
る。これは受信用パケット バッファ及びリフオーマツ
タ1903の書込み及び読出しアドレス ラインを適当
に選択することによって実現される。リフオーマットさ
れたPCMサンプルが8−ピッ)PCMの場合は、周知
の方法で復号器1902がバイパスされる(図示なし)
第22図は受信用パケット バス シーケンサ191O
によって受信されたパケット データを受信用パケット
 バッファ及びリフオーマツタ1903に書き込み、ま
たパケット パラメータをパラメータ バッファ190
9に書き込むために実行される動作の一連のステップを
状態図にて示す。システム リセットからアイドル状態
に入いる。アイドル状態において、以下の動作が遂行さ
れる。つまり、パケットの処理が受信用パケット バッ
ファ及びリフオーマツタ1903への入力側において抑
止され、受信用パケット バスシーケンサ1910は受
信用パケット バス115からのパケットが受信用パケ
ット バス115上に出力されるべき進行中であること
を示す受信ウィンドウ(RW)バス能動指標を待つ。受
信ウィンドウ バスが能動となると、受信用パケットバ
ス シーケンサ1910はマツチ(MATCH)状態に
入いる。マツチ状態において、受信用パケット バス 
シーケンサ1910は入りパケットの着信先コード欄と
バック プレーンから受信用アクセス モジュール11
6のこの特定の1つに送くられる着信先アドレスとを比
較する。一致しない場合は、受信用パケット バス シ
ーケンサ1910はマツチ状態にとどまり、受信ウィン
ドウ バスが休止状態となるのを待つ、このパケットは
受信用アクセスモジュール116の他の1つに向けられ
ているため、このパケットに関してのそれ以上の処理は
行なわれない。受信ウィンドウバスが休止状態になると
、受信用パケット バス シーケンサ1910はアイド
ル状態に戻どり、再び他のパケットが受信用パケット 
バス115上に出力されるのを待つ。着信先コード欄が
送くられた着信先アドレスと一致すると、受信用パケッ
ト バス シーケンサ1910はATS欄が送くられて
くるのを待つ、A’rS欄が送くられてくると、ATS
状態に入り、ATS欄がATSラッチ1908内にラッ
チされる。受信パケット ウィンドウ バスが休止状態
になると、受信用パケット バス シーケンサ1910
はアイドル状態に戻どる。タイム スタンプ欄が受信さ
れると、受信用パケット バス シーケンサ1910は
TSラッチ状態に人いる。このTSラッチ状態において
、タイムスタンプ情報がPOTプロセッサ及びビルドア
ウト遅延ユニット1907内にラッチされ、POTプロ
セッサがパケット プレイアウト時間及び遅刻パケット
あるいは定刻パケット指標を計算するために起動される
。パケットが遅れている場合は、処理はこの時点で停止
され、パケットは破棄され、受信用パケット バス シ
ーケンサ1910は受信ウィンドウ バスが再び休止状
態になるまでTSラッチ状態にとどまる。休止状態にな
ると、受信用パケット バス シーケンサ1910はア
イドル状態に戻どり、次のパケットを待つ。パケットが
遅れてない場合は、受信用バケット バス シーケンサ
1910はビット落し指示(BDIlalが送くられて
くるまでTSラッチ状態で待つ。BDI欄が送くられて
くると、受信用バケット バス シーケンサ1910は
BDIラッチ状態に入いる。BDIラッチ状態において
、受信されたBDIがBDIから受信状態への翻訳ユニ
ット1904内にラッチされる。翻訳ユニフ)1904
は受信状態及びパケットの後続の部分に対する長さ情報
を決定するために起動される。
なんらかの理由によってBDI処理が行なわれている最
中に受信ウィンドウ バスが休止状態になると、受信用
バケット バス シーケンサ1910は再びアイドル状
態に戻どり、他のパケットを待つ。
受信用バケット バッファ及びリフオーマツタ1903
あるいはパラメータ バッファ1909には状態情報あ
るいはデータは書き込まれない。
ノイズ推測値(NE)iが送(られてくると、受信用バ
ケット バス シーケンサ 1910はBDIラッチ状
態からノイズ推測値(NOISEESTIMATE)及
びシーケンス番号ラッチ(SEQUENCE NUMB
ERLATCH)状態に入いる。この状態において、受
信用バケット バス シーケン   −サ1910はノ
イズ推測値及びシーケンス番号欄をラッチし、またこの
パケットが連結 (concatenate )パケットであるかあるい
は計画(scheduled )パケットであるかを決
定するためシーケンス番号処理を起動する。この時点に
おいて、カウンタに、BDIラッチ状態において得られ
、BDIから受信状態への翻訳ユニット1904によっ
て受信用バケット バス シーケンサ1910に提供さ
れたパケットの長さ値がロードされる。この長さ値はパ
ケット情報欄から幾つかのエンハンスメント ビット欄
が落されているか否かを示す。
パケット情報欄が始まると、受信用バケット バス シ
ーケンサ191Oはバッファ書込み(WRITE  B
UFFER3)状態に入いる。
バッファ書込み状態に入いると、見出し処理の全ての処
理結果がパラメータ バッファ1909内に書き込まれ
る。バッファの書込みはパラメータバッファ1909に
加えられる書込み信号(PBWRT)によって起動され
る。バッファ書込み状態において、受信用バケット バ
ッファ及びリフオーマツタ1903が書込み(WRT)
信号を介してパケットの情報欄が書き込まれるように起
動される。受信用パケット バス シーケンサ1910
はまた書込みアドレス(WRT ADDR)を受信用バ
ケット バッファ1903に加えることによって、書込
み中のデータのバイトがパケットが伝送されている特定
のタイムスロットと関連する適当なメモリ位置に格納さ
れるようにする。情報欄の個々のバイトが送くられてく
ると、受信用パケット バス シーケンサ1910内の
カウンタ(C)が最終的に時間切れするまで減分される
受信ウィンドウ バスがパケットの終端あるいはカウン
タCがパケットの適当な長さまで減分し時間切れするこ
とによって休止状態となると、受信用バケット バッフ
ァ及びリフオーマツタ1903の書込みは抑止され、受
信用パケット バス シーケンサ1910はアイドル状
態に戻どり次のパケットを待つ。
第23図は受信用ATSシーケンサ1911によって、
受信用バケット バッファ及びリフオーマツタ1903
からのパケット データの読出しの制御、及び情報を復
号器1902に送くるためのマルチプレクサ1912の
動作の制御を遂行するため、に行なわれる動作の一連の
ステップを状態図にて示す。システム リセットによっ
て、この手順はアイドル状態に人いる。アイドル状態に
おいては、受信用パケット バッファ及びリフオーマツ
タ1903からのパケット出力データの全ての処理が中
断される。受信用ATSシーケンサ1911はまたマル
チプレクサ1912の動作を制御して、受信割り当てを
サイレント期間のあいだ前のパケットからのノイズ推測
値(N E)にセットし、またノイズが挿入されるべき
タイムスロットの期間のあいだ受信用パケット バッフ
ァ及びリフオーマツタ1903からの受信パケットデー
タを全てゼロにセントする。パラメータ バッファ19
09が受信用ATSシーケンサ1911に空でない指標
を送くると、シーケンサ1911は待ち(WAIT)状
態に入いる。待ち状態において、受信用ATSシーケン
サ1911はまず最初にプレイアウトのために準備中の
パケットに対するパラメータ バッファ1909の値を
読み出す。
ATSシーケンサ1911は受信割り当てをパラメータ
 バッファ1909から読み出れたノイズ推測値(NE
)にセットし、パケット活動指標をこのアクセス タイ
ムスロット(ATS’)のあいだ休止状態にセットする
。受信用パケット バッファ及びリフオーマフタ190
3からの受信データはこのタイムスロットのあいだこれ
が休止タイムであるため全てゼロにされる。受信用パケ
ットバッファ1903の読出しアドレスがこのパケット
に対して初期化され、そして受信用ATSシーケンサ1
911はローカル タイムがパラメータ バッファ19
09から読み出されるパケットプレイアウト時間と等し
くなるのを待つ。パケット プレイアウト時間に達する
と、受信用ATSシーケンサ1911はプレイアウト(
PLAYQIJT)状態に入いる。プレイアウト状態に
おいて、受信用ATSシーケンサ1911は以下の動作
を遂行する。つまり、パケット バッファ及びリフオー
マツタ1903がパケット データの読み出しのために
起動され;このアクセス タイムスロット(ATS)に
対する読出しアドレスが受信用パケット バッファ及び
リフオーマツタ 1903に加えられ;受信割り当てが
パラメータ バッファ1909から読み出される受信状
態(R8)にセットされ;パケット活動信号がこのAT
Sに対して能動(真)にセットされ;受信用パケット 
バッファ及びリフオーマ・ツタ1903のアドレスがパ
ケット プレイアウトが進行しているあいだ増分及び管
理され;そしてプレイアウト状態が受信用パケット バ
ッファ及びリフオーマツタ1903のアドレスが127
に達するまで、つまり、パケットの最後から1つ手前の
サンプルがプレイアウトされるまで保持される。上に説
明のごとく、1つのパケット期間内に128サンプルが
存在する。
パケットの最後から1つ手前のサンプルが受信用パケッ
ト バッファ及びリフオーマツタ1903からプレイア
ウトされると、受信用ATSシーケンサ1911は最終
プレイアウト(LASTPLAYOUT)状態に入いる
。最終プレイアウト状態において、このパケットの最後
のサンプルが、読出しアドレス、読出し起動及びメモリ
 バンク選択信号を加えることによって、受信用パケッ
ト バッファ及びリフオーマ7タ1903から読み出さ
れ、音声スパートのシーケンス内の次のパケットの処理
が開始される。受信割り当てがそのパケットの他のサン
プルをプレイアウトするためにパラメータ バッファ1
909からの受信状態にセットされる。最後に、パラメ
ータ バッファ1909のエンプティ信号がプレイアウ
トするべき他のパケットが存在するか否か決定するため
にチェックされる。プレイアウトされるべき別のパケッ
トが存在する場合は、ca t/5ched  (C/
 S )信号が受信用ATSシーケンサ1911が待ち
状態に戻どるべきか、あるいはプレイアウト状態に戻ど
るべきかを決定するために調べられる。ca t/5c
hed  (C/S)信号が次のパケットが連結(co
ncatenate )パケットであることを示す場合
は、受信用ATSシーケンサ1911はプレイアウト状
態に戻どり、プレイアウトされるべきパケットをすぐ前
にプレイアウトされたパケットに連結する。ca t/
5ched  (C/ S )信号がそれが計画(sc
hedule)パケットであることを示すが、まだプレ
イアウト時間に達してない場合は、受信用ATSシーケ
ンサ1911は待ち状態に戻どり、プレイアウト時間に
達するのを待つ。パラメータバッファ1909が空であ
る場合は、これはこのATSにプレイアウトすべきパケ
ットがそれ以上存在しないことを示し、受信用ATSシ
ーケンサ1911はアイドル状態に戻どり、パケットが
処理されるのを待つ。この例では、サンプルは受信用パ
ケット バッファ及びリフオーマツタ1903からそれ
ぞれ第3図及び第4図の8ピツ)PCMフォーマットあ
るいはADPCMフォーマットのいずれかで読み出され
る。
第24図は送信機101内での音声スパート内の個々の
パケットの生成及び受信機102内でのこれら生成され
たパケットの回復をグラフ形式で示す。示されるごとく
、これらパケットはアクセス用インタフェース送信機1
01内でこの例では16ミリ秒のパケット発信間隔(t
o)で生成される。伝送されたパケットはアクセス用イ
ンタフェース受信機102の所でパケット受信時間(t
r)によって示されるランダム伝送遅延を含む任意の間
隔で受信される。パケット プレイアウト時間(t p
)によって示されるパケットの伝送に起因するランダム
遅延の等化が試みられる。示されるごとく、音声スパー
ト内の先頭のパケットのプレイアウト時間が網ビルドア
ウト遅延(BLD)にビルド アウトされる。先頭のパ
ケットがプレイアウトされるとき、後続のパケットがパ
ケット発信間隔(t o)にてプレイアウトされる。パ
ケット発信間隔は、この例では、隣接する情報スパート
内のパケットで、しかも遅刻パケットでない場合は16
ミリ秒とされる。この例では、パケットが遅れて到達し
た場合は、そのパケットは破棄される。第24図に示さ
れるごとく、パケット4は遅刻パケットであり、破棄さ
れる。その後、パケット5がパケット ディスアセンブ
ラによって計画パケットとしてプレイアウトされる。
符号器 第25図は第2図の音声処理モジュール201内に使用
される符号器204の詳細を略ブロック図の形式で示す
。符号器204は音声帯域PCM信号、つまり、音声、
音声帯域データ及びトーンをADPCM信号に符号化す
るのに使用される。
この例では、8−ビットμ−法PCM信号が線形形式に
変換され、次に、複数の可能なADPCM信号の1つに
変換される。例えば、線形PCMサンプルは4ビツト、
3ビツトあるいは2ビットADPCMサンプルに変換で
きる。さらに、ADPCMサンプルはいわゆる埋込符号
を含む。例えば、出力サンプルは、4/2−ビット埋込
符号、4/2−ビット埋込符号、あるいは3/2−ビッ
ト埋込符号であり得る。前述のごとく、これら符号化装
置は当技術において周知である。これに関しては、例え
ば、1984年3月13日に公布された適応ADPCM
符号化装置に関する合衆国特許第4.437,087号
、並びに、1985年5月21日に公布された可変速度
適応ADPCM符号化装置に関する合衆国特許第4.5
19.073号を参照すること。
第25図に示されるように、線形PCMサンプル5l(
k)が差回路2501のプラス(+)入力に加えられ、
サンプル推測値5e(k)が適応予測器2506から差
サンプルd (k)を生成する差回路2501のマイナ
ス(−)入力に加えられる。
差サンプルd (k)は可変速度量子化器2502に加
えられる。量子化器2502はコントローラ205 (
第2図)からビット速度コントローラを介して供給され
る制御信号の制御下でADPCM出力サンプルす  (
k)を生成する。可変速度量子化器2502は、この例
では、コントローラ207(第2図)の制御下で4−ビ
ット、3−ビットあるいは2−ビットADPCMサンプ
ルI  (k)を生成する3つの別個の適応量子化器を
含む。この量子化器は当分野において周知である。適応
量子化器に関しては、例えば、CCITT勧告G。
721(32キロビット/秒適応差分パルス符号変1!
 (A D P CM)  (32kbit八^dへp
tiveDifferential Pu1seCod
e Modulation) ) 、第VT11回CC
IT総会、マロガートレモリノス(Maloga−To
rremolinos) 、スペイン、Vol、111
、ページ125−159.1984年10月開催を参照
すること。ADPCMサンプルI  (k)は量子止器
適応ユニッl−2503、可変速度逆量子化器2504
及びパケット アセンブラ202 (第2図)に加えら
れる。可変速度逆量子化器2504も可変速度量子化器
2502の適応量子化器の逆の機能を遂行する3つの適
応量子化器を含み、差サンプルの量子化バージョン、つ
まり、dq(k)を生成する。これら逆量子化器のどれ
が使用されるかは、コントローラ207 (第2図)か
らビット速度コントローラ2510を介して供給される
制御信号によって決定される。これら適応逆量子化器は
、この例では、4−ビット、3−ビット及び2−ビット
量子化器であり、使用される特定の符号に基づいて選択
される。例えば、特定のタイムスロットにおいて4/2
埋込符号が使用されている場合は、可変速度量子化器2
502内の4−ビット適応逆量子化器が選択され、また
可変速度逆量子化器2504内の2−ビット可変速度適
応逆量子化器が選択される。可変速度逆量子化器250
4内に使用される適応逆量子化器の一例が上に引用のC
CITT勧告G、721に開示されている。差サンプル
dq(k)の量子化バージョンは総和回路2505の1
つの入力に加えられ、サンプル推測値は総和回路250
5のもう1つの入力に加えられる。総和回路2505は
その出力の所にこれらの代数和、つまり、再生サンプル
5r(k)を与える。再生サンプル5r(k)は適応予
測器2506に加えられる。適応予測器2506は線形
入力サンプルsl (k)の推測値である推測サンプル
5e(k)を生成する。−例としての適応予測器が上に
引用のCCITT勧告G、721において開示されてい
る。可変速度量子化器適応ユニッ)2503はそれぞれ
量子化器及び逆量子化器適応スケール係数ya(k)及
びyb (k)を生成する。スケール係数ya(k)は
可変速度量子化器2502に加えられ、スケール係数y
b(k)は可変速度逆量子化器2504に加えられる。
可変速度量子化器適応ユニット2503は3つの量子化
器適応ユニット、この例では、4−ビット、3−ビット
及び2−ビット量子化のための適応ユニットを含む。量
子化器適応ユニットの1つあるいは複数の特定のユニッ
トの選択はコントローラ207 (第2図)からビット
速度コントローラ2510を介して供給される制御信号
の制御下で行なわれる。−例として、4/2ビフト埋込
符号が使用されているときは、可変速度量子化器250
2に対して4−ビット スケール係数ya(k)適応が
選択され、可変速度逆量子化器2504に対して2−ビ
ット スケール係数yb(k)適応が選択される。コン
トローラ207の制御下で選択されるスケール係数適応
は可変速度量子化器2502内で選択される適応量子化
器及び可変速度逆量子化器2504内で選択される逆適
応量子化器と一致する必要があることは勿論である。適
応速度コントロール及び量子化器スケール係数適応ユニ
ットを含む一例としての量子化器適応ユニットが上に引
用のCCITT勧告G、721において開示されている
可変速度量子化器適応ユニッ)2503及び適応予測器
2506は両方ともいわゆる適応プロセスにおいて更新
される状態変数を持つ。説明を簡単にするために、これ
らは状態変数ユニッl−250’?として示される。典
型的には、これら状態変数は、メモリ位置(図示なし)
に格納され、個々のサンプル期間(k)において更新さ
れる。可変速度量子化器適応ユニッ)2503の状態変
数はその中に使用される適応コントロール及び量子化器
スケール係数適応ユニット内に含まれ、予測器2506
の状態変数は予測器係数である。これら状態変数はメモ
リ位置内の値を所定の値にセットすることによって初期
化でき、また周知の方法で格納された値の更新を抑止す
ることによって一定に保持できる。この例では、スケー
ル係数適応ユニット内の状態変数はDELAYB及びD
ELAYC(上に引用のCCITT勧告G、721のペ
ージ138−139を参照)に対する変数であり、適応
速度コントロール ユニット内の状態変数はDIELA
YA(CCITT勧告G、721のページ141を参照
)に対する状態変数である。適応予測器2506に対す
る状態変数値は予測器係数である。これら状態変数も上
に引用のCCITT勧告G、721において説明されて
いる。
符号器240内にはさらに、本発明の一面に従って、伝
送エラー及び損失パケットから回復し、また受信情報内
の望ましくないギャップの影響を最小限にするために、
符号器状態変数を制御するための制御要素が含まれる。
本発明によると、状態変数の値は、特定の伝送チャネル
の活動が停止すると、次のいずれかが最初に発生するま
で、つまり、所定の期間が経過するまで、あるいは伝送
チャネル状態が能動になるまで一定に保持される、つま
り、更新されない、伝送チャネルの状態が所定の期間が
経過する前に能動状態になると、保持状態が中断され、
状態変数の適応化が再開される。
所定の期間が経過すると、状態変数は所定の値に初期化
される。初期化される状態変数は可変速度量子化器適応
ユニン)2503及び適応予測器2506内に含まれる
。状態変数は実際には可変速度量子化器適応ユニツ)2
503を含む特定の量子化器適応ユニット内の適応速度
コントロールユニット及び量子化器スケール係数適応ユ
ニット内に含まれることに注意する。状態変数の具体的
な値は上に引用のCCITT勧告G、721において説
明されている。この例では、適応速度コントロール内の
状態変数DELAYAの初期値はゼロ(0)とされ、量
子化器スケール係数適応ユニット内の状態変数DELA
YB及びDELAYCの初期値はそれぞれデジタル54
4及びデジタル34816とされ、そして予測器係数は
ゼロ(0)値に初期化される。
状態変数の制御はコントローラ207 (第2図)から
のパケット活動信号を起動/保持デコーダ2508に加
えることによって実現される。起動/保持デコーダ25
08は、特定のタイムスロットにおいてパケットが処理
中であることを示す真の、つまり、論理1のパケット活
動信号(packetactive signal )
に応答して、真の動作信号(operate sign
al) 、真のカウンタ リセット信号、及び真でない
、つまり、論理Oのカウンタ起動信号(counter
 enable signal )を生成する。
パケット活動信号が真でないときは、起動/保持デコー
ダ2508は真でない動作信号及びカウンタ リセット
信号並びに真のカウンタ起動信号を生成する。この動作
信号は状態変数ユニット2507に、必要に応じて、適
応動作を抑止、リセットあるいは起動するために加えら
れる。カウンタ リセット信号はフレーム カウンタ2
509に加えられ、カウンタ起動信号はフレーム カウ
ンタ2509及び時間切れ検出器2511に加えられる
。カウンタ2509は、この例では、8 kHzの速度
で、最高2048までカウントするが、これは256ミ
リ秒に匹敵する。カウンタ2509が時間切れすると、
真の出力信号(output signal )が生成
され、時間切れ検出器2511に加えられる。カウンタ
2509はパケットが存在しない個々のフレームに対し
て増分される。2048のカウントは通常の会話の語間
の間隔の間に状態変数が初期化されないように選択され
た値である。時間切れ検出器2511は、真のカウンタ
起動信号及び真でない時間切れ信号(time−out
 signal )に応答して、真の保持信号(hol
d signal )及び真でない初期化信号(ini
tialize signal )を生成する。カウン
タ起動信号及び時間切れ信号が両方とも真である場合は
、真でない保持信号及び真の初期化信号が生成される。
カウンタ起動信号及び時間切れ信号の両方が真でない場
合は、時間切れ検出器2511は真でない保持信号及び
初期化信号を生成する。保持信号及び初期化信号は状態
変数を制御するために状態変数ユニッ)2507に加え
られる。状態変数を一定に保持するのは、いわゆる音節
間音声ギャップのあいだも音声信号の適応動作を維持す
るために行なわれる。つまり、変数は、ギャップが所定
の期間、この例では、2048フレームあるいは4分の
1秒より大きなときにのみ初期化される。
第26図は符号器204の状態変数制御動作の状態図を
示す。最初に、システム リセットから初期化(INI
TIALIZE)状態に入いる。
カウンタ起動信号が真となり、フレーム カウンタ25
09が真の時間切れ信号を与え、”時間切れ”したこと
を示すと、状態変数が初期化される。
可変速度適応ユニソ)2503内の量子化器適応ユニッ
トの状態変数及び適応予測器2506の状態変数は上に
説明の値にこれら値を該当するメモリ位置に格納するこ
とによって初期化される。パケット活動信号が真となり
、パケットが処理中であることが示されると、動作(O
PERATE)状態に入いり、起動/保持デコーダ25
08は真の動作信号及びリセット信号、並びに真でない
カウンタ起動信号を生成する。結果として、状態変数の
適応動作が起動され、フレーム カウンタ2509がゼ
ロ(0)にリセットされる。パケット活動信号が真でな
くなり、処理中のパケットが存在しないことが示される
まで、この動作状態が保持され、符号器204の適応動
作がm続される。
次に、保持(HOL D)状態に入いる。この保持状態
において、起動/保持デコーダ2508は真でない動作
信号及びカウンタ リセット信号、並びに真のカウンタ
起動信号を生成する。時間切れ検出器2511は真の保
持信号及び真でない初期化信号を生成する。結果として
、状態変数の値が更新されることを抑止され、一定に保
持される。
この保持状態は、処理中のパケットが存在せず、またフ
レーム カウンタ2509が時間切れしないかぎり維持
される。その後、パケット信号が真となることによって
示されるように、パケットが出現し、一方、カウンタ2
509は時間切れしてない状態となると、再び動作(O
PERATE)状態に入いり、上に説明の動作が遂行さ
れる。パケットが出現せず、フレーム カウンタ250
9が真の時間切れ信号によって示されるように時間切れ
すると、時間切れ検出器2511は真の初期化信号及び
真でない保持信号を生成し、再び初期化状態に入いり、
状態変数が上に説明のように初期化される。この初期化
状態がパケットが再び出現するまで維持される。
盃号器 第27図は第19図の受信用アクセス モジュール11
6内に使用される復号器1902の詳細を略ブロック図
の形式で示す。復号器1902はADPCM信号をPC
M信号に復号するのに使用される。この例では、4ビツ
ト、3−ビットあるいは2−ビン)ADPCMサンプル
が線形PCM形式に復号される。これに加えて、ADP
CMサンプルはいわゆる4/3ビット埋込符号、4/2
−ビット埋込符号あるいは3/2−ビット埋込符号であ
り得る。上に説明のごとく、これら符号化装置は当分野
において周知である。これに関しては、適応ADPCM
復号器装置に関する合衆国特許4,437,087号を
参照すること。
第27図に示されるように、パケット ディスアセンブ
ラ1901 (第19図)からのADPCMサンプルI
’  (k)は可変速度量子化器適応化ユニッ)270
1、可変速度逆量子化器2702及び可変速度逆量子化
器2703に加えられる。
可変速度量子化器適応化ユニット2701は上に説明の
符号器204の可変速度量子化器適応化ユニット250
3と同一であり、ビット速度コントローラ2713から
の制御信号に応答して、スケール係数y’a  (k)
及びy−b  (k)を生成するため複数の量子化器適
応化ユニット(図示なし)の適当な1つあるいは複数の
ユニットを選択する。
スケール係数y・a  (k)は可変速度逆量子化器2
702内の複数の逆量子化器の選択された1つに加えら
れる。同様に、スケール係数y′b(k)は可変速度逆
量子化器2703内の複数の逆量子化器の選択された1
つに加えられる。可変速度逆量子化器2702及び可変
速度逆量子化器2703はそれぞれ複数の適応逆量子化
器を含む。この例においては、4−ビット適応逆量子化
器、3−ビット適応逆量子化器及び2−ビット適応逆量
子化器が含まれる。可変速度逆量子化器2702及び可
変速度逆量子化器2703は両方とも上に説明の符号器
204の可変速度逆量子化器2504と同一である。可
変速度逆量子化器2702及び可変速度逆量子化器17
03内にどのような適応逆量子化器が使用されるかは使
用されるADPCM符号に依存する。つまり、4−ビッ
ト符号、3−ビット符号、2−ビット符号、4/3−ビ
ット埋込符号、4/2ビット埋込符号、あるいは3/2
−ビット埋込符号のいずれが使用されるかによって決定
される。可変速度逆量子化器2702は元の差サンプル
の量子化バージョンd’qa(k)を生成するが、これ
は総和器2704に加えられる。
同様に、可変速度逆量子化器2703は差サンプルの量
子化バージョンd・Qb(k)を生成する。
量子化差サンプルd′qa(k)及びd’qb(k)は
4−ビット、3−ビット及び2−ビットADPC符号に
対しては同一であるが、埋込符号に対しては異なる。例
えば、ADPCM符号が4/2−ビット埋込符号である
場合は、可変速度逆量子化器2702内で選択される適
応逆量子化器は4−ビット タイプであり、可変速度逆
量子化器2703内で選択される適応逆量子化器は2−
ビット タイプである。この例においては、パケッt−
mは、逆量子化器の動作に影響を与えることなく可変速
度逆量子化器2703内で使用されない2ビツトを落と
すことができる。さらに、可変速度逆量子化器2702
内で使用される逆量子化器のタイプ、つまり、4−ビッ
ト、3−ビットあるいは2−ビット量子化器のいずれが
使用されるかは、ビットが既に落されているか否かにも
依存する。例えば、2ビツトが落されている場合は、可
変速度逆量子化器2702内で2−ビット逆量子化器が
使用される。量子化差サンプルd・qb(k)は総和器
2707に加えられる。さらに、総和器2704及び2
707には、適応予測器2705からのサンプル推測値
S・e (k)が加えられる。総和器2704からの出
力は第1の再生サンプルS′ra(k)であり、これは
適応予測器2705に加えられる。総和器2707から
の出力は所望の出力、つまり、第2の再生はサンプル5
−rb(k)であり、これはマルチプレクサ2708に
加えられる。ノイズ発生器2714からのノイズ信号も
マルチプレクサ270Bに加えられる。ノイズ発生2m
2714はマルチプレクサ2717を介して加えられる
ノイズ推測値(NE)信号及びパケット ディスアセン
ブラ1901からのRCV割り当て信号に応答して、適
当なノイズ信号を生成する。ノイズ信号は、動作信号が
真でないとき、つまり、特定のタイムスロット内にパケ
ットが存在しないとき、マルチプレクサ2708を介し
て挿入される。ここでも説明を簡単にするため、可変速
度量子化器適応化ユニッ)2701及び適応予測器27
05の状態変数は状態変数ユニット2706として示さ
れる。状態変数ユニッ)2507 (第25図)との関
連で上に説明したように、可変速度量子化器適応化ユニ
ソ)2701の状態変数は個々の複数の量子化器適応化
ユニット内の適応速度コントロール及び量子化器スケー
ル係数適応化ユニット内に含まれる。起動/保持デコー
ダ2709、フレーム カウンタ2710及び時間切れ
検出器2711の動作は、符号器204(第25図)の
起動/保持デコーダ2508、フレーム カウンタ25
09及び時間切れ検出器2511と同一であり、ここで
は詳細に説明しない、唯一の異なる点は、パケット活動
信号及びRCV割り当て信号がパケットディスアセンブ
ラ1901から加えられることである。符号器204及
び復号器1902は、復号器1902が符号器204の
所で起ったことを追跡するように、エラー及びギャップ
から回復するために類似する方法で制御される。具体的
には、本発明の一面によると、復号器1902は、バケ
ツ)m103が情報スパート内に符号化に際して無視さ
れる程度の小さなキャンプを導入した場合、状態変数を
初期化した結果として符号器204の正しい追跡を失な
う事態が発生することを回避するために、状態変数を初
期化することなく一定に保持する。一方、長いギャップ
の後は、符号器204及び復号器1902は両方ともそ
れらの状態変数を初期化し、これによって、網内での伝
送エラーあるいは損失パケットに起因する誤追跡が回避
される。
デマルチプレクサ2712にはパケット ディスアセン
ブラ1901からの受信(RCV)割り当て信号が加え
られ、これに応答して、受信状態(receive 5
tatus、、 RS)部分をビット速度コントローラ
2713に加え、ノイズ推測値(noiseestim
ate、 N E )部分をノイズ生成器2714に加
える。ビット速度コントローラ2713は、この受信状
態信号に応答して、(使用されるADPCM符号に基づ
いて)可変速度量子化器適応化ユニット2701内の適
当な1つあるいは複数の量子化器適応ユニット、並びに
可変速度逆量子化器2702及び2703内の適当な適
応逆量子化器を選択するためのコード速度制御信号(c
ode ratecontrol signal)を生
成する。マルチプレクサ2708は起動/保持デコーダ
2709からの動作信号(operate signa
l)に応答してデジタル回線インタフェース(DLI)
に再生されたサンプルs’ r(k)かノイズ信号のい
ずれかを加える。より詳細には、動作信号が真である場
合は、再生サンプルs’r(k)がマルチプレクサ27
08を介して対応するDLIに加えられ、動作信号が真
でない場合は、ノイズ信号がマルチプレクサ2708を
介して対応するDLIに加えられる。
【図面の簡単な説明】
第1図は本発明の1つの実施態様を含むアクセス イン
タフェース送信機及び受信機を含むパケット網を示し; 第2図は第1図のアクセス インタフェース送信機10
1内に使用される送信用アクセス モジュール106を
示し; 第3図は本発明の説明のために有効なμ−法PCM信号
フォーマット及び対応するバケット情報欄のフォーマッ
トを示し; 第4図は本発明の一面による32−キロビット/秒AD
PCM信号フォーマット及び対応するパケット情報欄フ
ォーマットを示し; 第5図は本発明を説明するのに有効なパケット見出しの
フォーマットを示し; 第6図は第2図の符号器204を制御するためにコント
ローラ207によって遂行される一連の動作の流れ図を
示し; 第7図は第2図のパケット アセンブラ202を制御す
るためにコントローラ207によって遂行される一連の
動作の流れ図を示し; 第8図は第1図のバス コントローラ107の詳細を略
ブロック図にて示し; 第9図は第8図のバス コントローラ107内の入力コ
ントローラ801によって遂行される動作の状態図を示
し; 第10図は第8図のバス コントローラ107内の出力
コントローラ803によって遂行される動作の状態図を
示し; 第11図は第1図のアクセス インタフェース送信機1
01の送信処理モジュール109の詳細を略ブロック図
にて示し; 第12図は第11図の送信処理モジュール109内の人
力コントローラ1102によって遂行される動作の状態
図を示し; 第13図は第11図の送信処理モジュール109の入力
コントーラ1102によって遂行される一連の動作の流
れ図を示し; 第14図は第11図の送信処理モジュール109内の出
力コントローラ1106によって遂行される動作の状態
図を示し; 第15図は第1図のアクセス インタフェース受信機1
02の受信処理モジュール113の詳細を略ブロック図
にて示し; 第16図は第15図の受信処理モジュール113内の入
力シーケンサ1506によって遂行される一連の動作の
状態図を示し; 第17図及び第18図は第15図の受信処理モジュール
tta内の出力コントローラ1508によって遂行され
る動作の状態図を示し;第19図は第1図0アクセス 
インタフェース受信411102の受信用アクセス モ
ジュール116の詳細を略ブロック図にて示し; 第20図は第19図の受信用アクセス モジュール11
6内のシーケンス番号プロセッサ1906によって遂行
される一連の動作の流れ図を示し;第21図は第19図
の受信用アクセス モジュール116内のパケット発信
時間(POT)プロセッサ及びビルドアウト遅延レジス
タ1097内の制御論理によって遂行される一連の動作
の流れ図を示し; 第22図は第19図の受信用アクセス モジュール11
6内の受信用パケット バス シーケンサ1910によ
って遂行される動作の状態図を示し; 第23図は第19図の受信アクセス モジュール116
内のATSシーケンサ1910によって遂行される動作
の状態図を示し; 第24図は伝送中にパケットが受ける遅延及びアクセス
 インタフェース受信機102内でのこの遅延を受けた
パケットのプレイアウト動作を図解し; 第25図は第2図の送信用アクセス モジュール106
内で使用される符号器204の詳細を略ブロック図にて
示し; 第26図は符号器205の動作の一面の状態図を示し; 第27図は第19図の受信用アクセス モジュール11
6内で使用される復号器1902の詳細を略ブロック図
にて示し;そして 第28図は復号器1902の動作の一面の状態図を示す
。 〔主要部分の符号の説明〕 パケット発信時間値を生成するための手段−・−・20
8タイムスタンプ値を生成するための手段・−4109
出 願 人  アメリカン テレフォン アンドテレグ
ラフ カムパニー L二m−一一ノ FIG、+2 FIo、+6 Fl、G、  17 FI(3,18 FIG、21 FICi、23 FIG、24 dLL)  −じ1しμ了→ト遅1 FIG、25 FIG、27 )”PjJ ’17−Y64’eyつ;       
               F’CV ’f’l 
’514し!5手続補正書 昭和62年 4月15日 特許庁長官  黒 1)明 縫  殿 1、°1覧件の表示 昭和62年特許願第 44157号 2、発明の名称 パケット遅延を測定するための装置 3、補正をする者 東ヂrとの関係  特許出願人 4、代理人 5、補正の対象

Claims (1)

  1. 【特許請求の範囲】 1、網ノード内でのパケット遅延を測定するための装置
    において、パケットがタイムスタンプ欄を持つ見出しを
    含み、該装置が ローカル時間信号を生成するための手段 (119)、 パケットが網ノードに入った時点の該ローカル時間信号
    値を基準としてパケット発信時間値を生成するための手
    段(208)、 該パケット発信時間値を該パケット見出しのタイムスタ
    ンプ欄に挿入するための手段 (208)、及び 該パケット見出しのタイムスタンプ欄から の該パケット発信時間値及びパケットが網ノードを出る
    時点のローカル時間値から更新されたタイムスタンプ値
    を生成するための手段 (1109)を含むことを特徴とするパケット遅延を測
    定するための装置。 2、特許請求の範囲第2項に記載の装置において、 該パケット発信時間値を生成するための手段が該パケッ
    トが網ノードに入った時点のローカル時間信号値と該パ
    ケット見出しのタイムスタンプ欄からのタイムスタンプ
    値との間の差を得るための手段を含むことを特徴とする
    装置。 3、特許請求の範囲第1項に記載の装置において、 該網ノードがパケット発信ノードであり、該パケット発
    信時間値を生成するための手段が該パケット発信時間値
    をパケットが発信された時点のローカル時間信号の値に
    セットするための手段を含むことを特徴とする装置。 4、特許請求の範囲第2項に記載の装置において、 該更新されたタイムスタンプ値を生成する ための手段が該パケットが網ノードに入った時点のロー
    カル時間信号値と該パケット見出しのタイムスタンプ欄
    からのパケット発信時間値との間の差を得るための手段
    を含むことを特徴とする装置。 5、特許請求の範囲第4項に記載の装置において、さら
    に 該更新されたタイムスタンプ値をそのタイ ムスタンプ値としてパケット見出しのタイムスタンプ欄
    に挿入するための手段が含まれることを特徴とする装置
    。 6、特許請求の範囲第5項に記載の装置において、 該ローカル時間信号を生成するための手段が該パケット
    発信時間値を得るため及び該更新されたタイムスタンプ
    値を得るために該ローカル時間信号を生成することを特
    徴とする装置。
JP4415787A 1986-02-28 1987-02-28 パケツト遅延を測定するための装置 Expired - Fee Related JP2721499B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US83461786A 1986-02-28 1986-02-28
US834617 1986-02-28

Publications (2)

Publication Number Publication Date
JPS62242442A true JPS62242442A (ja) 1987-10-23
JP2721499B2 JP2721499B2 (ja) 1998-03-04

Family

ID=25267361

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4415787A Expired - Fee Related JP2721499B2 (ja) 1986-02-28 1987-02-28 パケツト遅延を測定するための装置

Country Status (6)

Country Link
EP (1) EP0234860B1 (ja)
JP (1) JP2721499B2 (ja)
KR (1) KR950002752B1 (ja)
CA (1) CA1277750C (ja)
DE (1) DE3771520D1 (ja)
IL (1) IL81665A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006522518A (ja) * 2003-03-17 2006-09-28 オランジュ エス.アー. 異なる種類のデータを含むインターネットデータパケットを通信する無線電気通信装置及び方法
JP2013501433A (ja) * 2009-08-14 2013-01-10 中興通訊股▲ふん▼有限公司 光伝送網が時刻同期プロトコルをキャリングする方法及びシステム

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2261799B (en) * 1991-11-23 1995-04-19 Dowty Communications Ltd Packet transmission system
DE69631182T2 (de) * 1995-04-28 2004-08-19 Matsushita Electric Industrial Co., Ltd., Kadoma Datenübertragungsverfahren
US6922416B2 (en) 1995-04-28 2005-07-26 Matsushita Electric Industrial Co., Ltd. Data transmitting apparatus, data receiving apparatus and data transmission control apparatus
DE19615908A1 (de) * 1996-04-22 1997-10-23 Deutsche Telekom Ag Verfahren zur Messung der Vermittlungsverzögerung
GB2355901B (en) * 1999-11-01 2003-10-01 Mitel Corp Marker packet system and method for measuring audio network delays
CN102792658B (zh) 2009-12-29 2016-03-16 意大利电信股份公司 在通信网络中进行时间测量

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54153505A (en) * 1978-05-25 1979-12-03 Osaka Gas Co Ltd Safety retainer

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4506358A (en) * 1982-06-25 1985-03-19 At&T Bell Laboratories Time stamping for a packet switching system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54153505A (en) * 1978-05-25 1979-12-03 Osaka Gas Co Ltd Safety retainer

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006522518A (ja) * 2003-03-17 2006-09-28 オランジュ エス.アー. 異なる種類のデータを含むインターネットデータパケットを通信する無線電気通信装置及び方法
JP4702852B2 (ja) * 2003-03-17 2011-06-15 オランジュ エス.アー. 異なる種類のデータを含むインターネットパケットを通信する無線電気通信装置及び方法
JP2013501433A (ja) * 2009-08-14 2013-01-10 中興通訊股▲ふん▼有限公司 光伝送網が時刻同期プロトコルをキャリングする方法及びシステム

Also Published As

Publication number Publication date
IL81665A (en) 1990-08-31
EP0234860A3 (en) 1989-08-02
DE3771520D1 (de) 1991-08-29
KR950002752B1 (ko) 1995-03-24
CA1277750C (en) 1990-12-11
KR870008455A (ko) 1987-09-26
EP0234860B1 (en) 1991-07-24
EP0234860A2 (en) 1987-09-02
IL81665A0 (en) 1987-09-16
JP2721499B2 (ja) 1998-03-04

Similar Documents

Publication Publication Date Title
JP2615036B2 (ja) パケツト伝送装置
US4894823A (en) Time stamping for packet system nodes
EP0234859B1 (en) Time stamp and packet virtual sequence numbering for reconstructing information signals from packets
JPS62241459A (ja) パケツト伝送装置
US4726019A (en) Digital encoder and decoder synchronization in the presence of late arriving packets
US4774496A (en) Digital encoder and decoder synchronization in the presence of data dropouts
US4630262A (en) Method and system for transmitting digitized voice signals as packets of bits
US4607363A (en) Buffer device for a voice transmission network
JPS62242442A (ja) パケツト遅延を測定するための装置
US5996018A (en) Method and apparatus to reduce jitter and end-to-end delay for multimedia data signalling
US5606553A (en) Cell processing for voice transmission
JP4004669B2 (ja) 音声パケット多重化方法及び装置
US4627049A (en) TASI system including an order wire
JPH10285213A (ja) 無音圧縮音声パケット送受信装置
JP3292802B2 (ja) セル転送方法及びセル転送システム
JPH0396143A (ja) パケット伝送方法
JPH06103863B2 (ja) デ−タ多重化制御装置
RU99100388A (ru) Способ и аппаратура для обеспечения целостности счета битов и синхронной передачи данных по каналу, который не сохраняет синхронизацию
JPH08321834A (ja) データ送受信方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees