JPS6221079Y2 - - Google Patents

Info

Publication number
JPS6221079Y2
JPS6221079Y2 JP3155581U JP3155581U JPS6221079Y2 JP S6221079 Y2 JPS6221079 Y2 JP S6221079Y2 JP 3155581 U JP3155581 U JP 3155581U JP 3155581 U JP3155581 U JP 3155581U JP S6221079 Y2 JPS6221079 Y2 JP S6221079Y2
Authority
JP
Japan
Prior art keywords
noise
output
pass filter
circuit
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP3155581U
Other languages
English (en)
Other versions
JPS57146447U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP3155581U priority Critical patent/JPS6221079Y2/ja
Publication of JPS57146447U publication Critical patent/JPS57146447U/ja
Application granted granted Critical
Publication of JPS6221079Y2 publication Critical patent/JPS6221079Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Noise Elimination (AREA)

Description

【考案の詳細な説明】 本考案は車載用FMチユーナにおいて瞬間的に
発生するノイズを検出して、ノイズを高速で処理
するノイズ検出回路に関する。
車載用FMチユーナのノイズ検出回路は、FM
チユーナの検波出力より瞬間的に発生するノイズ
を検出し、この検出したノイズをミユーテイン
グ、ハイカツト、分離その他の制御信号として使
用する。
この場合、従来のノイズ検出回路はノイズを整
流して直流変換するために、時間遅れが生じ、こ
の検出ノイズを制御信号として被制御回路を制御
するとき、制御のタイミングが遅れてしまう欠点
があつた。
また上記の欠点を解消するためにノイズの整流
を包絡線検波ぎみにしてノイズ処理の速度を上昇
させようとすれば、インパルス的なイグニツシヨ
ンノイズなどに感知してしまうという問題があつ
た。
本考案は上記にかんがみなされたもので、上記
の欠点および問題を解消し、イグニツシヨンノイ
ズを検知せずマルチパスノイズなどのみを検出し
て、たとえばアンテナの切替などを制御するため
に使用できる信号を出力するノイズ検出回路を提
供することを目的とする。
以下、本考案を実施例より説明する。
第1図は本考案の一実施例のブロツク図であ
る。
1および2はFM検波回路の出力を入力とする
ローパスフイルタおよびハイパスフイルタであ
る。ローパスフイルタ1の出力はゲート回路3を
通してコンポジツト信号出力としてステレオデコ
ーダまたは低周波回路に出力する。一方ハイパス
フイルタ2の出力信号は自動利得制御増幅回路4
に入力して増幅し、自動利得制御増幅回路4の出
力で単安定マルチバイブレータ5をトリガさせる
ように構成する。単安定マルチバイブレータ5の
出力はゲート回路3のゲートを閉じ、ローパスフ
イルタ1からの出力を遮断しノイズを抑圧する。
また、一方、ハイパスフイルタ2の出力にゲー
ト回路7を接続し、ゲート回路7も単安定マルチ
バイブレータ5の出力によりゲートを閉じるよう
に構成し、ゲート回路7からノイズ検出出力を取
り出す。
なお、ここでローパスフイルタ1、ハイパスフ
イルタ2、ゲート回路3、自動利得制御増幅回路
4および単安定マルチバイブレータ5からなる回
路は従来使用されているノイズ抑圧回路6であ
る。従つて本実施例はノイズ抑圧回路6のハイパ
スフイルタ2の出力端に、単安定マルチバイブレ
ータ5の出力によりゲートが閉となるゲート回路
7を接続して、ゲート回路7からノイズを検出す
るようにしたものである。
いま、マルチパスノイズおよびイグニツシヨン
ノイズが混入した検波出力は、ローパスフイルタ
1およびハイパスフイルタ2に入力され、ローパ
スフイルタによりローパスフイルタ1の時定数に
対応した時間遅れてゲート回路3に印加される。
一方、検波出力成分中のノイズ成分はハイパスフ
イルタ2を通り、自動利得制御増幅回路4に入力
され増幅される。この場合、マルチパスノイズ成
分によつて後段が動作しないように、単安定マル
チバイブレータ5のスレシホールドレベルを上げ
ている。よつてレベルの高いイグニツシヨンノイ
ズ成分のみによつて単安定マルチバイブレータ5
はトリガされる。一方、ハイパスフイルタ2を通
つたマルチパスノイズおよびイグニツシヨンノイ
ズはゲート回路7に入力される。
よつて、自動利得制御増幅回路4のレベルの高
いイグニツシヨンノイズ成分出力は単安定マルチ
バイブレータ5をトリガし、単安定マルチバイブ
レータ5の出力パルス幅の期間、ゲート回路3お
よび7のゲートを閉じる。
従つて、ローパスフイルタ1の出力中のイグニ
ツシヨンノイズの存在時、ゲート回路3はゲート
が閉となつてイグニツシヨンノイズは抑圧され
る。また、ハイパスフイルタ2からの出力中のイ
グニツシヨンノイズも、ゲート回路7が同時に単
安定マルチバイブレータ5の出力によりゲートが
閉となるためゲート回路7から出力されず、ゲー
ト回路7の出力にはマルチパスノイズのみが出力
されることになり、ゲート回路7からのノイズ検
出出力がイグニツシヨンノイズに惑わされること
はなくなる。そこでこのゲート回路7の出力によ
り、たとえばアンテナを切替えることができ、イ
グニツシヨンノイズによりアンテナ切替回路が誤
動作することもなくなる。
なお、ローパスフイルタ1の遅延時間は、混入
イグニツシヨンノイズが、ハイパスフイルタ2お
よび自動利得制御回路4により遅延させられる時
間に等しく設定してあり、前記遅延をローパスフ
イルタにより補償している。
また、ゲート回路7はゲート回路3に比較して
ゲートが閉となつている時間が短かくてすむた
め、自動利得制御回路4の出力で今1つの単安定
マルチバイブレータをトリガするように構成し、
単安定マルチバイブレータ5の出力によりゲート
回路3を制御し、新たに設けた単安定マルチバイ
ブレータの出力によりゲート回路7を制御するよ
うにすれば、それぞれゲート回路3,7の閉とす
る時間を独立して設定することができる。
つぎにゲート回路7の1例はたとえば第2図に
示す如くである。
すなわちゲート回路7はハイパスフイルタ2の
出力を入力とするエミツタホロワを構成するトラ
ンジスタQ1と、トランジスタQ1の出力をエミツ
タホロワを構成するトランジスタQ2へ導く切替
用のトランジスタQ3と、単安定マルチバイブレ
ータ5の出力によりトランジスタQ3のオン・オ
フを制御するトランジスタQ4とからなつてい
る。
いま、単安定マルチバイブレータ5が出力パル
スを発生している期間はトランジスタQ4はオン
状態となつて、トランジスタQ3のベース電位は
低下して、トランジスタQ3はオフ状態となり、
トランジスタQ1の出力を遮断する。
以上説明した如く本考案によれば、車載用FM
チユーナにおいて、瞬間的に発生するマルチパス
ノイズなどを、イグニツシヨンノイズに惑わされ
ることなく、高速で検出し、処理することができ
る。
また、従来のノイズ抑圧回路が共用できるため
使用部品がきわめて少なくてすむ。
【図面の簡単な説明】
第1図は本考案の一実施例のブロツク図、第2
図は本考案の一実施例に使用をするゲート回路の
1例を示す回路図である。 1……ローパスフイルタ、2……ハイパスフイ
ルタ、3および7……ゲート回路、4……自動利
得制御増幅器、5……単安定マルチバイブレー
タ。

Claims (1)

    【実用新案登録請求の範囲】
  1. FMチユーナの検波出力を入力としてノイズを
    検出するハイパスフイルタと、該ハイパスフイル
    タの出力を入力とする自動利得制御増幅回路と、
    該自動利得制御増幅回路の出力でトリガされる単
    安定マルチバイブレータと、前記ハイパスフイル
    タの出力を入力とし、前記単安定マルチバイブレ
    ータの出力パルスによりゲートを閉としかつ前記
    ノイズのうちイグニツシヨンノイズ成分を除いた
    ノイズを検出出力とするゲート回路とを備えてな
    ることを特徴とするノイズ検出回路。
JP3155581U 1981-03-09 1981-03-09 Expired JPS6221079Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3155581U JPS6221079Y2 (ja) 1981-03-09 1981-03-09

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3155581U JPS6221079Y2 (ja) 1981-03-09 1981-03-09

Publications (2)

Publication Number Publication Date
JPS57146447U JPS57146447U (ja) 1982-09-14
JPS6221079Y2 true JPS6221079Y2 (ja) 1987-05-28

Family

ID=29828982

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3155581U Expired JPS6221079Y2 (ja) 1981-03-09 1981-03-09

Country Status (1)

Country Link
JP (1) JPS6221079Y2 (ja)

Also Published As

Publication number Publication date
JPS57146447U (ja) 1982-09-14

Similar Documents

Publication Publication Date Title
US4216430A (en) Noise eliminating circuit with automatic gain control
KR830008564A (ko) 펄스잡음 제거회로
US3979683A (en) Noise eliminator circuit
GB1362975A (en) Receivers
JPH0228200U (ja)
US5630217A (en) Error-free pulse noise canceler used in FM tuner
JPS6221079Y2 (ja)
US4189679A (en) Noise detecting circuit having noise-immune AGC
JPS5924199Y2 (ja) Fm受信機のパルス性ノイズの抑圧回路
JPH08163065A (ja) ノイズ除去回路
JPS6219002Y2 (ja)
JPH0221818Y2 (ja)
JPS6318188Y2 (ja)
JPS5494827A (en) Adjusting circuit for video quality
JPS634732B2 (ja)
JPS6128427Y2 (ja)
JPS5825630Y2 (ja) テレビジョン受像機
JPS6316183Y2 (ja)
JPH0638647B2 (ja) 同期判定装置の入力回路
KR810002133B1 (ko) Fm수신기의 잡음 제거방식
JPS5834446U (ja) ミユ−テイング回路
JPS6223932B2 (ja)
GB1421827A (en) Demodulator circuit for demodulating an amplitude-modulated pulse signal
JPS63161795A (ja) 色信号処理回路
JPS5486210A (en) Multi-frequency signal receiver