JPS62185389A - 半導体レ−ザ装置 - Google Patents
半導体レ−ザ装置Info
- Publication number
- JPS62185389A JPS62185389A JP2695786A JP2695786A JPS62185389A JP S62185389 A JPS62185389 A JP S62185389A JP 2695786 A JP2695786 A JP 2695786A JP 2695786 A JP2695786 A JP 2695786A JP S62185389 A JPS62185389 A JP S62185389A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- substrate
- layers
- semiconductor laser
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 22
- 239000000758 substrate Substances 0.000 claims abstract description 33
- 239000010409 thin film Substances 0.000 claims abstract description 12
- 230000001747 exhibiting effect Effects 0.000 claims description 3
- 229910001218 Gallium arsenide Inorganic materials 0.000 abstract description 33
- 230000000903 blocking effect Effects 0.000 abstract description 23
- 239000010408 film Substances 0.000 abstract description 13
- 229920002120 photoresistant polymer Polymers 0.000 abstract description 8
- 230000004888 barrier function Effects 0.000 abstract description 5
- 238000000034 method Methods 0.000 abstract description 5
- 238000003486 chemical etching Methods 0.000 abstract description 3
- 125000005842 heteroatom Chemical group 0.000 abstract description 3
- 238000005530 etching Methods 0.000 abstract description 2
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 64
- 238000005253 cladding Methods 0.000 description 7
- 230000010355 oscillation Effects 0.000 description 6
- 239000000969 carrier Substances 0.000 description 4
- 239000013078 crystal Substances 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000007791 liquid phase Substances 0.000 description 2
- 238000004140 cleaning Methods 0.000 description 1
- 230000001427 coherent effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 239000006185 dispersion Substances 0.000 description 1
- 229910021478 group 5 element Inorganic materials 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000012808 vapor phase Substances 0.000 description 1
Landscapes
- Liquid Deposition Of Substances Of Which Semiconductor Devices Are Composed (AREA)
- Semiconductor Lasers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は、各種電子機器、光学機器の光源として、近年
急速に用途が拡大し、需要の高まっている半導体レーザ
装置に関するものである。
急速に用途が拡大し、需要の高まっている半導体レーザ
装置に関するものである。
(従来の技術)
電子機器、光学機器のコヒーレント光源として、半導体
レーザに要求される重要な性能には、低電流動作、基本
横モード発振があげられる。これらの性能を実現するた
めには、レーザ光が伝播する活性領域付近にレーザ素子
中を流れる電流を集中するようにその拡がシを抑制し、
かつ閉じ込める必要がある。このような構造を有する半
導体レーザは、通常ストライプ型半導体レーザと呼ばれ
ており、代表的なストライプ型半導体レーザの1つに内
部ストライプ型レーザが挙げられる。
レーザに要求される重要な性能には、低電流動作、基本
横モード発振があげられる。これらの性能を実現するた
めには、レーザ光が伝播する活性領域付近にレーザ素子
中を流れる電流を集中するようにその拡がシを抑制し、
かつ閉じ込める必要がある。このような構造を有する半
導体レーザは、通常ストライプ型半導体レーザと呼ばれ
ており、代表的なストライプ型半導体レーザの1つに内
部ストライプ型レーザが挙げられる。
以下、図面を参照しながら、上述したような従来の内部
ストライプ型レーザの一例として、BTR8(Buri
ed Twin−Ridge 5ubstrate 5
tructure )型レーザについて説明する。
ストライプ型レーザの一例として、BTR8(Buri
ed Twin−Ridge 5ubstrate 5
tructure )型レーザについて説明する。
第4図は、BTR3型レーザの構成を示したもので、1
はp型GaAs基板、2はn型GaAs電流阻止層、4
はp mGa 1− xAtxA sクラット9層、5
はGa1−yAtyAs活性層(0≦y<x)、6はn
型G a 1− xAZxA sクラッド層、7はn型
GaAsキャソゾ層、8はp側オーミック電極、9はn
側オーミック電極である。
はp型GaAs基板、2はn型GaAs電流阻止層、4
はp mGa 1− xAtxA sクラット9層、5
はGa1−yAtyAs活性層(0≦y<x)、6はn
型G a 1− xAZxA sクラッド層、7はn型
GaAsキャソゾ層、8はp側オーミック電極、9はn
側オーミック電極である。
以上のように構成されたBTR8型レーザについて、以
下その製造方法および動作を簡単に説明する。
下その製造方法および動作を簡単に説明する。
従来のBTR8型レーザは、2回のLPE法による結晶
成長工程で形成される。まず、p型GaAs基板工上に
n型GaAs電流阻止層2を形成するのが第1回目の結
晶成長工程であり、次にフォトリングラフィにより、内
部ストライプ幅Wの7字溝を形成する。そして、その上
に活性層5を含む二重ヘテロ構造を形成し、p側n側に
それぞれオーミック電極8,9を形成して作製される。
成長工程で形成される。まず、p型GaAs基板工上に
n型GaAs電流阻止層2を形成するのが第1回目の結
晶成長工程であり、次にフォトリングラフィにより、内
部ストライプ幅Wの7字溝を形成する。そして、その上
に活性層5を含む二重ヘテロ構造を形成し、p側n側に
それぞれオーミック電極8,9を形成して作製される。
そして、p側電極8に(+−)、n側電極9に←)の電
圧をかけると、n型GaAs電流阻止層2とp型GaA
tAsクラッド層4のp−n接合部分だけが、逆方向に
電圧を印加されることとなシ、注入電流は内部ストライ
プ幅Wからのみ流れ、その直上の活性層5に電流が集中
することとなり、その結果、低電流動作、基本横モード
発振が実現される。
圧をかけると、n型GaAs電流阻止層2とp型GaA
tAsクラッド層4のp−n接合部分だけが、逆方向に
電圧を印加されることとなシ、注入電流は内部ストライ
プ幅Wからのみ流れ、その直上の活性層5に電流が集中
することとなり、その結果、低電流動作、基本横モード
発振が実現される。
(発明が解決しようとする問題点)
しかしながら、上記の内部ストライプ型構造では、n型
GaAs電流阻止層2の層厚やキャリア濃度が、1個の
レーザ素子中でばらついていたり、ウェハ面内でばらつ
きがあると、活性層5からの発光により、n型GaAs
電流阻止層2中に生成された電子−正孔対中の正孔の拡
散距離の方が、n型GaAs電流阻止層2中の一部の層
厚より大きくなり、n型GaAs電流阻止層2のp型基
板1との境界付近に蓄積され、その結果、内部ストライ
プ構造を形成していた逆方向のp−n接合による障壁が
失効し、内部ストライプ構造が失われる、それゆえに、
同一の光出力を得るのに必要な動作電流値が増大し、ま
た、実質的な電流ストライプ幅の増加によシ活性領域で
の発光部分が増加し、多モード発振するという問題が生
ずる。
GaAs電流阻止層2の層厚やキャリア濃度が、1個の
レーザ素子中でばらついていたり、ウェハ面内でばらつ
きがあると、活性層5からの発光により、n型GaAs
電流阻止層2中に生成された電子−正孔対中の正孔の拡
散距離の方が、n型GaAs電流阻止層2中の一部の層
厚より大きくなり、n型GaAs電流阻止層2のp型基
板1との境界付近に蓄積され、その結果、内部ストライ
プ構造を形成していた逆方向のp−n接合による障壁が
失効し、内部ストライプ構造が失われる、それゆえに、
同一の光出力を得るのに必要な動作電流値が増大し、ま
た、実質的な電流ストライプ幅の増加によシ活性領域で
の発光部分が増加し、多モード発振するという問題が生
ずる。
本発明は、上記問題点に鑑み、n型GaAs電流阻止層
20層厚やキャリア濃度がばらついても、n型GaAs
電流阻止層2中で、活性層5からの発光によシ生成され
た電子−正孔対中の正孔を電子と有効に再結合させ、内
部ストライプ構造の失効を防ぎ、再現性良く、低電流動
作、再本横モード発振する半導体レーザ装置を提供する
ものである。
20層厚やキャリア濃度がばらついても、n型GaAs
電流阻止層2中で、活性層5からの発光によシ生成され
た電子−正孔対中の正孔を電子と有効に再結合させ、内
部ストライプ構造の失効を防ぎ、再現性良く、低電流動
作、再本横モード発振する半導体レーザ装置を提供する
ものである。
(問題点を解決するだめの手段)
上記問題点を解決するために、本発明の半導体レーザ装
置は、導電性基板上に、その基板とは逆の導電型を示し
、かつ禁止帯幅が他の層よシも小さい層を少なくとも1
層含む3層以上からなる第1の多層薄膜が形成され、さ
らにその多層薄膜には導電性基板に達する溝が形成され
ており、その溝部を含む多層薄膜上に、活性層を含む二
重ヘテロ構造を有する第2の多層薄膜が形成された構成
となっている。
置は、導電性基板上に、その基板とは逆の導電型を示し
、かつ禁止帯幅が他の層よシも小さい層を少なくとも1
層含む3層以上からなる第1の多層薄膜が形成され、さ
らにその多層薄膜には導電性基板に達する溝が形成され
ており、その溝部を含む多層薄膜上に、活性層を含む二
重ヘテロ構造を有する第2の多層薄膜が形成された構成
となっている。
(作用)
この構成により、基板とは逆の導電型を示す層中の少数
キャリアが有効に多数キャリアと再結合するように障壁
が設けられ、実質的に少数キャリアの拡散距離を小さく
して、再現性良く低電流動作、基本横モード発振する内
部ストライプ構造を持つ半導体レーザ装置を実現するこ
とができる。
キャリアが有効に多数キャリアと再結合するように障壁
が設けられ、実質的に少数キャリアの拡散距離を小さく
して、再現性良く低電流動作、基本横モード発振する内
部ストライプ構造を持つ半導体レーザ装置を実現するこ
とができる。
(実施例)
以下、本発明の実施例について、図面を参照しながら説
明する。
明する。
第1図は、本発明の一実施例の半導体レーザ装置の断面
を示したものである。第1図において、1はp型GaA
s基板、10は多層薄膜からなる電流阻止層、4はp型
GaAtAsクラッド層、5はG aAtA s活性層
、6はn型GaAtAsクラッド層、7はn型GaAs
キャッグ層、8はp側オーミック電極、9はn側オーミ
ック電極である。
を示したものである。第1図において、1はp型GaA
s基板、10は多層薄膜からなる電流阻止層、4はp型
GaAtAsクラッド層、5はG aAtA s活性層
、6はn型GaAtAsクラッド層、7はn型GaAs
キャッグ層、8はp側オーミック電極、9はn側オーミ
ック電極である。
第2図は、本発明に係る半導体レーザの作製過程を示す
図で、1はp型GaAs基板、10は多層の電流阻止層
、3はフォトレジスト膜である。第3図は、多層の電流
阻止層10の一例の断面を示しだものであり、1はp型
GaAs基板、2はn型GaAs層、11はG aAt
A sバリア層、4はp型GaA、!Asクラッド層で
ある。
図で、1はp型GaAs基板、10は多層の電流阻止層
、3はフォトレジスト膜である。第3図は、多層の電流
阻止層10の一例の断面を示しだものであり、1はp型
GaAs基板、2はn型GaAs層、11はG aAt
A sバリア層、4はp型GaA、!Asクラッド層で
ある。
次に、具体的な製造方法について説明する。まず、ここ
では、基板としてp型GaAs基板を用いる。
では、基板としてp型GaAs基板を用いる。
このp型GaAs基板1(キャリア濃度〉〜1o19.
−3)の(100)面上に(011)方向に平行に25
0μmピッチで幅50μmのストライプをフォトレジス
ト膜により形成し、化学エツチングにより、高さ15μ
mのリッジを形成する。表面を洗浄してフォトレジスト
膜を除去した後、とのリッジの付いたp型GaAs基板
1上に有機金属気相エピタキシャル成長法(以下MOC
VD法と呼ぶ)にょシ、第3図に示すように厚さ0.3
μmのn型GaAs層2(キャリア濃度〜5×1018
crn−3)を3層、厚さ0.05μmのGaAlAs
897層11を2層、交互にエピタキシャル成長させ、
計5層で膜厚1μmの多層の電流阻止層1゜を形成する
。このときの結晶成長条件の一例を述べると、成長温度
750℃、成長速度3μm/時、総ガス流量5t/分、
V族元素の■族元素に対する供給モル比V1M比は2o
である。
−3)の(100)面上に(011)方向に平行に25
0μmピッチで幅50μmのストライプをフォトレジス
ト膜により形成し、化学エツチングにより、高さ15μ
mのリッジを形成する。表面を洗浄してフォトレジスト
膜を除去した後、とのリッジの付いたp型GaAs基板
1上に有機金属気相エピタキシャル成長法(以下MOC
VD法と呼ぶ)にょシ、第3図に示すように厚さ0.3
μmのn型GaAs層2(キャリア濃度〜5×1018
crn−3)を3層、厚さ0.05μmのGaAlAs
897層11を2層、交互にエピタキシャル成長させ、
計5層で膜厚1μmの多層の電流阻止層1゜を形成する
。このときの結晶成長条件の一例を述べると、成長温度
750℃、成長速度3μm/時、総ガス流量5t/分、
V族元素の■族元素に対する供給モル比V1M比は2o
である。
さらに第2図に示すように、フォトレジスト膜3を多層
の電流阻止層IO上に塗布し、リッジ中央部の一部を幅
5μmのストライプ状に除去した後、それをマスクとし
て化学エツチングを行なう。エツチングは、多層の電流
阻止層1oの一部が、第1図に示すように溝の深さ方向
に完全に除去されるまで、すなわちp型GaAs基板l
が露出するまで行なう。ここでは溝の深さは1.2μm
とした。この後、フォトレノスト膜3を除去し、基板表
面を清浄化したのち、液相エピタキシャル法で二重ヘテ
ロ構造の成長を行なう。成長温度850C1過飽和度7
℃、0.5℃/分の冷却速度の成長条件で液相エピタキ
シャル成長を行ない、以下に述べる層を順次成長させる
。即ち、第1図に示すように多層の電流阻止層10が形
成されたp型GaAs基板1上に、p型Ga 1− x
AtXAsクラッド層4を平坦部でo、 3 μrrt
−Ga 1−yAZyAs活性層5(0≦y<x )
を0、0811m1n型Ga 1− xALxA sク
ララ2層6を211m、n型GaAsキャンプ層7−Q
1.5μm成長させた。p型GaAs基板1にAuZ
nによ!llp側オーミオ−ミック電極9型GaAsキ
ャップ層7上にAuGeNiにょシn側オーミック電極
8を形成する。
の電流阻止層IO上に塗布し、リッジ中央部の一部を幅
5μmのストライプ状に除去した後、それをマスクとし
て化学エツチングを行なう。エツチングは、多層の電流
阻止層1oの一部が、第1図に示すように溝の深さ方向
に完全に除去されるまで、すなわちp型GaAs基板l
が露出するまで行なう。ここでは溝の深さは1.2μm
とした。この後、フォトレノスト膜3を除去し、基板表
面を清浄化したのち、液相エピタキシャル法で二重ヘテ
ロ構造の成長を行なう。成長温度850C1過飽和度7
℃、0.5℃/分の冷却速度の成長条件で液相エピタキ
シャル成長を行ない、以下に述べる層を順次成長させる
。即ち、第1図に示すように多層の電流阻止層10が形
成されたp型GaAs基板1上に、p型Ga 1− x
AtXAsクラッド層4を平坦部でo、 3 μrrt
−Ga 1−yAZyAs活性層5(0≦y<x )
を0、0811m1n型Ga 1− xALxA sク
ララ2層6を211m、n型GaAsキャンプ層7−Q
1.5μm成長させた。p型GaAs基板1にAuZ
nによ!llp側オーミオ−ミック電極9型GaAsキ
ャップ層7上にAuGeNiにょシn側オーミック電極
8を形成する。
以上のようにして作製した半導体レーザをマウントし、
電流を流すと、第1図で示すWのストライプ幅で電流が
狭さくされる。ウェハ内での代表的なレーザ特性の一例
をしきい電流値で表わすと、w = 2μmで35 m
Aの低しきい電流値が得られ、発振は安定な基本横モー
ド発振であった。従来の単層の電流阻止層でのBTRS
レーザと比較すると、本発明の構成のもので、30素子
でのしきい電流値の分散が従来のものの約2/3となシ
、少数キャリアの実効的拡散長を短かくし、電流阻止効
果が有効に働いていることを示している。
電流を流すと、第1図で示すWのストライプ幅で電流が
狭さくされる。ウェハ内での代表的なレーザ特性の一例
をしきい電流値で表わすと、w = 2μmで35 m
Aの低しきい電流値が得られ、発振は安定な基本横モー
ド発振であった。従来の単層の電流阻止層でのBTRS
レーザと比較すると、本発明の構成のもので、30素子
でのしきい電流値の分散が従来のものの約2/3となシ
、少数キャリアの実効的拡散長を短かくし、電流阻止効
果が有効に働いていることを示している。
なお、本実施例では、GaAs系、GaAtA s系半
導体レーザについて述べたが、InP系や他の多元混晶
系を含む化合物半導体を材料とする半導体レーザ装置に
りいても同様に本発明を適用できる。さらに多層の電流
阻止層のうち、基板とは逆の導電型を示す1層を除いて
、ノンドープ層、p型層、n型層のいずれを用いても良
く、GaAs + AtGaAsどちらを用いても良い
。
導体レーザについて述べたが、InP系や他の多元混晶
系を含む化合物半導体を材料とする半導体レーザ装置に
りいても同様に本発明を適用できる。さらに多層の電流
阻止層のうち、基板とは逆の導電型を示す1層を除いて
、ノンドープ層、p型層、n型層のいずれを用いても良
く、GaAs + AtGaAsどちらを用いても良い
。
(発明の効果)
以上説明したように、本発明によれば、内部ストライプ
構造を容易に再現性良く形成することが可能で、その結
果、低しきい電流値で基本横モード発振する高性能な半
導体レーザ装置を提供することができ、その実用的効果
は著しい。
構造を容易に再現性良く形成することが可能で、その結
果、低しきい電流値で基本横モード発振する高性能な半
導体レーザ装置を提供することができ、その実用的効果
は著しい。
第1図は、本発明の一実施例の半導体レーザ装置の断面
図、第2図は、同装置の作製過程を示す図、第3図は、
多層の電流阻止層の一例の断面図、第4図は、従来の半
導体レーザ装置の断面図である。 1・・・p型GaAs基板、2・・・n型GaAs層、
3・・・フォトレジスト膜、4・・・p型GaAtAs
クラッド層、5− GaAtAs活性層、6− n型層
a AtA sクララド層、7・・・n型GaAsキ
ャンプ層、8・・・p側オーミック電極、9・・・n側
オーミック電極、10・・・多層の電流阻止層、11・
・・GaAtAsバリア層、W・・・内部ストライプ幅
。 特許出願人 松下電器産業株式会社 代 理 人 星 野 恒 。り・・K
、′ “−2− 第1図 w−−一内部人トフイアIl1色 第2図 第3図
図、第2図は、同装置の作製過程を示す図、第3図は、
多層の電流阻止層の一例の断面図、第4図は、従来の半
導体レーザ装置の断面図である。 1・・・p型GaAs基板、2・・・n型GaAs層、
3・・・フォトレジスト膜、4・・・p型GaAtAs
クラッド層、5− GaAtAs活性層、6− n型層
a AtA sクララド層、7・・・n型GaAsキ
ャンプ層、8・・・p側オーミック電極、9・・・n側
オーミック電極、10・・・多層の電流阻止層、11・
・・GaAtAsバリア層、W・・・内部ストライプ幅
。 特許出願人 松下電器産業株式会社 代 理 人 星 野 恒 。り・・K
、′ “−2− 第1図 w−−一内部人トフイアIl1色 第2図 第3図
Claims (2)
- (1)導電性基板と、前記導電性基板上に形成され、前
記基板とは逆の導電型を示しかつ他の層よりも禁止帯幅
が小さい層を少なくとも1層含む3層以上からなり、さ
らに所定の位置に前記導電性基板に達する溝が形成され
ている第1の多層薄膜と、前記溝を含む第1の多層薄膜
上に形成され、活性層を含む二重ヘテロ構造を有する第
2の多層薄膜と、前記導電性基板及び第2の多層薄膜に
それぞれ設けられた電極とからなることを特徴とする半
導体レーザ装置。 - (2)導電性基板がリッジを有することを特徴とする特
許請求の範囲第(1)項記載の半導体レーザ装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61026957A JPH07114301B2 (ja) | 1986-02-12 | 1986-02-12 | 半導体レ−ザ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61026957A JPH07114301B2 (ja) | 1986-02-12 | 1986-02-12 | 半導体レ−ザ装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62185389A true JPS62185389A (ja) | 1987-08-13 |
JPH07114301B2 JPH07114301B2 (ja) | 1995-12-06 |
Family
ID=12207637
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61026957A Expired - Lifetime JPH07114301B2 (ja) | 1986-02-12 | 1986-02-12 | 半導体レ−ザ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH07114301B2 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60116188A (ja) * | 1983-11-28 | 1985-06-22 | Sharp Corp | 半導体レ−ザ素子 |
JPS60226191A (ja) * | 1984-04-25 | 1985-11-11 | Sharp Corp | 半導体レ−ザ素子 |
-
1986
- 1986-02-12 JP JP61026957A patent/JPH07114301B2/ja not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60116188A (ja) * | 1983-11-28 | 1985-06-22 | Sharp Corp | 半導体レ−ザ素子 |
JPS60226191A (ja) * | 1984-04-25 | 1985-11-11 | Sharp Corp | 半導体レ−ザ素子 |
Also Published As
Publication number | Publication date |
---|---|
JPH07114301B2 (ja) | 1995-12-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4948753A (en) | Method of producing stripe-structure semiconductor laser | |
US5665612A (en) | Method for fabricating a planar buried heterostructure laser diode | |
JPS6144485A (ja) | 半導体レ−ザ装置およびその製造方法 | |
JPS5810875B2 (ja) | ハンドウタイハツコウソウチオヨビソノセイゾウホウホウ | |
JPS62185389A (ja) | 半導体レ−ザ装置 | |
JPS6174382A (ja) | 半導体レ−ザ装置およびその製造方法 | |
JPS63144589A (ja) | 半導体レ−ザ素子 | |
JPH084180B2 (ja) | 半導体レ−ザ装置およびその製造方法 | |
JPS62186580A (ja) | 半導体レ−ザ装置の製造方法 | |
JPS62186581A (ja) | 半導体レ−ザ装置 | |
JPS62196883A (ja) | 半導体レ−ザ | |
JPS6118189A (ja) | 半導体レ−ザアレイ装置およびその製造方法 | |
JPS60258991A (ja) | 半導体レ−ザ装置 | |
JPS6276691A (ja) | 半導体レ−ザ装置の製造方法 | |
JPS60235485A (ja) | 半導体レ−ザ装置の製造方法 | |
JPS6190489A (ja) | 半導体レ−ザ装置およびその製造方法 | |
JPS60201684A (ja) | 半導体レ−ザ装置およびその製造方法 | |
KR100290861B1 (ko) | 반도체레이저다이오드의제조방법 | |
JPS62279688A (ja) | 半導体レ−ザ素子の製造方法 | |
JPS60251687A (ja) | 半導体レ−ザ装置の製造方法 | |
JPS60258990A (ja) | 半導体レ−ザ装置の製造方法 | |
JPS6167285A (ja) | 半導体レ−ザ装置 | |
JPS6174383A (ja) | 半導体レ−ザアレイ装置およびその製造方法 | |
JPS62196882A (ja) | 半導体レ−ザ | |
JPS60258992A (ja) | 半導体レ−ザ装置 |