JPS62164425U - - Google Patents
Info
- Publication number
- JPS62164425U JPS62164425U JP5228486U JP5228486U JPS62164425U JP S62164425 U JPS62164425 U JP S62164425U JP 5228486 U JP5228486 U JP 5228486U JP 5228486 U JP5228486 U JP 5228486U JP S62164425 U JPS62164425 U JP S62164425U
- Authority
- JP
- Japan
- Prior art keywords
- converter
- switching means
- clock
- outputting
- register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000006243 chemical reaction Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Description
第1図は本考案の一実施例を示す構成ブロツク
図、第2図は第1図の装置の扱う信号のタイムチ
ヤートである。 1…A/D変換器、3…切換手段、4…加算器
、5…レジスタ、6…デジタル比較器、7…クロ
ツク回路。
図、第2図は第1図の装置の扱う信号のタイムチ
ヤートである。 1…A/D変換器、3…切換手段、4…加算器
、5…レジスタ、6…デジタル比較器、7…クロ
ツク回路。
Claims (1)
- 【実用新案登録請求の範囲】 基準電圧とグランドレベルをフルスケールとし
てアナログ信号入力をnビツトの分解能で量子化
するA/D変換器と、 基準電圧の1/2n+1の電圧と零ボルトとを
切換えて出力する切換手段と、 この切換手段が出力する信号とアナログ信号入
力を加算しA/D変換器に出力する加算器と、 A/D変換器の変換結果を一時記憶するnビツ
トのレジスタと、 このレジスタの記憶したnビツトデータとA/
D変換器の出力するnビツトデータとを比較して
、等しければ0を出力し、等しくなければ1を出
力するデジタル比較器と、 切換手段の切換え時期を定める第1のクロツク
、第1のクロツクにより切換手段が零ボルトを出
力している間にA/D変換器の出力を前記レジス
タに記憶させる第2のクロツクとを発生するクロ
ツク回路 とよりなるA/D変換装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5228486U JPS62164425U (ja) | 1986-04-08 | 1986-04-08 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5228486U JPS62164425U (ja) | 1986-04-08 | 1986-04-08 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62164425U true JPS62164425U (ja) | 1987-10-19 |
Family
ID=30877316
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5228486U Pending JPS62164425U (ja) | 1986-04-08 | 1986-04-08 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62164425U (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5434671A (en) * | 1977-08-23 | 1979-03-14 | Nippon Hoso Kyokai <Nhk> | Analog-digital converter |
JPS5441061A (en) * | 1977-09-08 | 1979-03-31 | Sony Corp | Analogue/digital converter |
-
1986
- 1986-04-08 JP JP5228486U patent/JPS62164425U/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5434671A (en) * | 1977-08-23 | 1979-03-14 | Nippon Hoso Kyokai <Nhk> | Analog-digital converter |
JPS5441061A (en) * | 1977-09-08 | 1979-03-31 | Sony Corp | Analogue/digital converter |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6468022A (en) | Differential analog/digital converter and method of analog/digital conversion | |
GB1599572A (en) | Circuit for compensating zero offsets in analogue devices | |
EP0372548A3 (en) | Successive comparison type analog-to-digital converting apparatus | |
JPS62164425U (ja) | ||
DE3279501D1 (en) | Analogue to digital converter | |
JPS62112222U (ja) | ||
SU1309086A1 (ru) | Аналоговое запоминающее устройство | |
SU1695506A1 (ru) | Устройство сглаживани сигнала цифроаналогового преобразовател | |
SU822349A1 (ru) | Адаптивный аналого-цифровой преобразователь | |
JPS60108046U (ja) | アナログデジタル変換回路 | |
SU1480128A1 (ru) | Параллельно-последовательный аналого-цифровой преобразователь | |
SU1672570A1 (ru) | Дельта-сигма кодер | |
SU1520660A1 (ru) | Многоканальное адаптивное аналого-цифровое устройство | |
JPS648730A (en) | Analog/digital converter | |
SU1127010A1 (ru) | Аналоговое запоминающее устройство | |
JPS5597731A (en) | Analog-digital converter | |
JPH075704Y2 (ja) | 多チャンネルa/d変換器 | |
SU661779A1 (ru) | Цифро-аналоговый преобразователь | |
SU1481861A1 (ru) | Аналоговое запоминающее устройство | |
KR960032000A (ko) | 위상차 측정 회로 | |
JPS60197019A (ja) | D/a変換装置 | |
JPS63111030U (ja) | ||
JPH02113444U (ja) | ||
JPS6344166U (ja) | ||
JPH03105036U (ja) |